Вы находитесь на странице: 1из 11

UNIVERSIDAD CATOLICA DE SANTA MARIA

Pgina:1/11

FACULTAD DE CIENCIAS E INGENIERAS FISICAS Y FORMALES

Jefes de Prcticas:

PROGRAMA PROFESIONAL DE INGENIERIA MECNICA


ELECTRCA Y MECATRNICA

Ing. Juan Carlos Cuadros


Ing. Christiam Collado Oporto

Laboratorio de Circuitos Electrnicos II


Tema: Puertas Lgicas
Apellidos y Nombres:

I.

Cdigo:
Semestre:
Grupo:

4A06032
VII
1 2 2 -- 3

Lab. N

02

FECHA:

-4
/

OBJETIVO
I.1. Verificar la tabla de verdad de las funciones lgicas AND OR NAND NOR de dos variables de
entrada y verificar el funcionamiento de las puertas lgicas TTL que implementan estas funciones.

II. MATERIALES Y EQUIPOS UTILIZADOS EN EL DESARROLLO DE LA PRACTICA


El desarrollo de la Prctica de laboratorio contempla la utilizacin de Componentes y Equipos Electrnicos
como son apreciables en la Figura Nro. 1.
Figura Nro. 1
CUADRO DE EQUIPOS UTILIZADOS EN LA PRCTICA

EQUIPOS DE LABORATORIO (E)


EQUIPO
DESCRIPCION

MARCA/MOD
ELO

FUENTE DE ALIMENTACIN

MULTIMETRO DIGITAL

MCH-305D-II

N.E

CONECTORES CON
3

TERMINAL COCODRIO

N.E

BANANO

OSCILOSCOPIO

DISPOSITIVOS ELECTRNICOS (D

74LS08,

74LS32,

74LS00,

74LS04,

74LS02

RESISTENCIA 220
Ohm

N/E

N.E

N.E

UNIVERSIDAD CATOLICA DE SANTA MARIA

Pgina:2/11

FACULTAD DE CIENCIAS E INGENIERAS FISICAS Y FORMALES


PROGRAMA PROFESIONAL DE INGENIERIA MECNICA
ELECTRCA Y MECATRNICA

Ing. Juan Carlos Cuadros


Ing. Christiam Collado Oporto

Laboratorio de Circuitos Electrnicos II


Tema: Puertas Lgicas
Apellidos y Nombres:

PROTOBOARD

N.E

DIODOS LED

N/E

CONDUCTORES VARIOS

N.E.

HERRAMIENTAS DE TALLER (H)

ALICATES DE CORTE Y
PUNTA DE USO
ELECTRONICO

Fuente: Elaboracin Propia


Autor: SILES , Fernando ; CHACCA , Edgar ; ORTEGA , Luis

Jefes de Prcticas:

N.E.

Cdigo:
Semestre:
Grupo:

4A06032
VII
1 2 2 -- 3

Lab. N

02

FECHA:

-4
/

Facultad de Ciencias e
Ingenieras Fsicas y
Formales.

Universidad Catlica de
Santa Mara

Escuela Profesional de
Ingeniera Mecnica,
Mecnica Elctrica y
Mecatrnica.

Guia de
Laboratorio de
Circuitos
Electronicos II

DOCENTE

Tema
Apellidos y
Nombres

Puertas Lgicas
DIAZ ZEGARRA MARIO

C.U.I
C.U.I
C.U.I
C.U.I

AULA
HORARIO
DIA

Pgina: 3/11

Msc. Ing.
Fernando D.
Siles Nates
R 200
10:00 12:00
LUNES

2011221331

PRACTICA
N 2

GP. N 6

III. PROCEDIMIENTO
III.1. Implementar el siguiente circuito:
J1
Key = A

U1A
J2

74LS08D

R1

220
Key = B

V1

5V

LED1

Circuito 1
III.2. Genere los niveles de entrada lgicos segn la tabla 1 (tabla de verdad) por medio de los DIP-Switch e
ingrese en la tabla los niveles de salida lgicos. (LED iluminado = <<1>>; LED oscuro = <<0>>).

Q (Salida)

0
0
1
1

0
1
0
1

0
0
0
1

Tabla 1 Tabla de Verdad

III.3. A partir de las tablas 1 determine la funcin lgica del circuito. Asocie el cdigo del circuito integrado con
la funcin que desempea. Dibujar el circuito lgico que cumple con la funcin. (Completar la tabla 2)
Circuito 1
Funcin

Ecuacin

Codigo del CI

AND

A*B=Q

74LS03

Smbolo Lgico

Tabla 2 Propiedades del Circuito 1

Smbolo Normalizado

Universidad Catlica de
Santa Mara

Facultad de Ciencias e
Ingenieras Fsicas y
Formales.
Escuela Profesional de
Ingeniera Mecnica,
Mecnica Elctrica y
Mecatrnica.

Guia de
Laboratorio de
Circuitos
Electronicos II

DOCENTE

Tema

Puertas Lgicas
DIAZ ZEGARRA MARIO

Apellidos y
Nombres

C.U.I
C.U.I
C.U.I
C.U.I

AULA
HORARIO
DIA

Pgina: 4/11

Msc. Ing.
Fernando D.
Siles Nates
R 200
10:00 12:00
LUNES

2011221331

PRACTICA
N 2

GP. N 6

III.4. Dibuje el diagrama seal tiempo para la tabla de verdad del circuito 1.

Diagrama 1 Diagrama de tiempos del Circuito 1

III.5. Implementar el siguiente circuito:


J1
Key = A

U1A
J2

74LS32N

R1

220
Key = B

V1

5V

LED1

Circuito 2
III.6. Genere los niveles de entrada lgicos segn la tabla 3 (tabla de verdad) por medio de los DIP-Switch e
ingrese en la tabla los niveles de salida lgicos. (LED iluminado = <<1>>; LED oscuro = <<0>>).

Q (Salida)

0
0
1
1

0
1
0
1

0
1
1
1

Tabla 3 Tabla de Verdad

Universidad Catlica de
Santa Mara

Facultad de Ciencias e
Ingenieras Fsicas y
Formales.
Escuela Profesional de
Ingeniera Mecnica,
Mecnica Elctrica y
Mecatrnica.

Guia de
Laboratorio de
Circuitos
Electronicos II

DOCENTE

Tema
Apellidos y
Nombres

Puertas Lgicas
DIAZ ZEGARRA MARIO

C.U.I
C.U.I
C.U.I
C.U.I

AULA
HORARIO
DIA

Pgina: 5/11

Msc. Ing.
Fernando D.
Siles Nates
R 200
10:00 12:00
LUNES

2011221331

PRACTICA
N 2

GP. N 6

III.7. A partir de las tablas 3 determine la funcin lgica del circuito. Asocie el cdigo del circuito integrado con
la funcin que desempea. Dibujar el circuito lgico que cumple con la funcin. (Completar la tabla 4)
Circuito 2
Funcin

Ecuacin

Codigo del CI

OR

A+B=Q

74LS32

Smbolo Lgico

Tabla 4 Propiedades del Circuito 2

III.8. Dibuje el diagrama seal tiempo para la tabla de verdad del circuito 2.

Diagrama 2 Diagrama de tiempos del Circuito 2

III.9. Implementar el siguiente circuito:


J1
Key = A

U1A
J2

74LS00D

R1

220
Key = B

V1

5V

LED1

Circuito 3

Smbolo Normalizado

Facultad de Ciencias e
Ingenieras Fsicas y
Formales.

Universidad Catlica de
Santa Mara

Escuela Profesional de
Ingeniera Mecnica,
Mecnica Elctrica y
Mecatrnica.

Guia de
Laboratorio de
Circuitos
Electronicos II

DOCENTE

Tema

Puertas Lgicas
DIAZ ZEGARRA MARIO

Apellidos y
Nombres
III.10.

C.U.I
C.U.I
C.U.I
C.U.I

AULA
HORARIO
DIA

Pgina: 6/11

Msc. Ing.
Fernando D.
Siles Nates
R 200
10:00 12:00
LUNES

2011221331

PRACTICA
N 2

GP. N 6

Genere los niveles de entrada lgicos segn la tabla 5 (tabla de verdad) por medio de los DIP-

Switch e ingrese en la tabla los niveles de salida lgicos. (LED iluminado = <<1>>; LED oscuro = <<0>>).

Q (Salida)

0
0
1
1

0
1
0
1

1
1
1
0

Tabla 5 Tabla de Verdad


III.11.

A partir de la tabla 5 determine la funcin lgica del circuito. Asocie el cdigo del circuito integrado

con la funcin que desempea. Dibujar el circuito lgico que cumple con la funcin. (Completar la tabla 6)
Circuito 3
Funcin

Ecuacin

Codigo del CI

NAND

A * B = Q

74LS00

Smbolo Lgico

Tabla 6 Propiedades del Circuito 3

III.12.

Dibuje el diagrama seal tiempo para la tabla de verdad del circuito 3.

Diagrama 3 Diagrama de tiempos del Circuito 3

Smbolo Normalizado

Universidad Catlica de
Santa Mara

Facultad de Ciencias e
Ingenieras Fsicas y
Formales.
Escuela Profesional de
Ingeniera Mecnica,
Mecnica Elctrica y
Mecatrnica.

Guia de
Laboratorio de
Circuitos
Electronicos II

DOCENTE

Tema

Puertas Lgicas
DIAZ ZEGARRA MARIO

Apellidos y
Nombres
III.13.

C.U.I
C.U.I
C.U.I
C.U.I

AULA
HORARIO
DIA

Pgina: 7/11

Msc. Ing.
Fernando D.
Siles Nates
R 200
10:00 12:00
LUNES

2011221331

PRACTICA
N 2

GP. N 6

Implementar el siguiente circuito:


J1
Key = A

U2A
J2

74LS02D

R1

220
Key = B

V1

5V

LED1

Circuito 4

III.14.

Genere los niveles de entrada lgicos segn la tabla 7 (tabla de verdad) por medio de los DIP-

Switch e ingrese en la tabla los niveles de salida lgicos. (LED iluminado = <<1>>; LED oscuro = <<0>>).

Q (Salida)

0
0
1
1

0
1
0
1

1
0
0
0

Tabla 7 Tabla de Verdad

III.15.

A partir de la tabla 7 determine la funcin lgica del circuito. Asocie el cdigo del circuito integrado

con la funcin que desempea. Dibujar el circuito lgico que cumple con la funcin. (Completar la tabla 8)

Universidad Catlica de
Santa Mara

Facultad de Ciencias e
Ingenieras Fsicas y
Formales.
Escuela Profesional de
Ingeniera Mecnica,
Mecnica Elctrica y
Mecatrnica.

Guia de
Laboratorio de
Circuitos
Electronicos II

DOCENTE

Tema

Puertas Lgicas
DIAZ ZEGARRA MARIO

Apellidos y
Nombres

C.U.I
C.U.I
C.U.I
C.U.I

AULA
HORARIO
DIA

Pgina: 8/11

Msc. Ing.
Fernando D.
Siles Nates
R 200
10:00 12:00
LUNES

2011221331

PRACTICA
N 2

GP. N 6

Circuito 4
Funcin

Ecuacin

Codigo del CI

NOR

A + B = Q

74LS02

Smbolo Lgico

Tabla 8 Propiedades del Circuito 4


III.16.

Dibuje el diagrama seal tiempo para la tabla de verdad del circuito 4.

Diagrama 4 Diagrama de tiempos del Circuito 4

IV. CUESTIONARIO FINAL


IV.1. Dibuje los circuitos lgicos de los experimentos en forma normalizada.

Smbolo Normalizado

Universidad Catlica de
Santa Mara

Facultad de Ciencias e
Ingenieras Fsicas y
Formales.
Escuela Profesional de
Ingeniera Mecnica,
Mecnica Elctrica y
Mecatrnica.

Guia de
Laboratorio de
Circuitos
Electronicos II

DOCENTE

Tema
Apellidos y
Nombres

Puertas Lgicas
DIAZ ZEGARRA MARIO

C.U.I
C.U.I
C.U.I
C.U.I

AULA
HORARIO
DIA

Pgina: 9/11

Msc. Ing.
Fernando D.
Siles Nates
R 200
10:00 12:00
LUNES

2011221331

PRACTICA
N 2

GP. N 6

IV.2. Que otras funciones lgicas podemos encontrar implementadas en forma de puertas lgicas en C.I.

Universidad Catlica de
Santa Mara

Facultad de Ciencias e
Ingenieras Fsicas y
Formales.
Escuela Profesional de
Ingeniera Mecnica,
Mecnica Elctrica y
Mecatrnica.

Guia de
Laboratorio de
Circuitos
Electronicos II

DOCENTE

Tema
Apellidos y
Nombres

Puertas Lgicas
DIAZ ZEGARRA MARIO

C.U.I
C.U.I
C.U.I
C.U.I

AULA
HORARIO
DIA

Pgina: 10/11

Msc. Ing.
Fernando D.
Siles Nates
R 200
10:00 12:00
LUNES

2011221331

PRACTICA
N 2

V. OBSERVACIONES Y CONCLUSIONES
V.1. Haga sus observaciones y emita al menos cinco conclusiones en torno al trabajo realizado

GP. N 6

Universidad Catlica de
Santa Mara

Facultad de Ciencias e
Ingenieras Fsicas y
Formales.
Escuela Profesional de
Ingeniera Mecnica,
Mecnica Elctrica y
Mecatrnica.

Guia de
Laboratorio de
Circuitos
Electronicos II

DOCENTE

Tema
Apellidos y
Nombres

Puertas Lgicas
DIAZ ZEGARRA MARIO

C.U.I
C.U.I
C.U.I
C.U.I

AULA
HORARIO
DIA

Pgina: 11/11

Msc. Ing.
Fernando D.
Siles Nates
R 200
10:00 12:00
LUNES

2011221331

PRACTICA
N 2

GP. N 6

Los TTL son muy importantes en la tecnologa moderna que es la Electronica Digital.

Cada compuerta lgica realiza una operacin aritmtica o lgica diferente en dicho microchip, es decir no
existe microchip que posea multipres compuertas lgicas variadas.

Las compuertas negadas a su salida se pueden descomponer como una compuerta normal (AND OR
XAND XOR) seguida por una negadora (NOT).

Se puede comprobar dichas operaciones lgicas mediante el encendido o apagado de un led a su salida
de la compuerta y una tabla de verdad.

Las compuertas lgicas sintetizar muchos procesos de gran carcter aritmtico en circuitos amplios.

VI. BIBLIOGRAFIA
o

http://electronicacompleta.com/lecciones/compuertas-logicas/

https://es.wikipedia.org/wiki/Puerta_l%C3%B3gica

http://recursostic.educacion.es/secundaria/edad/4esotecnologia/quincena6/pdf/quincena6.pdf

Вам также может понравиться