Вы находитесь на странице: 1из 22

Jerarqua digital

27.1 Introduccin
27.2 Jerarqua digital asncrona de Amrica del Norte
Seal Digital Nivel 0 (DS0) Nivel de seal digital 1
(DS1) Formato digital de seal Nivel 1C Tasa Superior
Formatos El nivel de seal digital 2 Precio El Digital
Nivel de seal 3
27.1 Introduccin
Tras la introduccin de la codificacin digital y la transmisin de seales de voz a
principios de los aos sesenta,
Se desarrollaron esquemas de multiplexacin para aumentar el nmero de canales
que podran ser transportados
Por el Comit Consultivo de Telefona y Telegrafa Internacional (CCITT) en
Europa y por
El Sistema Bell en Norteamrica. El desarrollo inicial de estos sistemas fue
dirigido a cables coaxiales
Y sistemas de transmisin de ondas milimtricas. El advenimiento de la fibra
ptica de baja prdida y la modificacin eficiente
Los sistemas de radiodifusin digital aumentaron considerablemente la necesidad
de transportar canales digitales a tasas
Que la velocidad de multiplexacin primaria.
Los esquemas de multiplexacin separados, llamados jerarquas digitales, fueron
desarrollados por el CCITT y por el Bell
Sistema. Durante el perodo en el que se concibieron las dos jerarquas, no haba
Distribuir seales de reloj de alta precisin a cada oficina central que podra
servir como un punto de multiplexacin.
Por tanto, las seales de reloj locales eran proporcionadas por osciladores de
cristal relativamente inexactos, que eran los
Slo se dispone de fuentes de seal econmicas. Cada jerarqua fue diseada con
la expectativa
Que los relojes que controlan las diversas etapas de los procesos de
multiplexacin y demultiplexacin
No ser exactos y que se necesitaran medios para compensar las asincronicidades
entre los
Varias seales.
El mecanismo elegido para realizar la sincronizacin del proceso de
multiplexacin fue bit positivo
Relleno, como se describe en otra parte de este manual. El desarrollo del CCITT
se denomin plesiochro-
(PDH) y, en Norteamrica, el esquema fue designado como el sistema digital
asncrono
jerarqua. Los dos difieren significativamente. La jerarqua digital
norteamericana se describir en el
Secciones que siguen.
El advenimiento de fuentes de reloj precisas y estables ha hecho posible el
despliegue de multiplexacin
Esquemas que anticipan que la mayora de las seales involucradas sern
sincrnicas. El norteamericano
Sncrono es la red ptica sncrona (SONET) y se describe
Donde en este manual. La Unin Internacional de Telecomunicaciones-
Normativa de Telecomunicaciones-
(ITU-T) se denomina jerarqua digital sncrona (SDH). A pesar de
Desarrollo de estas jerarquas de multiplexacin sncrona, las jerarquas
asncronas siguen siendo impor-
Porque hay un nmero considerable de sistemas y rutas asincrnicos heredados
que deben ser
Mantener y que debe apoyar el crecimiento.
BP Lathi
Universidad Estatal de California
Maynard A. Wright
Acterna
2002 CRC Press LLC

Pgina 2
27.2 Jerarqua digital asncrona de Norteamrica
Despus de la disolucin del Sistema Bell en 1984, el Comit T1-
Telecomunicaciones se form para
Asumir la responsabilidad del mantenimiento y desarrollo de las normas
norteamericanas de telecomunicaciones.
La Alianza para las Soluciones de la Industria de las Telecomunicaciones (ATIS)
acta como
T1. El Comit T1 mantiene la norma T1.107 [T1.107, 1995] que describe el
proceso asn-
Jerarqua digital crnica.
Las capacidades de los flujos de bits de los distintos niveles de multiplexacin en
el sistema digital norteamericano
Jerarqua se dividen en gastos generales y en carga til. Las funciones generales
incluyen enmarcado, comprobacin de errores,
Y las funciones de mantenimiento, que se describirn por separado para cada
nivel. Se utiliza capacidad de carga til
Para transportar seales enviadas desde el siguiente nivel inferior o entregadas
directamente al multiplexor por un cliente.
Las diversas velocidades en la jerarqua digital se denominan seal digital n
(DSn), donde n es el valor especificado
Nivel en la jerarqua. Las diversas tasas se resumen en la Tabla 27.1.
Adems, T1.107 proporciona estndares para multiplexar varias seales de datos
digitales sub-DS0 en una
64 kb / s DS0.
Las relaciones entre las diversas seales se ilustran en la Fig. 27.1. Tenga en
cuenta que DS1C es un punto muerto
tarifa. Es til para canalizar la instalacin de cables emparejados, pero no puede
multiplexarse en seales de nivel superior.
DM en la Fig. 27.1 representa multiplexor digital.
Nivel de seal digital 0 (DS0)
La seal DS0 es una seal de 64 kb / s que normalmente est organizada en 8
bytes y que puede ser desarrollada por
Codificando seales analgicas como se describe en otra parte de este
manual. Alternativamente, el DS0 puede ser construido
Desde seales digitales que son sncronas con el reloj DS1. No existe ninguna
disposicin para manipular
Crnicas a la velocidad de DS0, aunque las seales asncronas de velocidad
inferior a veces son sobremuestreadas
A 64 kb / s para acomodarlos a la velocidad de la tasa de canal DS0 oa la tasa de
una tasa ms baja
Sincrnico derivado del DS0.
TABLA 27.1 tarifas en el North American Digital Hierarchy
DS0
De 64 kb seal / s que puede contener datos digitales o = 255
Seales analgicas codificadas
DS1
1.544 Mb / s seal que byte-entrelazado 24 DS0s
DS1C
3.152 Mb / s seal que bit-entrelaza 2 DS1s
DS2
6.312 Mb / s seal que bit-entrelaza 4 DS1s
DS3
44.736 Mb / s seal que entrelazan bits 7 DS2s
La Figura 27.1 Multiplexing en la jerarqua digital Amrica del Norte.

Pgina 3
Nivel de seal digital 1 (DS1)
La seal DS1 se construye intercalando 1.536 Mb / s de capacidad de carga til
con 8 kb / s de sobrecarga. Siguiendo
Cada bit de sobrecarga, 8 bytes de cada uno de los 24 canales DS0 a multiplexar
son intercalados en bytes.
La estructura resultante aparece en la figura. 27.2. Los bytes DS0 (canales) estn
numerados secuencialmente desde
1 a 24 en la Fig. 27.2, y ese esquema es el mtodo estndar para intercalar
canales DS0. Otros esquemas,
Que emplean un orden no secuencial de canales DS0, se han utilizado en el
pasado.
Este patrn 193-b se denomina marco y se repite 8000 veces por segundo para
coincidir con el muestreo
Para la codificacin de seales analgicas. Cada muestra 8-b codificada de un
canal particular puede ser transmitida
En la posicin de canal apropiada de una sola trama.
Nivel de la seal digital 1 Overhead: Superframe Format
En los primeros sistemas de 1.544 Mb / s, el patrn de encuadre se utiliz
simplemente para identificar el comienzo de cada uno
De modo que los canales pudieran ser desmultiplexados apropiadamente por el
receptor. Con el advenimiento de robed-
Bit, se hizo necesario identificar los cuadros particulares en los que se produce la
sealizacin de bits robados.
Se desarroll una supertrama (SF) de doce marcos en la que la sealizacin de
bits robados ocurre en el sexto y
12 marcos. La capacidad de sobrecarga en el formato de supertrama se organiza
en dos corrientes. El patrn
(Ft bits-terminal framing) en tramas impares identifica el comienzo
De la estructura de bastidor y sirve para situar la corriente de cabeza. El patrn de
los fotogramas pares
(Fs bits-signaling framing) localiza el comienzo de cada supertrama para que la
sealizacin de bits robados
Puede ser demultiplexado correctamente. La configuracin de bloque SF se
muestra en la Tabla 27.2.
Tenga en cuenta que cada trama en la que el estado lgico del bit Fs cambia es un
marco de sealizacin que puede
Llevar la seal robed-bit.
Hay dos bits por supertrama dedicados a la sealizacin. Se denominan A y B y
se pueden utilizar
Para llevar la sealizacin de cuatro estados, aunque la sealizacin de dos
estados (indicaciones de encendido y descolgado) es ms comn.
Nivel de seal digital 1: formato supergrama extendido
Las mejoras en los algoritmos electrnicos y de encuadre han hecho posible que
los receptores enmarquen rpidamente
Y eficientemente en patrones con menos informacin que la contenida en la
supertrama de 8 kb / s
corriente. El formato de supertrama ampliado (ESF) utiliza un patrn de encuadre
de 2 kb / s para localizar un fotograma de 24
Supertrama extendida. La estructura del marco permanece como para el formato
SF, y el formato ESF por lo tanto
Proporciona 6 kb / s de capacidad de sobrecarga que no se dedica al enmarcado.
Un canal de comunicaciones [enlace de datos o (DL)] consume 4 kb / s de
sobrecarga. Este canal se utiliza para
Transmitir informacin de supervisin del rendimiento desde una ubicacin de
terminal DS1 a la otra
Mensajes) y para enviar mensajes de alarma y solicitudes de bucle de retorno
(mensajes no programados). El uso de este
Canal est detallado en T1.403 [ANSI, 1999]. Cuando no se enva ningn
mensaje en el DL, normalmente se llena
Con indicadores de control de enlace de datos de alto nivel (HDLC) no
concatenados (01111110) aunque algunos ms antiguos
TABLA 27.2 DS1 SF asignaciones de bits de arriba
Nmero de cuadro:
1
2
3
4
5
6
7
8
9
10
11
12
Pedacitos
1
-
0
-
1
-
0
-
1
-
0
-
Bits fs
-
0
-
0
-
1
-
1
-
1
-
0
Patrn compuesto
1
0
0
0
1
1
0
1
1
1
0
0
FIGURA estructura de bastidor 27,2 DS1.

Pgina 4
El equipo puede llenarse con un patrn de todos. Marcos HDLC para transportar
informacin de rendimiento
Las terminaciones de trayectoria DS1, as como de puntos intermedios, se
definen en T1.403 como el rendimiento
(PRM), el mensaje de informe de rendimiento de red (NPRM) y el mensaje de
informe complementario
Mensaje de informe de rendimiento (SPRM).
Los 2 kb / s restantes de sobrecarga en el formato ESF llevan un cdigo de
redundancia cclica con un 6-b
(CRC-6) para proporcionar la comprobacin de errores. El polinomio divisor es
x + X + 1. Divisin
6

Se lleva a cabo sobre todos los 4632 b de una supertrama extendida con todos los
bits de cabeza fijados a los lgicos.
El resto 6-b resultante de la divisin se escribe en los bits CRC-6 de los
siguientes
Supertrama
Tabla 27.3 contiene un resumen de las asignaciones de bits generales en el
formato FSE en los que representa FAS
La seal de alineacin de trama. Los bits que forman el DL de 4 kb / s estn
representados por D y los seis individuos
Las posiciones de bit para el resto de CRC-6 de la supertrama extendida anterior
se muestran como C.
Formato de la seal digital de nivel 1C
Aunque, como se mencion anteriormente, DS1C no puede ser multiplexado a
niveles superiores en la jerarqua, tiene
Result til para la canalizacin de pares de cables de intercomunicacin con
ms canales de los que pueden
Comparable DS1 sistema. Se introdujo y despleg una instalacin de transmisin
para DS1C, la lnea T1C
Durante los aos setenta. Aunque la transmisin interoficial de ondas luminosas
ha reducido considerablemente la impor-
Tancia de DS1C, una discusin de esa tasa proporciona un buen punto de partida
para discutir los
En la jerarqua.
El formato DS1C multiplexa dos seales DS1 de 1.544 Mb / s en una sola
corriente de 3.152 Mb / s. ni idea
Otros niveles en la jerarqua digital, las seales DS1C no pueden ser
multiplexadas a niveles ms altos. Dos DS1Cs
Juntos superan la capacidad de un solo DS2, haciendo tal multiplexin imposible
y haciendo DS1C
Una tasa hurfana.
Como es el caso de todas las velocidades jerrquicas por encima de DS1, el
formato DS1C est organizado en M-frames
Y M-subframes. La longitud de una sola trama M es 1272 b. Los bits de cabeza
se producen cada 53 b, con 52
Bits de carga til intercalados entre bits de cabeza adyacentes. Cada M-frame se
divide en 4 M-subframes
De 318 b cada uno. Asignaciones generales se muestran en la Tabla 27.4.
Nivel de seal digital 1C Alineacin de marco
La informacin de la Tabla 27.4 se reorganiza en columnas de M-subtrama en
la Tabla 27.5.
Observe que algunos de los bits de cabeza, incluyendo los bits F1 y F2, se repiten
en la misma posicin en cada
M-subframe. Por lo tanto, la prctica de trama tpica es enmarcar en los F bits
para localizar los lmites de
Las subtramas M y para luego enmarcarse en los primeros bits de las subtramas
M para localizar los lmites de las subtramas M
Estructura del M-marco.
Nivel de seal digital 1C X Bit
El bit X proporciona un canal de comunicaciones entre los terminales DS1C que
se ejecuta a menos de 2500 b / s.
El uso habitual del canal de bits X es proporcionar una indicacin de alarma
remota (RAI) al terminal distante.
Cuando no existe ninguna condicin de alarma, el bit X se establece en uno
lgico.
TABLA 27.3 DS1 extendido supertrama asignaciones de bits de arriba
Marco
Nmero: 1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 20 21 22 23 24
FAS
0
0
1
0
1
1
DL
re
re
re
re
re
re
re
re
re
re
re
re
CRC
do
do
do
do
do
do
2002 CRC Press LLC

Pgina 5
Nivel de seal digital 1C Bits de relleno y relleno de control
De los 1272 b en un DS1C M-frame, 24 son bits de cabeza. El ancho de banda
disponible para el transporte de carga til
es, por lo tanto:
dnde:
PCMAX = capacidad mxima de carga de la seal DS1C
Mfbits = nmero de bits por M-marco, 1272
OHbits = nmero de bits de cabecera por trama M-24
= tasa de tasa de bits DS1C, 3.152 Mb / s
TABLA 27.4 DS1C asignaciones de bits de arriba
M-frame Bit
Nmero
M-subframe
Nmero
Punta de arriba
Asignacin
Valor lgico del bit
0
1
M1
0
53
1
C1
Primer control de cosas DS1
106
1
F1
0
159
1
C2
Primer control de cosas DS1
212
1
C3
Primer control de cosas DS1
265
1
F2
1
318
2
M2
1
371
2
C1
Segundo control de cosas DS1
424
2
F1
0
477
2
C2
Segundo control de cosas DS1
530
2
C3
Segundo control de cosas DS1
583
2
F2
1
636
3
M3
1
689
3
C1
Primer control de cosas DS1
742
3
F1
0
795
3
C2
Primer control de cosas DS1
848
3
C3
Primer control de cosas DS1
901
3
F2
1
954
4
x
x
1007
4
C1
Segundo control de cosas DS1
1060
4
F1
0
1113
4
C2
Segundo control de cosas DS1
1166
4
C3
Segundo control de cosas DS1
1219
4
F2
1
TABLA 27.5 DS1C Estructura M-subtrama
M-subframe
1
M-subframe
2
M-subframe
3
M-subframe
4
Punta de arriba
Asignacin
0
318
636
954
M1 / M2 / M3 / X
53
371
689
1007
C1
106
424
742
1060
F1
159
477
795
1113
C2
212
530
848
1166
C3
265
583
901
1219
F2
PCmax
Tsb ts
-
(
) / Ts Mfb tasa *
(
)
=
1272 24
-
(
) / 1272 * 3,152 Mb / s
(
)
=
3.092 Mb / s
=
2002 CRC Press LLC

Pgina 6
Tenga en cuenta que esto es ms que la carga til necesaria para transportar dos
DS1s corriendo a sus tarifas nominales,
cual es:
Cada subtrama M, sin embargo, contiene un bit de carga til que se designa como
un bit de material. Se puede utilizar para transportar
Un bit de carga til o puede pasarse por encima y dejarse sin usar. Si no se usa en
cada subtrama M, el ancho de banda
Disponible para la carga til ser:
dnde:
PCmin = capacidad de carga til mnima de la seal DS1C
Sbits = nmero de bits de relleno (oportunidades) por M-frame
Si se saltan todos los bits de material, la capacidad del canal DS1C es menor que
la cantidad requerida por dos
DS1s.
Observe que, al usar o saltar bits de material, la capacidad de carga til real de la
seal DS1C puede
variarse entre los extremos representados por PCmin y PCMAX manejar la
velocidad de la seal DS1
Para ser transportado. La gama disponible entre PCmin y PCMAX excede el
rango de tasas permitidas para
DS1 por T1.102 [ANSI, 1999].
Los bits de material para el primer DS1 se producen en el primer y tercer M-
subframes y para el segundo DS1 en el
Segundo y cuarto subcuadros M. El bit de material para un subcuadro M
particular es siempre la tercera ranura de tiempo
Asignado al DS1 implicado tras el bit C3 de sobrecarga. Para DS1 nmero 1, ste
es el quinto bit despus de C3,
Y para DS1 nmero 2, es el sexto bit despus de C3. Para un subcuadro M
particular, el relleno se realizar
Si los bits C (C1, C2 y C3) para esa subtrama M estn todos configurados en
lgicos. Si los bits C estn ajustados en
Ceros lgicos, no se producir relleno en esa subtrama M. El uso de tres bits C
permite la mayora
Votando por el receptor donde uno de los bits C puede haber sido daado por un
error de lnea. Esto hace que
Proceso mucho ms robusto a tales errores.
Digital Level 1C Carga til
Los dos DS1 que se van a multiplexar son entrelazados de bits juntos para formar
la carga til de DS1C. Anterior
Al intercalado de bits, DS1 nmero 2 se invierte lgicamente. Antes de insertar la
carga til intercalada en la
DS1C, la carga til se codifica en un mezclador de una sola etapa. La salida de la
Scrambler es la suma de mdulo 2 del bit de entrada actual y del bit de salida
anterior.
Formatos de tarifa ms alta
Al igual que DS1C, los formatos DS2 y DS3 utilizan relleno de bits positivo para
conciliar las velocidades de las seales
Siendo multiplexado. Ambos usan la misma estructura M-frame y M-subframe
con los bits de cabeza asignados
A las mismas tareas que para DS1C. Cada una de las tasas utiliza intercalacin de
bits para insertar secuencias de bits secundarias en
Sus bits de carga til. Una sinopsis de las caractersticas de las distintas tasas de
aparece en la Tabla 27.6. Cada tarifa
Se discutir en las secciones siguientes.
La tasa de nivel de seal digital 2
La tasa de DS2 se resume en la Tabla 27.6. Opera de una manera muy similar a
DS1C excepto que el
Es ms alto y cuatro DS1 pueden ser transportados por un nico DS2. Un sistema
de transmisin para transportar DS2
Seales sobre el cable de cobre pareado llamado T2 era una vez disponible (los
aos 70) pero nunca fue ampliamente desplegado.
PCreq
2 * 1.544 Mb / s
=
3.088 Mb / s
=
PCm n Mfb ts OHb ts Sb ts
-
-
(
) / Ts Mfb tasa *
(
)
=
1272 24 4
-
-
(
) / 1272 * 3,152 Mb / s
(
)
=
3,083 Mb / s
=
2002 CRC Press LLC

Pgina 7
DS2 sirve hoy principalmente como puente entre DS1 y DS3 y rara vez se
encuentra fuera de los lmites
De una sola unidad de equipo.
La tasa de nivel de seal digital 3
DS3 es muy utilizado como una interfaz a la luz de onda y sistemas de radio
digital. DS3 opera en casi la misma
Como DS1C y DS2. Una caracterstica adicional de DS3 es el par de bits de
paridad transportados por cada trama M.
Se utilizan para transmitir una indicacin de error de paridad para la trama M
anterior. Si la suma del mdulo 2
Todos los bits de informacin en la M-trama anterior es uno, entonces ambos P
bits se ponen a uno. Si el modulo-2
La suma de los bits de informacin es cero, entonces los bits P se ponen a
cero. Los dos P bits de una M-frame son
Siempre ajustado al mismo valor.
Lo mismo ocurre con los dos bits X en una trama M. Se utilizan como un canal
de alarma como para DS1C
Pero siempre se ajustan al mismo valor.
Nivel de seal digital de paridad C-Bit 3
Un DS3 que funciona utilizando relleno de bits positivo para multiplexar sus DS2
constituyentes se conoce como M23
solicitud. Otra aplicacin DS3, la paridad C-bit, tambin se define en T1.107
[ANSI, 1995a].
Dado que la tasa de DS2 casi nunca se utiliza excepto interno a un multiplexor
como un escaln de DS1
A DS3, es posible bloquear su velocidad a un valor particular que est esclavo
del generador de seal DS3 en
El multiplexor. Si la velocidad elegida para el DS2s proporciona ningn relleno
de bits o relleno en cada
Oportunidad, el receptor puede ser hecho para saber que y ser capaz de
demultiplex el DS2s sin
Leyendo la informacin de relleno que normalmente es llevada por los C-bits.
El formato de paridad C-bit opera el DS2 con relleno en cada oportunidad y as
libera el control
Bits para otros usos. Hay 21 C bits por M-frame, que proporciona un canal que se
ejecuta en aproximadamente
197 kb / s. Los bits 21 C por M-marco, se asignan como se muestra en la Tabla
27.7.
El identificador de paridad C-bit siempre se establece en lgico y se utiliza como
una etiqueta para identificar la seal DS3
Como la paridad de C-bit formateada. Tenga en cuenta que el identificador de
paridad C-bit es necesario pero no suficiente para este
Porque puede ser falsificado por un DS2 en el intervalo de tiempo DS3 nmero
uno que se ejecuta como mnimo
Por lo tanto, requiere relleno en cada oportunidad.
El canal de alarma y control de extremo lejano (FEAC) lleva informacin de
alarma y estado de un DS3
Terminal a otro y puede utilizarse como un canal para iniciar bucleback de
mantenimiento DS1 y DS3 en
El distante DS3 terminal.
Los bits de paridad de ruta (CP) se ajustan al mismo valor que los bits P en el
terminal que genera
ellos. Los bits de CP no deben ser modificados por elementos de red intermedios
y, por lo tanto, proporcionan una
Ms fiable de extremo a extremo de la paridad de la indicacin que la DS3 P-bits.
TABLA 27.6 Caractersticas de los niveles de la jerarqua digital
DS1C
DS2
DS3
Velocidad de transmisin, Mb / s
3.152
6,312
44.736
Formato de filial
DS1
DS1
DS2
Nmero de filiales multiplexadas
2
4
7
Relacin entre los bits de carga til y los bits de sobrecarga
52: 1
48: 1
84: 1
Longitud del marco M, b
1272
1176
4760
Nmero de M-subframes por M-Frame
4
4
7
Longitud del sub-bastidor M, b
318
294
680
Nmero de bits X por marco M
1
1
2
Nmero de bits C por marco M
12
12
21
Nmero de M bits por trama M
3
3
3
Nmero de bits F por trama M
2
2
4
Nmero de P bits por trama M
0
0
2
Nmero de oportunidades de material por afluente
Canal por marco M
2
1
1
2002 CRC Press LLC

Pgina 8
Los bits de error de bloque de extremo lejano (FEBE) se ajustan a todos los (111)
slo cuando no hay ningn bit de trama o bit de CP
Se ha detectado un error en la seal entrante por el terminal que genera la FEBE
saliente. Cuando
Se detectan errores, los bits FEBE se establecen en cualquier combinacin de 1s
y 0s excepto 111.
Los bits de enlace de datos (DL) se utilizan como un canal de datos de 28,2 kb / s
entre los dos terminales DS3. Mensajes
Por este canal utilizan el formato LAPD. Cuando no se reciben mensajes, el
cdigo inactivo LAPD (flags),
Que consiste en repeticiones de 01111110, se enva. El DL se utiliza para llevar
mensajes que identifican el DS3
, La fuente de una seal inactiva DS3, o la fuente de una seal de prueba DS3.
Un mensaje de informe de rendimiento de red (NPRM) para DS3 similar al
definido para DS1 en T1.403
[ANSI, 1999] est siendo elaborado por el Grupo de Trabajo T1E1.2 del Comit
T1 en el momento de
escritura. El NPRM ser transportado por el enlace de datos de paridad C-bit.
Nivel de seal digital no canalizado 3
T1.107 tambin prev el uso de la carga til DS3 para el transporte directo de
datos a la tasa de carga til de
44,210 Mb / s.
Definicin de trminos
De indicacin de alarma de seal (AIS): Una seal que se transmite en la
direccin de un fallo para indicar que
Un elemento de red ha detectado el fallo. AIS proporciona una seal de
"mantener vivo" a los equipos
Aguas abajo de la falla y evita que mltiples elementos de la red emitan
Alarmas confusas sobre el mismo fallo.
Alianza para la Industria de las Telecomunicaciones (ATIS) Soluciones: El
cuerpo que acta como secretara
Para el Comit T1-Telecomunicaciones.
Comit T1-Telecomunicaciones: Un organismo de desarrollo de normas
acreditado que se desarrolla y
Mantiene las normas para las telecomunicaciones en Amrica del Norte. Tenga
en cuenta que el "T1" en la
El nombre del comit anterior no tiene conexin con la lnea T1 que opera a la
tasa DS1.
Cdigo de redundancia cclica (CRC) con un resto de n bits (CRC-
n): cdigos CRC proporcionan altamente fiable
Comprobacin de errores de bloques de informacin transmitida.
De enlace de datos para el transporte de mensajes a travs de un trayecto digital
utilizando algunos de los bits de cabecera como: DL
Canal de datos. El DL a veces se llama el FDL, para el enlace de datos de la
instalacin.
DSn: DSn es sinnimo de nivel de seal digital n y se refiere a uno de los niveles
(tasas) en Amrica del Norte
Jerarqua digital que se discuten en este captulo.
Supertrama extendida (FSE): Una super-trama DS1 que es 24 cuadros de largo
y que tiene ms
Eficiente de los bits de sobrecarga que el antiguo formato SF.
Seal de alineacin de trama (FAS): Sirve para permitir un receptor para
localizar puntos repetitivos significativos dentro de
La secuencia de bits recibida para que la informacin pueda ser extrada.
FEAC: alarma extremo lejano y el canal de control utilizado en DS3 paridad de
bits C. El FEAC utiliza repetidos de 16 bits
Palabras de cdigo para enviar mensajes de estado seales de alarma y
solicitudes de bucle.
TABLA 27.7 Asignacin de bits C en la Solicitud de paridad de bits C
Bit C
Solicitud
Bit C
Solicitud
1
Identificador de paridad C-bit
12
FEBE
2
N = 1 (uso futuro de la red)
13
DL (enlace de datos)
3
FEAC
14
DL (enlace de datos)
4
Especfico de la aplicacin
15
DL (enlace de datos)
5
Especfico de la aplicacin
diecisis
Especfico de la aplicacin
6
Especfico de la aplicacin
17
Especfico de la aplicacin
7
CP (paridad de ruta)
18
Especfico de la aplicacin
8
CP (paridad de ruta)
19
Especfico de la aplicacin
9
CP (paridad de ruta)
20
Especfico de la aplicacin
10
FEBE
21
Especfico de la aplicacin
11
FEBE
2002 CRC Press LLC

Pgina 9
Control de alto nivel de enlace de datos (HDLC): Un formato utilizado para
implementar la capa 2 (la capa de enlace de datos) del
ISO modelo de siete capas.
El acceso de enlace de canal procedimiento-D (LAPD): Un subconjunto de
HDLC utilizado para el transporte de mensajes a travs de
Los enlaces de datos (DL) en la jerarqua digital norteamericana.
Red de mensajes de informe de ejecucin (NPRM): Una trama HDLC que
transporta informacin de rendimiento DS1
A lo largo del enlace de datos de supertrama extendido. El NPRM est destinado
a permitir la transmisin de
Informacin de rendimiento desde puntos intermedios a las terminaciones de ruta
DS1 en un DL ESF
Que ya est llevando informacin de rendimiento de las terminaciones de ruta en
PRMs.
Generales: Los bits en una seal digital que no llevan las seales de informacin
de la seal se destina a
Transporte, pero que realizan funciones de limpieza como enmarcado, deteccin
de errores y
Transporte de datos de mantenimiento de un terminal digital al otro.
Carga til: La suma de los bits de informacin de la seal digital est destinado
a transportar.
Mensaje de informe de ejecucin (PRM): Una trama HDLC que se pretende
llevar a un rendimiento DS1
Informacin a lo largo del enlace de datos de supertrama extendido.
Indicacin de alarma a distancia (RAI): una seal que indica al terminal en un
extremo de un trayecto digital
Que el terminal en el otro extremo ha detectado un fallo en la seal entrante.
SF-DS1 formato super-trama: un formato en el que la super-trama es de doce
tramas de longitud y en
Que todos los bits de cabeza se utilizan para enmarcar.
Sprm: Un PRM que se ha modificado para utilizar los bits de reserva en el
campo de informacin HDLC para llevar
Informacin de rendimiento desde un punto intermedio a las terminaciones de
ruta DS1.
Supertrama: El formato de supertrama de 12 tramas para DS1 conocido como
SF o una agregacin de tramas que
Proporciona una estructura repetitiva ms larga que un marco en cualquier
formato. La ltima definicin del trmino
Se llama ms a menudo una multitrama a tasas distintas de DS1.
Referencias
ANSI T1.107-1995, Estndar Nacional Americano para Telecomunicaciones-
Jerarqua Digital-Formatos
Presupuesto.
ANSI T1.403-1999, Estndar Nacional Americano para Telecomunicaciones-
Network-to-Customer
Instalacin-DS1 Interfaz metlico.
ANSI T1.102-1993, Estndar Nacional Americano para Telecomunicaciones-
Jerarqua Digital-Elctrica
Interfaces.
Ms informacin
Para ms informacin sobre la jerarqua digital de Amrica del Norte, vase BP
Lathi, digitales modernos y
Analog Communication Systems, 3 ed., Oxford University Press, 1998. La
informacin que complementa la
Las normas pueden encontrarse en varios requisitos tcnicos de Telcordia
Technologies, Inc. incluyendo GR-
499 y TR - TSY - 000009.