Академический Документы
Профессиональный Документы
Культура Документы
A) ( )
f = (x 0 + x 1 ) x 0 + x 1
B) f = (x + x ) (x
0 1 0 +x )
1
C) f = (x + x ) (x
0 1 0 +x )
1
D) f = (x + x ) (x
0 1 0 +x )
1
*****
Ck Ck
J J
K K
Q Q
A) B)
Ck Ck
J J
K K
Q Q
C) D)
*****
3. (Enero 2011). Las funciones lgicas de la diferencia y del arrastre del restador
completo son:
A) (
Di = Ai Bi Ci , Ci +1 = A i B i +Ci Ai Bi )
B) Di = Ai Bi C i , C i +1 = Ai B i +C i (Ai Bi )
C) (
Di = Ai Bi C i , Ci +1 = Ai B i +Ci Ai Bi )
D) Di = Ai Bi Ci , Ci +1 = Ai B i +Ci (Ai Bi )
*****
f
B
A) f = A B C
B) ( ) (A B C) (A B C)
f = (A B C ) A B C
C) f = (A B C ) (A B C ) (A B C ) (A B C )
D) f = A B C
*****
Q3 Q4
N N
Q5 N Q6 N
Q1
Q2
N
N
WL
A) WL = 0V , BL = 12V , BL = 0V .
Q6, Q1 y Q3 conducen. Q5, Q2 y Q4 no conducen.
B) WL = 12V , BL = 0V , BL = 12V .
Q5, Q6, Q2 y Q4 conducen. Q1, y Q3 no conducen.
C) WL = 0V , BL = 12V , BL = 0V .
Q5, Q6, Q1 y Q4 conducen. Q2 y Q3 no conducen
D) WL = 12V , BL = 12V , BL = 0V .
Q5, Q6, Q1 y Q3 conducen. Q2 y Q4 no conducen.
*****
BL VDD BL
Q3 Q4
P P
Q5 N Q6 N
Q1
N Q2
N
WL
A) WL = 12V , BL = 0V , BL = 12V .
Q5, Q6, Q2 y Q3 conducen. Q1 y Q4 no conducen.
B) WL = 12V , BL = 0V , BL = 12V .
Q5, Q6, Q2 y Q4 conducen. Q1, y Q3 no conducen.
C) WL = 0V , BL = 0V , BL = 12V .
Q5, Q6, Q1 y Q3 conducen. Q2 y Q4 no conducen.
D) WL = 0V , BL = 12V , BL = 0V .
Q5, Q1 y Q3 conducen. Q6, Q2 y Q4 no conducen.
*****
0 XY
1 XY
MUX 4:1 D0
1 XY
0
XY ZU
0
MUX 4:1
X Y ZU
MUX 4:1
0 F
ZU
XY
1
ZU
XY
0
MUX 4:1
Z
XY D1
0 U
1 XY
X X Y
Y
A) ( )
F = Z U X Y + ZU (X Y )
B) F = (X Y Z )U
C) F = X Y Z U
D) Ninguna de las tres
*****
A) f = x +y +z + x +y + xz + xz
B) f = x +z + x+ y + x +z
C) f = x+z+x+y+x+z
D) f = x +x +z + x +y + xz + xz
*****
A) F = X Y
B) F = X Y ,
C) F = X +Y
D) Ninguna de las anteriores.
*****
12. (Septiembre 2011) Cules son las expresiones lgicas de los bits de la
palabra de salida, Z2(MSB) Z1 Z0(LSB), de un convertidor de S-M a C-2 de 3
bits?
Z 2 = X 2 Z 2 = X 2
A) Z 1 = X 2 X 1 B) Z1 = X 2 X 1 + X 2 (X 1 X 0 )
Z = X X Z = X
0 0 1 0 0
Z 2 = X 2 (X 1 + X 0 ) Z 2 = X 2
C) Z 1 = X 2 X 1 + X 2 (X 1 X 0 ) D) Z 1 = X 2 X 1 + X 2 (X 1 X 0 )
Z = X Z = X X
0 0 0 0 1
*****
G I01 G I01
G1 G1
I11 I11
S1 S1
I21 MUX 4:1 I21 MUX 4:1
I31 1 I31 1
X 1 Y1 X1 Y1
S S
I00 I00
G0 G0
I10 I10
X I20 MUX 4:1 S0 X I20 MUX 4:1
S0
Y I30 0 Y I30 0
X 0 Y0 X 0 Y0
A) B)
G I01 G I01
G1 G1
I11 I11
S1 S1
I21 MUX 4:1 I21 MUX 4:1
I31 1 I31 1
X1 Y1 X 1 Y1
S S
I00 I00
G0 G0
I10 I10
MUX 4:1 X I20 MUX 4:1
I20 S0 S0
I30 0 Y I30 0
X0 Y0 X0 Y0
C) D)
*****
Cl Cl
Ck Ck
A A
B B
K K
Q Q
A) B)
Cl Cl
Ck Ck
A A
B B
K K
Q Q
C) D)
*****
15. (Septiembre 2011)Cules son las funciones de excitacin del autmata finito
de 4 estados (controlados por la entrada x) y cuya matriz funcional es la que
aparece en la figura adjunta?. Considere Q1 el bit ms significativo.
S0 S1 S2 S3
S0 x x
S1 x x
S2 x x
S3 x x
( )
D1 = x Q1 + Q0 + Q0 ( )
D1 = x Q1 + Q0 + x Q0
A) B)
( )
D0 = x Q1 + Q0 + x Q1 Q0 ( )
D0 = x Q1 + Q0 + x Q1 Q0
D1 = x Q1 + x Q0
C) D) Ninguna de las anteriores
( )
D0 = x Q1 + Q0 + x Q1 Q0
*****
16. (Septiembre 2011) Cuales son las expresiones lgicas de las salidas de un
sumador completo de palabras de 2 bits?
A) Si = Ai Bi C i , Ci +1 = Ai B i +Ci (Ai Bi )
B) Si = Ai Bi Ci , Ci + 1 = Ai B i +Ci (Ai Bi )
C) (
Si = Ai Bi C i , Ci +1 = Ai B i +Ci Ai Bi )
D) Si = Ai Bi Ci , Ci +1 = Ai B i +Ci (Ai Bi )
*****
01,11/1 10/1
10,11/1 01/1
00,10,11/0 00,01,11/1
Q=0 Q=1 Q=0 Q=1
00,01/0 00,10/1
C)
01,11/0 D)
10/0
*****
A) f =x yz xy
B) f =z xy xy
C) f=xy xy xz
D) f =x yz xy
*****
Q3 Q4
P P
Q5 N Q6 N
Q1 Q2
N N
WL
A) WL = 12V . En BL leemos un 1 y en BL un 0
Q5, Q6, Q1 y Q4 conducen. Q2 y Q3 no conducen.
B) WL = 0V . En BL leemos un 0 y en BL un 1.
Q5, Q1 y Q3 conducen. Q6, Q2 y Q4 no conducen.
C) WL = 0V . En BL leemos un 1 y en BL un 0
Q5, Q6, Q1 y Q2 conducen. Q3, y Q4 no conducen.
D) Ninguna de las anteriores.
****
XY
Z
XY
U MUX 4:1
XY F
XY
X
Y
A) F = (X Z )Y + (X U )Y
B) F = Y (X Z ) + (X U )Y
C) F = X Y Z U
D) Ninguna de las tres
*****
21. (Enero 2012) Dado el circuito de la figura adjunta. Qu funcin lgica realiza
expresada con slo puertas NAND? Marque la solucin correcta.
A) AB
B) ABC ABC
C) ABC ABC
D) ABC ABC
*****
22. (Enero 2012) Cul es el resultado de sumar aritmticamente las dos palabras
de 5 bits A(A4,,A0) =11011 y B(B4,,B0) =01111, siendo A4 y B4 los bits ms
significativos? Marque la solucin correcta.
23. (Enero 2012)Qu funcin realiza cada uno de los circuitos que se muestran en
la siguiente figura?
(1) (2)
A) (1) Detecta si el nmero de unos en la palabra de entrada es Par
(2) Detecta si el nmero de unos en la palabra de entrada es Impar
B) (1) Detecta si el nmero de unos en la palabra de entrada es Impar
(2) Detecta si el nmero de unos en la palabra de entrada es Par
C) (1) Detecta si el nmero de unos en la palabra de entrada es Par
(2) Detecta si el nmero de unos en la palabra de entrada es Par
D) (1) Detecta si el nmero de unos en la palabra de entrada es Impar
(2) Detecta si el nmero de unos en la palabra de entrada es Impar
*****
24. (Enero 2012) Cul de las 4 tablas adjuntas corresponde a la tabla de sntesis
de circuitos secuenciales con biestables J-K?
Qn Qn+1 J K Qn Qn+1 J K
0 0 0 x 0 0 x 0
0 1 1 x 0 1 1 x
1 0 x 1 1 0 0 x
1 1 x 0 1 1 x 1
A) B)
Qn Qn+1 J K Qn Qn+1 J K
0 0 1 x 0 0 0 x
0 1 0 x 0 1 1 x
1 0 x 1 1 0 x 0
1 1 x 0 1 1 x 1
C) D)
*****
0 0 x x
x x 0 0
0 0 x x
x x 0 0
x x x x
S0 S1 S0 S1
x
x
x x x x
x
x
S3 S2 S3 S2
x x x x
A) B)
x
S0 x S1 x
S0 x S1
x x
x x x x
x x
S3 S2
S3 S2
x x x
x
C) D)
*****
A) A + A = 1, AA=0
B) AB + AB = A, ( A + B ) A + B = A ( )
C) AB + A = B, ( A + B ) A = B
D) AB + A = A, ( A + B ) A = A
*****
27. (Febrero 2012) De los 4 grupos de palabras binarias de 6 bits cul es el que
corresponde a la representacin del nmero decimal 31, en Binario puro, C-2 y
BCD.
A) Binario: 100000, C-2: 011110, BCD (8421): 010011
B) Binario: 011111, C-2: 011111, BCD (8421): 110001
C) Binario: 011111, C-2: 100001, BCD (8421): 011111
D) Binario: 011111, C-2: 100001, BCD (8421): 110001
*****
28. (Febrero 2012) Cuales son las expresiones generales de la suma y del acarreo
de un semi-sumador realizado slo con puertas NAND?
A) Si = Ai Bi Ai B i , C i +1 = A i Bi
B) Si = Ai B i Ai B i , Ci +1 = A i Bi
C) Si = Ai Bi Ai B i , C i +1 = Ai Bi
D) Si = Ai B i Ai B i , Ci +1 = Ai Bi
*****
A)
B)
C)
D)
*****
x
S0 S1
x
x 1
S3 S2
x x
x
S1(t) 0 0 1 0 S1(t) 0 0 x x
S2(t) S2(t)
0 x x 0 0 0 x x
S3(t) S3(t)
0 0 x x 0 x x 0
A) B)
S0(t+t) S 1 ( t + t ) S 2 ( t + t ) S 3 ( t + t ) S0(t+t) S 1 ( t + t ) S 2 ( t + t ) S 3 ( t + t )
S0(t) x 0 x 0 S0(t) x 0 x 0
S1(t) S1(t) 0 x 0 x
0 0 1 0
S2(t) S2(t)
0 0 x x x 0 x 0
S3(t) S3(t)
0 x x 0 0 x 0 x
C) D)
*****
A) F = X Y , F = X +Y
B) F = XY , F = Y
C) F = X Y , F = X Y
D) Ninguna de las tres
32. (Septiembre 2012) Dadas dos palabras de 5 bits representadas en C-2. Cul
es el valor equivalente en decimal de sumarlas aritmticamente cuando toman
los valores siguientes?:
A (a4,...,a0) = 01101, A (a4,.,a0) = 10111
B (b4,..,b0) = 11000, B (b4,..,b0) = 00100
Siendo a4, b4,y a4, b4 los bits ms representativos de dichas palabras.
A) S = A + B = 27, S = A + B = 5
B) S = A + B = 5, S = A + B = -5
C) S = A + B = 37, S = A + B = -11
D) Ninguna de las anteriores
********
Fmayor = A1 B1 + A0 B0 A1 B1 Fmayor = A1 B1 + A0 B0
Figual = A0 B0 A1 B1 Figual = A0 B0 A1 B1
A)
Fmenor = A1 B1 + A0 B0 A1 B1 B)
Fmenor = A1 B1 + A0 B0
Fmayor = A0 B0 + A1 B1 A0 B0
Figual = A0 B0 A1 B1
C)
Fmenor = A0 B0 + A1 B1 A0 B0 D) NINGUNA DE LAS ANTERIORES
*****
X S0 S1 X
X
A) B)
*****
36. (Enero 2013) A qu expresin lgica mnima, representada con distintos tipo
A) F = A B + AC D
B) (
F = A B + CD )
C) F = A B + AC D
D) Ninguna de las anteriores
*****
Ci AB
Ci AB
AB
AB
S S
MUX MUX
de 4 a 1 de 4 a 1
AB AB
AB AB
A B A B
A A
B B
1 AB 1 AB
AB Ci+1 AB Ci+1
MUX MUX
de 4 a 1 de 4 a 1
AB AB
0 AB 0 AB
A B A B
A) B)
Ci AB
AB
S
MUX
de 4 a 1
AB
AB
A B
B
0 AB
AB Ci+1
MUX
de 4 a 1
AB
1 AB
A B
Astable Ck Monoestable
ton = 0.1 us tm = 1 us Salida
T=0.5 us
A)
B)
C)
*****
(Salida)
A) Contador sncrono
B) Divisor por 5 sncrono.
C) Divisor por 5 asncrono.
D)
Ninguna de las anteriores
******
40. (Enero 2013) El circuito de la figura corresponde a una simplificacin de la
celda de memoria de tres transistores NMOS y queremos escribir un 1. Qu
valores tenemos que poner en la lnea entrada de datos Din, lnea de lectura RS
y lnea de escritura WS? y En qu estado quedan los transistores y el
condensador tras la escritura de dicho 1? Consideramos que el 1 equivale
a la tensin de alimentacin, VDD, y el 0 equivale a poner 0V.
RS
Q3 Q4
Q5
C
Din Dout
WS
A) Tenemos que poner en Din un 1, en RS un 0 y en WS un 1
Q3 conduce, Q4 no conduce, Q5 conduce y C se queda cargado.
B) Tenemos que poner en Din un 1, en RS un 0 y en WS un 0
Q3 no conduce, Q4 no conduce, Q5 conduce y C se queda
descargado.
C) Tenemos que poner en Din un 0, en RS un 0 y en WS un 1
Q3 conduce, Q4 no conduce, Q5 no conduce y C se queda
descargado.
D) Ninguna de las anteriores.
*****
41. (Febrero 2013) Segn los postulados del lgebra de Boole las operaciones de
suma y producto lgico son distributivas entre s. Cul de las soluciones
dadas corresponde a sus expresiones lgicas?
A) A + BC = (A + B)C, A( B + C ) = AB + C
A) Demultiplexo de 1 a 4
B) Multiplexo de 2 a 4
C) Multiplexo de 1 a 4
D) Ninguna de las anteriores
*****
m0
m1
m2
m3
m4
m5
m6
m7
f0 f1
A) f0 = x 2 x1 x0 , f1 = x 2 + x0
B) f0 = x 2 x1 x0 , f1 = x 2 x0
C) f0 = x2 x1 x0 , f1 = x2 x0
D) Ninguna de las anteriores
*****
A)
B)
C)
0 0 X 0 0 Q No direccionada Alta Z
0 1 X 0 0 Q No direccionada Alta Z
1 0 X 0 0 0 Escribe 0
1 1 X X X X Lee X
A)
1 1 X X X X Almacena X
B)
1 1 X X X X Escribe X
C)
*****
A) F = B + C + D + A + C + D + A + B + D + A + B +C
B) F = A+ B +C +D + A+ B +C +D
C) F = A+ B + A+C +D
D) Ninguna de las anteriores
*****
47. (Septiembre 2013, Septiembre 2016) Cules son las expresiones lgicas de
las salidas del circuito de la figura?
Z 3 = X3 Z 3 = X3
Z 2 (
= (X 2 X 3 ) X 3 X 1 X 0 ) Z 2 = X3 X 2 X1 X 0
A) Z1 = (X 1 X 3 ) (X 3 X0 ) B)
Z1 = X3 X1 X 0
Z = X0
0 Z 0 = X3 X 0
Z 3 = X3
Z 2 = X2 X1 X 0
C) Z = X1 X 0 D) Ninguna de las anteriores
1
Z = X0
0
*****
1 XY
0 XY
MUX 4:1 D0
0 XY
XY ZU
1
MUX 4:1
X Y ZU
MUX 4:1
ZU F
XY
0
ZU
XY
1
MUX 4:1
Z
XY D1
1 U
0 XY
X X Y
Y
49. (Septiembre 2013, 2016) Los cronogramas adjuntos muestran las respuestas
producidas por tres biestables R-S distintos ante las mismas seales de
entrada R y S, de forma que:
QBasico es la respuesta de un biestable R-S bsico construido con slo
dos puertas NOR.
QNiveles corresponde a la respuesta de un biestable R-S disparado a
niveles mediante el reloj Ck
QBajaCk es la de un R-S disparado por flancos negativos (bajadas del
reloj).
Cul de los cronogramas es el correcto?
A)
B)
C)
*****
xy 01,11 xy 01,11
00, 10 11 00,10 00,11
S0 S1 S0 S1
Q=0 Q=1 Q=0 Q=1
00,01,10 01,10
A) B)
xy 01,10,11
00 11
S0 S1
Q=0 Q=1
00,01,10
C) D) Ninguno de los anteriores
*****
A) F = A B C D E
B) F = A B C D E
C) F = A B C D E
D) Ninguna de las anteriores.
*****
52. (Enero 2014) Tenemos un codificador con prioridad para 3 lneas de entrada,
P2, P1 y P0, en el que la lnea P0 tiene la mxima prioridad, la siguiente lnea en
prioridad es P2 y la mnima prioridad es para P1. Sus dos salidas, y1 e y0, se
han asociado de la siguiente forma: la palabra de salida y1y0=11 a la mxima
prioridad, y1y0=10 a la prioridad intermedia, y1y0= 01 a la mnima prioridad y,
finalmente, y1y0 =00 a las tres lneas de entrada nulas. Cules son las
expresiones correspondientes a las seales de salida de este codificador con
prioridad?
y1 = P0 + P2 y1 = P2 + P1
A) B)
y 0 = P0 + P1 P 2 y 0 =P 2 +P1 P0
y1 = P0 + P1
C) D) Ninguna de las anteriores
y 0 = P0 + P1 P2
*****
0 UV
0 UV
MUX 4:1
Z UV
D0
0 XY
Z UV
U V
XY
MUX4:1
0 F
1 XY
UV
1 XY
UV D1
MUX 4:1 X
0
UV Y
0
UV
U U V
V
0
ZV
U
ZV
MUX 4:1
ZV D0
0 XY
0
ZV
Z XY
V MUX4:1
0 F
XY
D1
XY
X
A)
Y
0
ZV
U
ZV
MUX 4:1
ZV D0
0 XY
0
ZV
Z XY
V MUX4:1
0 F
XY
D1
XY
X
B) Y
0 ZV
0 ZV
MUX 4:1
U ZV
D0
0 XY
U ZV
Z V
XY
MUX4:1
0 F
1 XY
ZV
1 XY
ZV D1
MUX 4:1 X
0
ZV Y
0
ZV
C) Z Z V
V
*****
A)
B)
C)
*****
S0 S1 S2 S3
Q1 Q 0 Q1 Q0 Q1 Q 0 Q1 Q0
S0 Q1 Q 0 0 X X 0
S1 Q1 Q0 X 0 0 X
S2 Q1 Q 0 X 0 0 X
S3 Q1 Q0 1 0 0 0
D1 = X Q 0 + X Q1 Q0 D1 = Q1 ( X Q0 )
A) B)
D0 = X Q1 + X Q1 Q 0 (
D0 = Q 0 X Q1 )
D1 = X Q 0 + X Q1 D) Ninguna de las anteriores
C)
D0 = X Q1 + X Q0
*****
A) F = (A + B ) CD + E
B) F = (A + B ) C D E
C) F = A B C D E
D) Ninguna de las anteriores.
*****
m0
m3
m5
m6
X
YZ DEMUX 1:8
X 1 EN XYZ
YZ XYZ
MUX 4:1 F XYZ
YZ XYZ F
X I2 XYZ
YZ Y I1 XYZ
Y Z I0 XYZ
A) Z XYZ
B)
X
F
Y
Z
C) D) Ninguno de los anteriores
*****
Astable 1
T = 16us Ck
ton = 8us
toff = 8us
Astable 2 Salida
Disparo Monoestable
toff = 7T tm = 9T
ton = 5T
Ck
Disparo
Salida
A)
Ck
Disparo
Salida
B)
Ck
Disparo
Salida
C)
*****
A)
B)
C)
*****
(1)
(2) (3)
A) P2 > P1 > P0
B) P0 > P1 > P2
C) P1 > P0 > P2
D) No es un codificador con prioridad
*****
63. (Septiembre, 2014) Con un biestable D que se dispara en las subidas del reloj
se puede construir un biestable J-K que se dispare en las bajadas. Cul de
los siguientes circuitos es el que realiza la funcin de dicho biestable J-K?
*****
A)
B)
C)
BL VDD BL
Q3 Q4
N N
Q5 N Q6 N
Q1 Q2
N N
WL
A) WL = 0V . En BL se detecta un 1 y en BL un 0.
Q5, Q6, Q2 y Q3 conducen. Q1 y Q4 no conducen.
B) WL = 12V .En BL se detecta un 0 y en BL un 1.
Q5, Q6, Q2 y Q4 conducen. Q1 y Q3 no conducen.
C) WL = 12V . En BL se detecta un 0 y en BL un 1.
Q5, Q6, Q2, Q3 y Q4 conducen. Q1 no conducen.
D) WL = 12V . En BL se detecta un 1 y en BL un 0.
Q5, Q6, Q1 y Q4 conducen. Q2 y Q3 no conducen.
*****
66. (Enero, 2015) Qu funcin implementa el circuito de la siguiente figura?
A) F = A C + B C + BD
B) F = A C + B C + BD
C) ( ) ( ) ( ) (
F = A + C + B +C + B + C + B + D )
D) Ninguna de las anteriores
*****
67. (Enero, 2015) Cul de los circuitos es el que implementa la funcin
F = A B C B C D?
AB 0 CB
1 AB F 1 CB F
C AB 1 CB
A
AB CB
D D
A C
(1) (2)
B B
A)
B)
C)
*****
69. (Enero, 2015) Cul es el circuito que genera el siguiente cronograma, si los
biestables se disparan en las bajadas del reloj?
A)
B)
C)
D) Ninguno de los anteriores
*****
70. (Enero, 2015) Cul es la tabla de verdad del la Memoria de 2 bits de la
siguiente figura?
Siendo:
Di el terminal de entrada de datos
CS el selector de circuito
W/E el control de lectura o escritura (W/E=1 escribe, W/E=0 Lee)
Do el terminal de salida de datos
Di
Bit 0
CS
Di0 Do0 C0
W/E
CS0 W/E0
D0
Bit 1
Di1 Do1 C1
CS1 W/E1
Di CS W/E Do Funcin
X 0 0 Do 1 Lee Bit 1
X 0 1 Z Escribe el bit 1
X 1 0 Do 0 Lee Bit 0
A) X 1 1 Z Escribe el bit 0
Di CS W/E Do Funcin
o
X 0 0 D1 Lee Bit 1
X 0 1 Do 0 Lee Bit 0
X 1 0 Z Escribe el bit 1
B) X 1 1 Z Escribe el bit 0
Di CS W/E Do Funcin
0 0 0 Z Escribe el bit 0
1 0 1 Z Escribe el bit 1
0 1 0 Do 0 Lee Bit 0
C) 1 1 1 Do 1 Lee Bit 1
D) Ninguna de las anteriores
*****
(1)
(2)
DEMUX 1:8
1 EN XYZ
XYZ
XYZ
XYZ F
F
X I2 XYZ
Y I1 XYZ
Z I0 XYZ
XYZ
(2)
A) Implementa la funcin F = X Y Z
B) Implementa la funcin F = X Y Z .
C) Implementa la funcin F = X Y Z .
D) Ninguna de las anteriores
*****
A)
B)
C)
D) Ninguno de los tres.
*****
74. (Febrero, 2015) Cul de los siguientes cronogramas es el del circuito de la
figura si los biestables se disparan en las subidas del reloj?
A)
B)
C)
D) Ninguno de los anteriores
*****
75. (Febrero, 2015) El circuito de la figura corresponde a una Memoria FIFO que,
como sabis, el principio de funcionamiento de estas memorias es el de los
Registros de Desplazamiento. Los terminales de esta memoria son:
Dent = Entrada de datos
Dsal = Salida de datos
C1 C0 = Seales de control
Cul de las tablas de verdad es la que describe su funcionamiento?
C1 C0 Funcin
00 Escribe los datos de entrada
01 Lee sin destruir los datos grabados.
10 Recirculan los datos grabados
A) 11 Borra los datos grabados
C1 C0 Funcin
00 Escribe los datos de entrada
01 Recirculan los datos grabados
10 Lee sin destruir los datos grabados
B) 11 Lee y destruye los datos grabados
C1 C0 Funcin
00 Escribe los datos de entrada
01 Recirculan los datos grabados
10 Lee sin destruir los datos grabados
C) 11 Borra los datos grabados.
*****
A) La implementa el circuito 1
B) La implementan los dos circuitos
C) La implementa el circuito 2
D) No la implementa ninguno de los dos circuitos
*****
77. (Septiembre, 2015) Cul de los circuitos es el que detecta que A es mayor que
B si se considera que las palabras pueden representar tanto nmeros
positivos como negativos en C-2?,
1)
2)
X)
Y)
A) A= A3 A2 A1 A0 = 1 0 0 1
B) A= A3 A2 A1 A0 = 0 1 0 1
C) A= A3 A2 A1 A0 = 0 1 1 0
D) Con ninguna de las anteriores.
*****
80. (Septiembre, 2015) En la celda de memoria RAM esttica en tecnologa CMOS
de la figura adjunta hay almacenado un 0 (Q1 est en corte). Qu valores de
tensin debemos poner en la lnea de seleccin de bit, WL , para leer el dato
almacenado y qu valor leemos en las lneas de bit, BL y BL ?. En qu estado
estn el resto de los transistores?
BL
BL VDD
Q3 Q4
P P
Q5 N Q6 N
Q1 Q2
N N
WL
A) WL = 12V . En BL leemos un 0 y en BL un 1
Q5, Q6, Q2 y Q3 conducen. Q1 y Q4 no conducen.
B) WL = 0V . En BL leemos un 0 y en BL un 1.
Q6, Q2 y Q3 conducen. Q5, Q1 y Q4 no conducen.
C) WL = 0V . En BL leemos un 0 y en BL un 1
Q5, Q6, Q2 y Q4 conducen. Q1, y Q3 no conducen.
D) Ninguna de las anteriores.
*****
81. (Enero, 2016) De las dos funciones siguientes:
(1) F = X Y W + X Z W + X Y Z W + X Y Z + X Y Z W
(2) F = Y + W + X + Z + W + X + Z + W
Cul es la que implementa el circuito de la figura?
(1)
(2)
84. (Enero, 2016) Cual es el cronograma del siguiente circuito, si los biestables J-
K se disparan en las bajadas de los pulsos de reloj? Tenga en cuenta que los
biestables introducen un pequeo retardo (del orden de 20ns).
A)
B)
C)
*****
J1 = A Q1 = K1 J1 = A Q1 + Q1, K1 = A Q1 + Q1
( A) (B )
J 0 = A Q0 = K 0 J 0 = A Q0 + Q, K 0 = A Q1 + Q0
J1 = A Q0 = K1
(C) (D) Ninguna de las anteriores
J 0 = A Q1 = K 0
*****
86. (Febrero, 2016) Qu funcin realiza el circuito de la figura?
F = B C D + A B D + A B C D + A B C D + A C D?
(1)
(2)
(3)
A)
B)
C)
*****
89. (Febrero, 2016)Cual es el Diagrama de Transicin de Estados del circuito de
la figura?
A A
S0 A S1 S0 S1
A
A
A A A A A A
A A
S3 S2 S3 A S2
A A
A) B)
A
S0 A S1
A A
A A
S3 A S2
A
C) D) No es ninguno de los anteriores
*****
90. (Febrero, 2016) La siguiente figura corresponde al circuito de tiempo 555 en
configuracin monoestable. Cul es su funcionamiento cuando el
condensador, C, est descargado y en el terminal de disparo se presenta una
tensin menor que Vcc/3?
RA
VCC Reset
Descarga
8 4 7
R1
Umbral
6 R Q
Control 1 3
5
2Vcc Vs
3 R1
G T
Vcc Vcc S Q
v(t)< 2
3 2
3
Disparo
R1
C
1
C*