Вы находитесь на странице: 1из 15

Repblica Bolivariana de Venezuela

Universidad del Zulia


Escuela de Ingeniera Elctrica
Maracaibo, Edo. Zulia
Ctedra: Proyecto de Electrnica Digital.

Integrantes:

Gutirrez, Jos C.I: 23.262.829


Gutirrez, Ronald. C.I: 23.280.142
Labarca, Luis. C.I.19.811.674
Ortiz Cesar. C.I. 22057513

Profesor: Eugenio Mendoza

Maracaibo, Enero de 2016


Introduccin

Un sumador es un circuito lgico que calcula la operacin suma, en los


computadores de hoy en da se encuentra l, lo que se denomina unidad aritmtica
lgica (ALU) generalmente realizan operaciones aritmticas en cdigo binario
decimal o bcd exceso 3,los sumadores emplean el sistema binario, cuando se utiliza
el complemento a dos para representar nmeros negativos, el sumador se convierte
en un sumador restador, las entradas A,B y Cin que son las entradas en bits de A y
B, y Cin es la entrada de acarreo, y las salidas S y Cout son de acarreo.

El objetivo principal de esta prctica es crear un sumador de dos nmeros de 4


bits de entrada.
Marco terico

A continuacin explicaremos el marco terico en cual nos apoyamos para


realizar la construccin de nuestro circuito.

El Sistema numrico binario:

Es un sistema de numeracin en el que los nmeros se representan utilizando


solamente las cifras cero y uno (0 y 1). Es el que se utiliza en las computadoras,
pues trabajan internamente con dos niveles de voltaje, por lo que su sistema de
numeracin natural es el sistema binario (encendido 1, apagado 0).

La conversin del sistema binario al sistema decimal la vemos en el siguiente


ejemplo:

1010101=1 106 +0 10 5+1 10 4 +0 103 +1 102 +0 101+ 110 0

En general la si tenemos un nmero de n bit, su conversin al sistema digital est


dada por:
n n1 1 0
num. denbits=( 0,1 ) 10 + ( 0,1 ) 10 ++ 0 10 +( 0,1) 10

Es momento de recordar que anteriormente se menciono que utilizaramos


nmeros negativos, la forma de hacer esto va ser por el uso del bit ms significativo
de nuestro numero en binario, el cual es el bit que se encuentra al extremo derecho
del numero, si dicho bit es un 0 nuestro numero ser positivo, en caso contrario
que es el 1 nuestro numero ser negativo.

La suma en binario es muy fcil de comprender, ya que esta solo consta de


posibles combinaciones que son:

0 0 1 1
+0 +1 +0 +1
0 1 1 10 (el 1 es bit de acarreo)

Como ocurre con los nmeros en base 10 no hay dificultad para realizar la
operacin en ningn caso excepto en el cual se tiene 1+1, que en base diez sera 2
y que en base dos se escribe 10 (uno cero). Por lo tanto, en binario 1+1=0 y
llevamos 1 a la posicin ms significativa siguiente. Esto ltimo lo llamamos acarreo.

Semisumador. Es un dispositivo capaz de sumar dos bits y dar como resultado


la suma de ambos y el acarreo. La tabla de verdad correspondiente a esta operacin
sera:
Entradas Salidas

A B C S

0 0 0 0

0 1 0 1

1 0 0 1

1 1 1 0

Con lo que sus funciones cannicas sern:

Que una vez implementado con puertas lgicas, un semisumador tendra el


circuito:

Sumador completo. Presenta tres entradas, dos correspondientes a los dos bits
que se van a sumar y una tercera con el acarreo de la suma anterior. Y tiene dos
salidas, el resultado de la suma y el acarreo producido. Su tabla de verdad y
funciones sern:
Salidas
Entradas

A B C-1 C S

0 0 0 0 0 Que una vez simplificadas quedaran:


0 0 1 0 1

0 1 0 0 1

0 1 1 1 0

1 0 0 0 1
O bien:
1 0 1 1 0

1 1 0 1 0

1 1 1 1 0
Una vez implementado con puertas lgicas el sumador presentara
cualquiera de los siguientes circuitos:

Restadores

De modo similar a lo comentado con el sumador, podramos construir un semi-


restador en el que las entradas sern M = minuendo, S = sustraendo, y las salidas
D = diferencia, P = cifra prestada. Debe cumplir la siguiente tabla de verdad:

Entradas Salidas
M S D P

0 0 0 0

0 1 1 1

1 0 1 0

1 1 0 0

Con lo que sus funciones cannicas sern:

Cuya posible implementacin se muestra en la figura:

En realidad este circuito no existe ya que para realizar restas se emplean


sumadoras, puesto que una resta de dos nmeros es igual a la suma de uno con el
negativo del otro. Para lo que se utiliza el mtodo de complemento a uno (invertir
todos los bits uno a uno, es decir cambiando 1 por 0 y 0 por 1), o bien el mtodo de
complemento a dos, aadindole un bit de signo.

Puertas lgicas

Una de las principales ventajas de utilizar el lgebra de conmutacin radica en


que las operaciones bsicas de esta lgebra (operacin AND, OR y NOT) tienen un
equivalente directo en trminos de circuitos. Estos circuitos equivalentes a estas
operaciones reciben el nombre de puertas lgicas. No obstante, el resto de circuitos
lgicos bsicos tambin reciben el nombre de puertas, aunque su equivalencia se
produce hacia una composicin de las operaciones lgicas bsicas .Las tres puertas
fundamentales reciben el mismo nombre que los operadores, es decir, existen las
puertas AND, puertas OR y puertas NOT. La ltima puerta recibe el nombre ms
usual de inversor. A pesar de tener ya disponibles las puertas que realizan las tres
operaciones bsicas del lgebra de conmutacin, tambin existen otras puertas las
cuales son muy utilizadas (a pesar de ser combinaciones de las anteriores). Estas
puertas son las puertas NAND y NOR (que se corresponden con las operaciones
AND y OR complementadas, respectivamente), y XOR y XNOR (que se
corresponden con las funciones de paridad y paridad complementada,
respectivamente, muy utilizadas en sistemas aritmticos).

Fig.1.sumador de 4 bits
Fig.1.1.compuerta lgica OR-EXCLISIVA
Materiales utilizados

fuente de alimentacin DC
Circuitos integrados
IC1-74LS86
IC2,IC3-74LS83
14 resistores de 390
5 leds
Dipswitch
Cables de red

Circuito a montar:

Fig.2.sumador-restador de 4 bits

Procedimiento de laboratorio:
De acuerdo a la fig.2.para realizar las operaciones de suma y resta de dos nmeros
de 4 bits por medio de un circuito electrnico, se utiliza un dipswits para fijar los
valores correspondientes de los operandos 1 y 2 (operando 1 =minuendo),
(operando 2=sustraendo).

Los 4 bits del minuendo se hacen llegar de manera directa a un sumador completo
(74LS83) que se identifica como IC3, mientras que los 4 bits del sustraendo primero
se hacen llegar por una compuerta OR-exclusiva (IC1 74LS86), la funcin que tiene
el circuito IC1 es de cambiar los 0 por los 1 y los 1 por los 0 en el caso que se tenga
que hacer una resta, o dejar pasar el valor del sustraendo tal cual el caso de una
suma. El medio para escoger la operacin aritmtica ya sea de suma o resta es por
la interaccin del bit de control, el cual tiene que fijase en 0 lgico para que realice la
operacin de suma entre el minuendo y sustraendo, por otra parte si el bit de control
se ubica en 1 lgico la operacin entre el minuendo y sustraendo ser la de resta.

Una vez que las compuertas del IC1 entregan un resultado, este se hace llegar a
otro sumador completo (IC2,74LS83), en donde si el bit de control se encuentra en 1
lgico se complementa a dos en sustraendo , ya que se le sumara un 1 al valor que
se le entregue a las compuertas OR-exclusivas , y por ltimo el resultado del
complemento a dos se hace llegar al sumador completo IC3 para que se realice la
suma del minuendo y el complemento a 2 del sustraendo.

Por otra parte si el bit de control se encuentra en 0 lgico (operacin de suma), el


valor de los bits del sustraendo no sufren alteracin alguna; por lo que a los bits
entregados a las compuertas OR-exclusivas se le sumara un valor de 0 en el
circuito IC2, pasando a realizar una suma normal del minuendo y sustraendo por
medio del circuito IC3.

En los siguientes anexos se puede notar las diferentes operaciones de suma y resta
realizadas en el laboratorio:
Anlisis de resultados

El montaje del sumador-restador es sumamente sencillo, sin embargo se


presentaron algunos problemas de continuidad con respecto a la regleta de prueba
ya que el circuito no realizaba correctamente las operaciones se procedi a montar
el circuito en otra regleta en buen estado verificando as todas las operaciones de
suma y resta respectivamente las cuales se indican en las imgenes anteriores,
cabe destacar que si bien el circuito realizaba correctamente las operaciones para el
caso donde se deseaba restar cero(0) menos cero(0) los leds permanecan
encendidos solo queda mencionar que para solucionar este problema se debe
conectar a la salida una compuerta AND y 4 compuertas OR Para que la resta 0-0
no encienda los leds.
Conclusin

Luego de haber culminado tanto el montaje y verificar en el laboratorio el buen


funcionamiento del sumador-restador de 4 bits logramos cumplir con los objetivos
planteados en la prctica se pudo observar que una resta se puede llevar a cabo a
travs de la suma, que la resta de dos nmeros es igual a la suma de uno con el
negativo del otro, para lo cual se puede utilizar el complemento a uno la operacin.
El problema de sumar dos datos bcd usando un sumador binario como el 74ls83,
ocurre cuando el resultado de la suma es mayor que 9, ya que entonces el sumador
binario producir un resultado errneo en bcd.la experiencia de esta prctica nos
deja muchas vas para continuar incursionando en la electrnica digital moderna.