Вы находитесь на странице: 1из 11

CENTRO DE ELECTRICIDAD ELECTRONICA Y

TELECOMUNICACIONES
ENTRENAMIENTO DE WORD SKILLS
GUIA DE APRENDIZAJE 2
SIMULACIN PRE-LAYOUT Y JERARQUA

OBJETIVO
El objetivo primordial de este taller es ensearle las herramientas de simulacin y
diseo de estructuras jerrquicas dentro de Altium. La simulacin es parte
primordial en el proceso de diseo al permitir un anlisis previo del comportamiento
de un circuito, las estructuras jerrquicas permiten organizar en distribuciones ms
comprensibles los proyectos que se llevan cabo.

1. SIMULACIN PRE-LAYOUT
Altium permite realizar simulaciones Pre-Layout, con las cuales se puede realizar un
anlisis del circuito para detectar tempranamente errores de diseo, y corregirlos a
tiempo.

Para comenzar cree un proyecto y llmelo Amplificador, luego agrguele una hoja
de esquemtico y realice el siguiente circuito y siga las indicaciones abajo
enumerada para que sea configurable para simulacin con Altium

Imagen 1. Amplificador Transistorizado.

1. Para agregar las fuentes dirjase al panel de libreras y haga click en


libraries, al abrirse el cuadro de dialogo Available Libraries, haga click en la
primera etiqueta Project y haga click en Add library...

Documento preparado por Ing.Angela Snchez


CENTRO DE ELECTRICIDAD ELECTRONICA Y
TELECOMUNICACIONES
ENTRENAMIENTO DE WORD SKILLS
GUIA DE APRENDIZAJE 2
SIMULACIN PRE-LAYOUT Y JERARQUA

2. Busque en la carpeta de libreras de Alltium la carpeta simulation y elija


Simulation Sources.IntLib3. Finalmente haga click en abrir y cierre el dialogo
haciendo click en close.

4. Busque dentro de la librera que acaba de instalar una fuente llamada VSIN
colquela en el lugar donde estaba puesto el conector JP1, edite este componente
y desgnelo como V1
5. Sin cerrar el cuadro de dialogo de propiedades dirjase al campo Models, haga
click derecho en el primer tem y nico tem de la lista y elija edit.

Imagen 2. Cuadro de dialogo de propiedades de la fuente VSIN .

6. El cuadro de dialogo que aparece a continuacin se llama SIM Model- Voltaje


Source/Sinusoidal, aqu puede editar los parmetros de simulacin para esta
fuente.
7. Haga click en la etiqueta parameters en el campo Amplitude ponga 2m y en el
campo Frecuency coloque 1K, cierre el dialogo haciendo click en OK.

8. Para la fuente DC seleccione de la misma librera la fuente identificada como


VSRC, configrela con un valor en DC de 15V

Documento preparado por Ing.Angela Snchez


CENTRO DE ELECTRICIDAD ELECTRONICA Y
TELECOMUNICACIONES
ENTRENAMIENTO DE WORD SKILLS
GUIA DE APRENDIZAJE 2
SIMULACIN PRE-LAYOUT Y JERARQUA

Imagen 3. Cuadro de dialogo SIM Model- Voltaje Source/Sinusoidal.

Ahora debe verificar que cada uno de los componentes que a colocado en el circuito
posea un modelo de simulacin para poder llevar acabo la simulacin del mismo.

1. Seleccione el transistor y haga doble click sobre l.


2. Notara que se ha desplegado el cuadro de dialogo de propiedades de
componente, en el campo Models notara que hay dos tems, uno corresponde a al
modelo Footprint de este componente y el otro al modelo de simulacin, usted
podr distinguirlos porque en la casilla Type puede ver la clasificacin de cada uno
como Footprint o Simulation.
3. Cierre el dialogo haciendo click en Ok.
4. Haga este mismo proceso para segurarse con cada uno de los componentes del
circuito y si encuentra alguno sin un modelo de simulacin procure remplazarlo con
uno que si posea esta caracterstica.

Imagen 4. Cuadro de propiedades del Transistor

Documento preparado por Ing.Angela Snchez


CENTRO DE ELECTRICIDAD ELECTRONICA Y
TELECOMUNICACIONES
ENTRENAMIENTO DE WORD SKILLS
GUIA DE APRENDIZAJE 2
SIMULACIN PRE-LAYOUT Y JERARQUA

Despus de comprobar que todos los componentes poseen un modelo de


simulacin, es necesario agregar algn net labels para poder identificar los puntos
que deseamos observar.

1. Dirjase al men principal y haga click en el icono place Net Label.


2. Coloque una net denominada ENTRADA sobre el cable que interconecta la
salida de la fuente AC V1 con el condensador C3, la otra debe ponerse entre el
cable que interconecta el condensador C1 con la resistencia R5 denomnela
SALIDA.

El resultado final es el siguiente:

Imagen 5. Esquemtico de la fuente regulada modificado.

Ahora el circuito est listo para simular, guarde los cambios y seleccione
Project>>Compile Document Amplificador.SchDoc.

1. Seleccione View>>Toolbars>>Mixed Sim, ahora vera que se ha


desplegado una barra de herramientas nueva, a esta se le conoce como
mixedsim, gracias a este men podr editar y correr las simulacin de una
manera ms prctica.

Documento preparado por Ing.Angela Snchez


CENTRO DE ELECTRICIDAD ELECTRONICA Y
TELECOMUNICACIONES
ENTRENAMIENTO DE WORD SKILLS
GUIA DE APRENDIZAJE 2
SIMULACIN PRE-LAYOUT Y JERARQUA

Imagen 6. Barra de herramientas de simulacin.

2. Haga click en el icono Setup Mixed-Signal Simulation.


3. Se replegar entonces el cuadro de dialogo Analyses Setup, en el campo
Collect Data For seleccione Node Voltage and Supply Current.
4. Dirjase al campo Available Signals y active ENTRADA y SALIDA
haciendo doble click en la seal correspondiente.

Imagen 7. Cuadro de dialogo Analyses Setup


5. Ahora haga click en la opcin Transient/Fourier Analysis, habilite esta
opcin y edtela.
6. Esta opcin de simulacin genera grficas como las que se pueden
observar normalmente en un osciloscopio, en el campo Transient/Fourier
Analysis Setup, desactive la opcin Use Transient Defaults.
7. Coloque 10m en Transient Stop Time, 30u en Transient Step Time y
30u en Transient Max step Time. Cierre el dialogo haciendo click en ok.

Documento preparado por Ing.Angela Snchez


CENTRO DE ELECTRICIDAD ELECTRONICA Y
TELECOMUNICACIONES
ENTRENAMIENTO DE WORD SKILLS
GUIA DE APRENDIZAJE 2
SIMULACIN PRE-LAYOUT Y JERARQUA

Imagen 8. Transient/Fourier Analysis Setup


8. Ahora debe ejecutar la simulacin, para ello debe dirigirse a la barra de
herramientas de simulacin y hacer click en icono Run Mixed Signal
Simualtion.

El resultado de la simulacin es el siguiente:

Imagen 9.Resultado de la simulacin

DISEO DE ESTRUCTURAS JERRQUICAS


Documento preparado por Ing.Angela Snchez
CENTRO DE ELECTRICIDAD ELECTRONICA Y
TELECOMUNICACIONES
ENTRENAMIENTO DE WORD SKILLS
GUIA DE APRENDIZAJE 2
SIMULACIN PRE-LAYOUT Y JERARQUA

Las estructuras jerrquicas dentro de Altium permiten tener mltiples hojas


de esquemticos interconectadas entre si y organizadas por una hoja
maestra donde se encuentran las conexiones entre cada esquemtico de tal
forma como si fuese una diagrama de bloques, lo cual le brinda orden y una
mejor presentacin al diseo.

Imagen 10.Estructura Jerrquica.


Para esta Actividad desarrollara el diseo de un termmetro digital mediante
estructuras jerrquicas.
1. Lo primero que debe hacer es crear un nuevo proyecto, llmelo
Termmetro digital.
2. Luego adicinele una hoja de esquemtico llmela Diagrama de Bloque,
esta ser su hoja maestra.
3. Haga click en el icono del men principal Place Sheet Symbol, coloque
un cuadro y edite sus propiedades, haciendo doble click sobre l.
4. Aparecer un cuadro de dialogo llamado Sheet Symbol, coloque en el
campo Desigantor Amplificador y en el campo Filename
Amplificador.SchDoc Ahora debe proporcionarle los puertos a esta Sheet
Symbol.

Ahora debe proporcionarle los puertos a esta Sheet Symbol.

1. Haga click en el icono del men principal Place sheet entry coloque el
cursor dentro del Sheet Symbol que acaba de crear haga click y presione
TAB para editarlo.
5. Aparecer un cuadro de dialogo llamado Sheet Entry, para este caso
debe poner, escriba en el campo Name Sal Amplificador y +9V
respectivamente en el campo I/O Type seleccione Bidirectional para +9V
y Output para Sal Amplificador

6. Haga el mismo procedimiento para las dems etapas del diseo, hasta
Documento preparado por Ing.Angela Snchez
CENTRO DE ELECTRICIDAD ELECTRONICA Y
TELECOMUNICACIONES
ENTRENAMIENTO DE WORD SKILLS
GUIA DE APRENDIZAJE 2
SIMULACIN PRE-LAYOUT Y JERARQUA

Obtener el siguiente resultado

Imagen 11. Diagrama de bloques del termmetro digital.


En el bloque del Conversor A/D hay tres buses que interconectan los
puertos DISP[11..17], DISP[21..27] y DISP[31..37] es importante que
nombre estos sheet entry de esta manera puesto que as se denota
correctamente la designacin para esta clase de conexin en la que se ve
involucrados este tipo de elementos que representan varios cables a la vez.

Ahora debe crear las dems hojas de esquemtico pero como se est
trabajando en un diseo jerrquico se debe hacer cierto procedimiento para
que estas queden dentro de la jerarqua de la hoja maestra.

1. Con la pagina maestra abierta y activa seleccione el bloque del cual desea
crear su hoja y haga click derecho luego seleccione Sheet Symbol Actions
>>Create Sheet From Symbol

Vera que en se ha generado una nueva hoja de esquemtico con el nombre


Amplificador.SchDoc, adicionalmente esta tiene los puertos que ha definido
en el bloque de la hoja maestra +9V y Sal Amplificador, si observa
cuidadosamente el panel de proyectos vera que bajo el diagrama de bloques
aparece asociada esta nueva hoja.

Documento preparado por Ing.Angela Snchez


CENTRO DE ELECTRICIDAD ELECTRONICA Y
TELECOMUNICACIONES
ENTRENAMIENTO DE WORD SKILLS
GUIA DE APRENDIZAJE 2
SIMULACIN PRE-LAYOUT Y JERARQUA

Imagen 12. Jerarqua dentro el rbol de carpetas del panel de proyectos

El siguiente es el esquemtico de la primera etapa, el amplificador


R4
Res1
1K

C10 VCC
Cap U3
47pF1 LM301AJ8
8
7

R2 2
Res1 6
R1 5.6K 3 Sal Am plificador
Res1 5
5.6K
4
2

U4
3 LM336Z5.0 R3
Res Adj1
5K
1

Imagen 13. Primera etapa Amplificador.


Como recomendacin especial, a medida que coloque cada componente desgnele su
valor y designator. En los diseos jerrquicos los puertos de alimentacin o Power
Ports de todas las hojas de esquemtico son conectados entre s automticamente.
A continuacin se puede observar el resto esquemticos correspondientes a las
dems etapas del diseo

Documento preparado por Ing.Angela Snchez


CENTRO DE ELECTRICIDAD ELECTRONICA Y
TELECOMUNICACIONES
ENTRENAMIENTO DE WORD SKILLS
GUIA DE APRENDIZAJE 2
SIMULACIN PRE-LAYOUT Y JERARQUA

Imagen 14. Etapa Sensor.


VCC

DISP[11..17]
Disp1
DISP11 10 1
a A
DISP12 9 6
b A
DISP13 8
c
VCC DISP14 5
d
DISP15 4
e
DISP16 2
f
DISP17 3
g
7
DP
Dpy Amber-CA
DISP[21..27]
R12 R13 R14 Disp2
Res1 Res1 Res1 DISP2110 1
a A
240 240 240 DISP22 9 6
b A
DISP23 8
c
DISP24 5
d
DS1 DS2 DS3 DISP25 4
e
LED0 LED0 LED0 DISP26 2
f
DISP27 3
g
7
DP
Dpy Amber-CA
DISP[31..37]
Disp3
DISP31 10 1
a A
DISP32 9 6
b A
DISP33 8
c
DISP34 5
d
DISP35 4
e
DISP36 2
f
DISP37 3
g
7
DP
Dpy Amber-CA

Imagen 15. Etapa Visualizador.


JP1 VC C
1 +9V
U1 L M 7 8L 0 5A C H
2
1 2
IN OUT
H e ad e r 2
GND

C1 C2
3

Cap Cap
0 .3 3 u 1u

Imagen 16. Etapa Fuente de alimentacin.

Documento preparado por Ing.Angela Snchez


Im age n 1 7. Et apa C o nv erso r A /D
C2
VCC
U6
Cap DISP[31..37]
34 1
0.1u CREF+ VDD
33
Entr Sensor CREF-
5 DISP31
A1
4 DISP32
Entr Amplificador B1
31 3 DISP33
IN HI C1
30 2 DISP34
IN LO D1
R11 32 8 DISP35
COMMON E1
28 6 DISP36
BUFF F1
470K 29 7 DISP37
A/Z G1 DISP[21..27]
C4 27 12 DISP21
INT A2
11 DISP22
B2
10 DISP23 U2B
C2
0.047u 40 9 DISP24
OSC1 D2
C5 39 14 DISP25 5 4
OSC2 E2
38 13 DISP26
OSC3 F2
25 DISP27
G2 MC54HC4049J
0.22u 36 23 DISP11
REF HI A3
35 16 DISP12 U2C
R7 REF LO B3 DISP[11..17]
37 24 DISP13
TEST C3
100K 15 DISP14 7 6
D3
C1 20 18 DISP15 D1
POL E3
17 DISP17
GUIA DE APRENDIZAJE 2

F3 MC54HC4049J
22 DISP16 Diode 1N4148
Cap G3
19
TELECOMUNICACIONES

AB4 U2A U2D


100pF C6 C7
ENTRENAMIENTO DE WORD SKILLS

21 26 3 2 9 10 Cap Pol1
GND VEE
SIMULACIN PRE-LAYOUT Y JERARQUA

Signo 10u
ICL7107CJL Cap
MC54HC4049J MC54HC4049J 0.047u
U2E
D2
11 12
CENTRO DE ELECTRICIDAD ELECTRONICA Y

Diode 1N4148
Sonbre rango
MC54HC4049J

U2F
14 15

Documento preparado por Ing.Angela Snchez


MC54HC4049J

Вам также может понравиться