Академический Документы
Профессиональный Документы
Культура Документы
1. Introduccin.
El procesamiento de la seal analgica
digital se la puede realizar por diferentes
mtodos los mismos que sern descritos a Figura 2 Operacin de muestreo y retencin.
continuacin, cada mtodo tendr las diferentes Fuente: Fundamentos de Sistemas Digitales
caractersticas para diferentes aplicaciones, se 2006. [Thomas Floyd]
describir el funcionamiento del ADC 0804 con
su respectiva distribucin de pines
2.1.1. Mtodos de conversin:
Parmetros del ADC.
2. Desarrollo.
2.1. Convertidor anlogo Resolucin (Numero de bits).
digital (ADC). Tasa de transferencia (frecuencia de
muestreo).
Para que una variable medida la misma
que es una seal analgica pueda ser 2.1.2. Conversin flash (Paralelo)
procesada, almacenada o mostrada, es
indispensable que esta est en formato digital. Para este tipo mtodo utiliza
[1] comparadores, las mismas comparan la entrada
anloga con tensiones de referencia.
1
El nmero de comparadores a utilizar es
2n-1, siendo n el nmero de bits a la salida de
convertidor.
Ventaja.
La precisin de la representacin de la
seal de entrada es determinada por la
frecuencia de los impulsos de la habilitacin y el
nmero de bits a la salida. Los pulsos de
habilitacin existen por cada nivel de muestreo
de la seal de entrada. [1]
2
La cuenta binaria se almacenar en los Convertidor ADC por aproximaciones
Latches, esta cuenta es proporcional la Vin al sucesivas. La siguiente figura muestra el
igual que el voltaje en el condensador y su diagrama de bloques para este conversor.
tiempo de carga.
Caractersticas.
Alimentacin +5 V.
Ocho bits de resolucin.
Tiempo de conversin 10 s .
Las salidas de datos triestado sirven
Figura 7 Convertidor por aproximaciones
sucesivas. Fuente: Fundamentos de Sistemas para realizar la interfaz con el sistema
Digitales 2006. [Thomas Floyd] de buses de un microprocesador.
Funcionamiento.
Funcionamiento.
Los bits del DAC se habilitan
Contiene el equivalente a una red DAC de
sucesivamente a un nivel alto, cada vez que un
256 resistencias. La lgica de aproximaciones
bit se habilita el comparador determina si la
sucesivas secuencia la red para adaptar la
seal de entrada es mayor o menor que la
tensin analgica de entrada diferencial (Vin+
salida del DAC, si es menor la salida del
Vin) a una salida de la red resistiva. La
comparador estar a un nivel bajo, haciendo
comprobacin empieza desde el MSB
que el bit de registro pasa a cero, la secuencia
produciendo un cdigo binario de 8 bits se
en la entrada del DAC ser desde el MSB, una
transfiere a los latches de salida y la salida de
vez concluida el ciclo de conversin estar
completo. [2] interrupcin
INTR pasa a nivel BAJO. [1]
WR y manteniendo la entrada de inicio de
conversin, , a nivel BAJO. Para garantizar una
adecuada inicializacin bajo todas las posibles
condiciones, se requiere un nivel BAJO en la
entrada
WR durante el ciclo de conexin de
la alimentacin. A partir de ah, si se pone
CS a nivel BAJO en cualquier instante, se
interrumpir el proceso de conversin.
3
2.2. Convertidor anlogo La resolucin siempre es igual a la
ponderacin de LSB y tambin se le conoce
digital (ADC). como el tamao del escalon, ya que es la
Un convertidor digital- analgico (DAC) cantidad que cambiar Vsal a medida que
toma un voltaje de entrada digital, y despus de cambie el valor de entrada digital en un
cierto tiempo produce un cdigo de salida intervalo, como se muestra en la figura 9.
analgico el cual representa a la salida digital.
En general,
En donde K es el factor de
proporcionalidad y es un valor constante para un
DAC dado que se conecta a un voltaje de
referencia fijo.
4
2.2.2. DAC TIPO RED ESCALERA sistema dinmico, este determina el
comportamiento del mismo.
El mayor problema es la gran diferencia El convertidor analgico digital flash
en los valores de las resistencias entre el LSB y (paralelo), entre los tres descritos en este
el MSB, en especial en los DACs de alta documento es quien tiene su velocidad de
resolucin (es decir, con muchos bits), es muy
difcil producir valores de resistencias con un conversin ms rpida.
amplio intervalo y que mantenga una relacin La resolucin de la seal de salida del
precisa, por lo que la red de escalera R/2R los conversor es determinada por medio del
valores de resistencias guardan una relacin de nmero de bits a la salida de este.
solo 2 a 1, como se muestra en la figura 11. El muestreo y la retencin es el proceso
previo a la conversin de la seal, las
misma que determina la calidad de
conversin de la seal de entrada.
4. Bibliografa
3. Conclusiones.