Вы находитесь на странице: 1из 6

Nombre: Paralelo:

Actividad 5
Literal 1:
Realizando las operaciones indicadas en la expresin lgica a continuacin, elabor la tabla de verdad respectiva,
encontrando los valores de verdad, de manera analtica, de cada factor y de la salida F, sin hacer simplificacin
alguna.

F . H= A . ( A . B+C + D ) . ( C + D+ A ) . ( C+ D . A + B . C )

P Q R S T U V F.H
A B C D A C A .B P+C+ D A .Q C+ D+ A D . A B . C C+T +U R.S.V
0 0 0 0
0 0 0 1
0 0 1 0
0 0 1 1
0 1 0 0
0 1 0 1
0 1 1 0
0 1 1 1
1 0 0 0
1 0 0 1
1 0 1 0
1 0 1 1
1 1 0 0
1 1 0 1
1 1 1 0
1 1 1 1
1 Tabla de verdad del literal 1

Literal 2:
Utilizando puertas lgicas (AND, OR, e INVERSORES), implemente el circuito de la expresin lgica del literal 1.
(VER PAGINA DE IMPLEMENTACION AL FINAL)

Literal 3:
Usando la punta lgica, registre los valores lgicos de F, para todas las posibles combinaciones de valores de las
variables de entrada.
(LA TABLA A LLENAR SE ENCUENTRA EN LA HOJA SIGUIENTE)
Variables de Funcin de salida (PUNTA
entrada LOGICA)
A B C D F
0 0 0 0
0 0 0 1
0 0 1 0
0 0 1 1
0 1 0 0
0 1 0 1
0 1 1 0
0 1 1 1
1 0 0 0
1 0 0 1
1 0 1 0
1 0 1 1
1 1 0 0
1 1 0 1
1 1 1 0
1 1 1 1
2 tabla de verdad del literal 3

Literal 4:
Compare la tabla de verdad del literal 1 y la obtenida en el literal 3 de forma experimental.

Salida de la funcin usando tabla de verdad Salida de la funcin usando la punta lgica
(literal 1) (literal 3)
F (ANALITICA) F (EXPERIMENTAL)
Literal 5:
Simplifique la expresin lgica mostrada a continuacin, usando el lgebra de Boole, de tal manera de obtener la
expresin ms reducida para la variable de salida. Y luego, una vez simplificada, elabore la tabla de verdad de la
expresin ms reducida. (LA TABLA DE VERDAD SE ENCUENTRA EN LA SIGUIENTE PAGINA)

C + [ A . B ] [ A . ( B
Y ( A , B , C , D )= AB D ) ] + [ A . ( C D ) ]
Funcin de salida
Variables de entrada
(ANALITICA)
A B C D A D Y = A+ B+C + D
0 0 0 0
0 0 0 1
0 0 1 0
0 0 1 1
0 1 0 0
0 1 0 1
0 1 1 0
0 1 1 1
1 0 0 0
1 0 0 1
1 0 1 0
1 0 1 1
1 1 0 0
1 1 0 1
1 1 1 0
1 1 1 1
3 tabla de verdad del literal 5

Literal 6:
Utilizando puertas lgicas, implemente el circuito de la expresin ms reducida obtenida en el literal 5.
(VER PAGINA DE IMPLEMENTACION AL FINAL)

Literal 7
Usando la punta lgica, registre los valores lgicos de Y, para todas las posibles combinaciones de valores de las
variables de entrada.

Funcin de salida
Variables de entrada
(EXPERIMENTAL)
A B C D Y
0 0 0 0
0 0 0 1
0 0 1 0
0 0 1 1
0 1 0 0
0 1 0 1
0 1 1 0
0 1 1 1
1 0 0 0
1 0 0 1
1 0 1 0
1 0 1 1
1 1 0 0
1 1 0 1
1 1 1 0
1 1 1 1
4 tabla de verdad (experimental) del literal 7

Literal 8:
Compare la tabla de verdad del literal 7 con la tabla que se obtuvo de forma analtica en el literal 5.

Salida de la funcin usando tabla de verdad Salida de la funcin usando la punta lgica
(literal 5) (literal 7)
Y (ANALITICA) Y (EXPERIMENTAL)
PAGINA DE IMPLEMENTACION DE LOS CIRCUITOS LOGICOS DE LOS LITERALES 2 Y 6

Вам также может понравиться