Вы находитесь на странице: 1из 3

Benemrita Universidad Autnoma de Puebla

Diseo Digital
Primavera de 2017

Practica 3: Compuertas Logicas.


Facultad de Ciencias de la Computacin.
Ciudad Universitaria, Edif. CCO1-103, Col. San Manuel, C.P. 72570, Puebla, Pue., Mxico.

AbstractIn this template the basic guidelines for circuitos logicos pero que generan la misma salida
preparing the technical report proposal to the Digital teniendo como refernecia un led.
Design, as organized by BUAP-FCC. This document is
in itself, an example (including this abstract) and can
be used as a template. The document contains the
information related to the format of the publication and III. MARCO TERICO (REPARACIN DEL TRABAJO)
the type and sizes of the fonts. The style format for En el siguiente reporte se estudiara el uso de
equations, units, figures, tables, abbreviations and compuertas logicas y el algebra boleana en los
acronyms are presented. Some sections are considered
circuitos, teniendo en cuenta que esta algebra
for the acknowledgments and references. The abstract
is limited to 150 words and cannot include equations, boleana estudia de forma sistemtica el
figures, tables or references. The abstract must comportamiento de estos elementos, se representan
describe consistently the work, its results and its los dos estados por los smbolos 1 y 0 (0 abierto, 1
scientific or practical implications and contributions. cerrado). De esta forma podemos utilizar una serie de
leyes y propiedades comunes con independencia del
Keywordslogic gate, led, switch. componente en s; da igual que sea una puerta lgica,
un transistor, etc...
ResumenEn el siguiente resumen se da a conocer
Siguiendo este criterio todos los elementos del tipo
el funcionamiento, conexion y utilizacion de las
compuertas logicas, para eso se hace uso del algebra todo o nada son representables por una variable
boleana, estas compuertas logicas son bloques de lgica, entendiendo como tal aquella que slo puede
construccion basica de los sistemas digitales que operan tomar los valores 0 y 1.
con niveles logicos (que representan a los numeros Se describiran a continuacion las 3 compuertas
binarios), por lo que se denominan compuertas logicas utilizadas en la practica levada a cabo:
binarias. Las compuertas ejecutan las operaciones
logicas de OR, AND y NOT, pero en un principio se
trabajaran de forma experimental para despues Compuerta AND:
llevarlo a la practica con ayuda de una Elvis, en la cual Las puertas lgicas AND (o Y en castellano) son
se montara y probara el circuito ayudandonos de un circuitos de varias entradas y una sola salida,
Led para comprobar los resulatos previamnete caracterizadas porque necesitan disponer de un nivel
calculados matematicamente con los obtenidos en la 1 en todas las primeras para que tambin la salida
salida del circuito.
adopte ese nivel.Basta con que una o varias entradas
ndicesCompuertas logicas, leds, interruptores.
estn en el nivel 0 para que la salida suministre
tambin dicho nivel. Todas las unidades AND o
I. NOMENCLATURA derivadas del AND, deben tener seal simultanea en
todas sus entradas para disponer de seal de salida.
S = Interruptor Observando el funcionamiento de la unidad AND se
L= LED(Diodo Emisor de Luz)
comprende fcilmente que las entradas pueden ser
aumentadas indefinidamente. Las compuertas AND
pueden tener ms de dos entradas y por definicin, la
II. INTRODUCCIN
salida es 1 si cualquier entrada es 1.

E N el desarrollo de la siguiente practica se


estudiara el uso de compuertas logicas,
ayudandonos del uso del algebra boleana,
Compuerta OR:
La funcin reunin, tambin llamada O, al traducir
su nombre ingles OR, es la que solo necesita que
llevaremos a la practica la incoporacion de dos exista una de sus entradas a nivel 1 para que la salida

1
Benemrita Universidad Autnoma de Puebla
Diseo Digital
Primavera de 2017
obtenga este mismo nivel. La expresin algebraica de
esta funcin, suponiendo que disponga de dos
entradas, es la siguiente : s = a + b. Es suficiente que
tenga seal en cualquiera de sus entradas para que de
seal de salida (OR). Las compuertas OR pueden
tener ms de dos entradas y por definicin la salida
es 1 si cualquier entrada es 1.

Compuertan NOR:
La compuerta NOT niega lo que llega a su entrada
por ejemplo si llega un 0 en la salida obtendremos un
1.

IV. DESARROLLO DEL TRABAJO EXPERIMENTAL


Se desea dibujar el circuito logico de:
f=(x1+x3) (x`2+x `3)
De lo cual tenemos los siguientes circuitos logicos:
a)

b)

V. RESULTADOS

Despues de obtener los circuitos logicos de la


expresion dada, llevamos a la practica estos y
obtuvimos los siguientes resultados:
a)

2
Benemrita Universidad Autnoma de Puebla
Diseo Digital
Primavera de 2017

VI. CONCLUSIONES Y DISCUSIN DE RESULTADOS


Mediante el desarrollo de la practica pudimos
comprobar que los resultados obtenidos mediante
circuitos logicos son verdaderos, asi como tambien
b) se comprendio la funcionalidad del algebra boleana
en este tipo de compuertas.

VII. AGRADECIMIENTOS

Los autores agradecen el incondicional apoyo al


laboratorio de Hardware de la facultad de ciencias de
la computacion, ubicados en el edificio CCO-103 de
la Benemerita Universidad Autonoma de Puebla.

VIII. REFERENCIAS

Mano M. Morris, Diseo Digital, 3ra Edicin ,


Pearson.

Вам также может понравиться