Академический Документы
Профессиональный Документы
Культура Документы
OBJETIVOS
Analizar las caractersticas electrnicas de las compuertas lgicas TTL
Verificar la tabla de verdad de las funciones lgicas NOT - AND OR NAND NOR de dos variables de entrada y verificar el
funcionamiento de las puertas lgicas TTL que implementan estas funciones.
Adquirir destreza en el montaje de aplicaciones con puertas lgicas.
MARCO TERICO
Yes (Buffer)
La compuerta BUFFER es la ms bsica de todas, simplemente toma el valor que se le entrega y lo deja pasar tal cual.
Tabla de verdad
A
A Salida
L
A Salida 0 0
H
salida
1 1
L
0.00 2.50m 5.00m 7.50m 10.00m
Tiempo [s]
Not
La compuerta NOT es un tanto parecida al buffer salvo por que invierte el valor que se le entrega. Tambin tiene la utilidad de ajustar niveles
pero tomando en cuenta que invierte la seal.
Tabla de verdad
A
A Salida
L
A Salida 0 1
H
salida
1 0
L
0.00 2.50m 5.00m 7.50m 10.00m
Tiempo [s]
CIRCUITOS ELECTRNICOS II Pgina: 2/9
LAB N 01 Lab. CE II
Puertas Lgicas
JP: Ing. Christiam G. Collado Oporto
AND
La compuerta AND hace la funcin de multiplicacin lgica. Es decir toma los valores que le aplicamos a sus entradas y los multiplica.
H
Tabla de verdad
A
A B Salida L
A H
0 0 0
Salida B
B 0 1 L 0
H
1 0 0 salida
1 1 1 L
0.00 2.50m 5.00m 7.50m 10.00m
Tiempo [s]
OR
La compuerta OR realiza la funcin de suma lgica.
H
Tabla de verdad
A
A B Salida L
A 0 0 0 B
H
Salida
0 1 1 L
B H
1 0 1 salida
1 1 1 L
0.00 2.50m 5.00m 7.50m 10.00m
Tiempo [s]
NAND
La compuerta NAND tambin hace la funcin de multiplicacin, pero entrega el valor negado.
H
Tabla de verdad
A
A B Salida
L
A 0 0 1 H
Salida B
B 0 1 1
L
1 0 1 H
salida
1 1 0
L
0.00 2.50m 5.00m 7.50m 10.00m
Tiempo [s]
CIRCUITOS ELECTRNICOS II Pgina: 3/9
LAB N 01 Lab. CE II
Puertas Lgicas
JP: Ing. Christiam G. Collado Oporto
NOR
La compuerta NAND tambin hace la funcin de multiplicacin, pero entrega el valor negado.
Tabla de verdad A
A B Salida L
A H
Salida 0 0 1 B
B 0 1 0 L
H
1 0 0
salida
1 1 0
L
0.00 2.50m 5.00m 7.50m 10.00m
Tiempo [s]
Recordemos que existen dos estados lgicos el las sistemas digitales (ya que trabajan en modo binario)
0 LGICO 1 LGICO
Falso Verdadero
Desactivado Activado
Bajo Alto
No Si
Interruptor Abierto Interruptor Cerrado
5V 5V
2V 3.5V
0.8V INDETERMINADO 1.5V INDETERMINADO
0V 0V
TTL CMOS
EQUIPOS Y MATERIALES
Fuente de Alimentacin DC.
Multmetro
Punta de Prueba Lgica (opcional).
CI-TTL 74LS00, 74LS02, 74LS04, 74LS07, 74LS08, 74LS32 (o equivalentes) (con sus hojas de datos Datasheet) (Por lo
menos traer dos unidades de cada tipo).
04 DIP Switch de 4 y 8 contactos.
2 Potenciometro 50K Ohm.
10 Resistencias de 220 Ohm.
10 Diodos LED de colores variados.
Protoboard
Cables de conexin.
Herramientas (alicate pico de loro, alicate de pinzas, destornillador estrella, destornillador plano)
CIRCUITOS ELECTRNICOS II Pgina: 4/9
LAB N 01 Lab. CE II
Puertas Lgicas
JP: Ing. Christiam G. Collado Oporto
PROCEDIMIENTO
Circuito 01 Circuito 02
Circuito 03 Circuito 04
1.1 Para cada circuito, utilizando el multmetro y midiendo tanto la entrada como la salida determinar los umbrales de entrada y
salida. Subir la tensin en la entrada desde 0V, y cuando cambie de estado la salida, anotar en la casilla (VIHmin o VILmax?)
medida. Ahora bajar la entrada desde 5V, cuando cambie de valor la salida, anotar en la casilla (VIHmin o VILmax?) medida.
Busca estos valores en el datasheet (hoja de datos del circuito integrado) del CI en el catalogo o en Internet, y rellena el resto
de la tabla. (deber generar 4 tablas, una para cada circuito)
Medidas Datasheet
VILmax
VIHmin
VOLmax NO
VOHmin NO
2. Tiempo de propagacin:
2.1 Montar el siguiente circuito:
Circuito 06
Comparar con el osciloscopio las dos seales y calcular el tempo de propagacin, buscar en el datasheet ese valor rellenar la tabla:
3. Implementar el siguiente circuito:
CIRCUITOS ELECTRNICOS II Pgina: 5/9
LAB N 01 Lab. CE II
Puertas Lgicas
JP: Ing. Christiam G. Collado Oporto
Circuito 07
3.1 Genere los niveles de entrada lgicos segn la tabla 1 (tabla de verdad) por medio de los DIP-Switch e ingrese en la tabla los
niveles de salida lgicos. (LED iluminado = <<1>>; LED oscuro = <<0>>).
A B Q (Salida)
0 0
0 1
1 0
1 1
3.2 A partir de las tablas 1 determine la funcin lgica del circuito. Asocie el cdigo del circuito integrado con la funcin que desempea.
Dibujar el circuito lgico que cumple con la funcin. (Completar la tabla 2)
Circuito 07
3.3 Dibuje el diagrama seal tiempo para la tabla de verdad del circuito 1.
0
t
1
0
t
1
0
t
LAB N 01 Lab. CE II
Puertas Lgicas
JP: Ing. Christiam G. Collado Oporto
Circuito 08
4.1 Genere los niveles de entrada lgicos segn la tabla 3 (tabla de verdad) por medio de los DIP-Switch e ingrese en la tabla los
niveles de salida lgicos. (LED iluminado = <<1>>; LED oscuro = <<0>>).
A B Q (Salida)
0 0
0 1
1 0
1 1
4.2 A partir de las tablas 3 determine la funcin lgica del circuito. Asocie el cdigo del circuito integrado con la funcin que desempea.
Dibujar el circuito lgico que cumple con la funcin. (Completar la tabla 4)
Circuito 08
Funcin Ecuacin Codigo del CI Smbolo Lgico Smbolo Normalizado
4.3 Dibuje el diagrama seal tiempo para la tabla de verdad del circuito 2.
0
t
1
0
t
1
0
t
LAB N 01 Lab. CE II
Puertas Lgicas
JP: Ing. Christiam G. Collado Oporto
Circuito 09
5.1 Genere los niveles de entrada lgicos segn la tabla 5 (tabla de verdad) por medio de los DIP-Switch e ingrese en la tabla los
niveles de salida lgicos. (LED iluminado = <<1>>; LED oscuro = <<0>>).
A B Q (Salida)
0 0
0 1
1 0
1 1
5.2 A partir de la tabla 5 determine la funcin lgica del circuito. Asocie el cdigo del circuito integrado con la funcin que desempea.
Dibujar el circuito lgico que cumple con la funcin. (Completar la tabla 6)
Circuito 09
5.3 Dibuje el diagrama seal tiempo para la tabla de verdad del circuito 3.
0
t
1
0
t
1
0
t
LAB N 01 Lab. CE II
Puertas Lgicas
JP: Ing. Christiam G. Collado Oporto
Circuito 10
6.1 Genere los niveles de entrada lgicos segn la tabla 7 (tabla de verdad) por medio de los DIP-Switch e ingrese en la tabla los
niveles de salida lgicos. (LED iluminado = <<1>>; LED oscuro = <<0>>).
A B Q (Salida)
0 0
0 1
1 0
1 1
6.2 A partir de la tabla 7 determine la funcin lgica del circuito. Asocie el cdigo del circuito integrado con la funcin que desempea.
Dibujar el circuito lgico que cumple con la funcin. (Completar la tabla 8)
Circuito 10
6.3 Dibuje el diagrama seal tiempo para la tabla de verdad del circuito 10.
0
t
1
0
t
1
0
t
LAB N 01 Lab. CE II
Puertas Lgicas
JP: Ing. Christiam G. Collado Oporto
CUESTIONARIO FINAL
1. Por qu no coinciden los valores medidos y los valores del datasheet?(Primer experimento)
2. Por qu no se han rellenado los VO medidos? (ckto 01, 02, 03, 04)
3. Cules son las caractersticas que determinan la mxima condicin de operacin, mxima velocidad y menor consumo de
una familia de compuertas lgicas?
4. Dibuje los circuitos lgicos de los experimentos en forma normalizada.
5. Que otras funciones lgicas podemos encontrar implementadas en forma de puertas lgicas en C.I.
1.
2.
3.
BIBLIOGRAFA
Tocci Ronald: SISTEMAS DIGITALES PRINCIPIOS Y APLICACIONES. Prentice Hall 2002 Mxico
M. Morris Mano: DISEO DIGITAL. Pearson Educacin 2003 Mxico
Floyd Tomas L.: FUNDAMENTOS DE ELECTRNICA DIGITAL Edit. Mac Graw Hill Mxico 2005
Wakerly Jhon F. DISEO DIGITAL PRINCIPIOS Y PRACTICAS Marcombo 2005 Mxico