Вы находитесь на странице: 1из 129

MANUAL DE PRACTICAS : ARQUITECTURA DE COMPUTADORAS

1. Prctica No. 1 M.E. EDUARDO JOSE PEREZ P

2. Nombre de la Prctica:Compuertas digitales.

3. Introduccin:

Para conocer la importancia del funcionamiento de las compuertas bsicas, es


necesario tambin estudiar los tipos de compuertas existentes y realizar la
configuracin adecuada de un circuito integrado. Adems de esto comprender
la diferencia del funcionamiento de cada una de las compuertas.
Una compuerta lgica es un dispositivo que nos permite obtener resultados,
dependiendo de los valores de las seales que le ingresemos. Es necesario
aclarar entonces que las compuertas lgicas se comunican entre s (incluidos
los microprocesadores), usando el sistema BINARIO. Este consta de solo 2
indicadores 0 y 1 llamados BIT dado que en electrnica solo hay 2 valores
equivalentes 0=0volt 1=5volt (conectado/desconectado). Es decir que cuando
conectamos una compuerta a el negativo equivale a introducir un cero (0) y por
el contrario si derivamos la entrada a 5v le estamos enviando un uno (1). Ahora
para comprender como se comporta cada compuerta se debe ver su TABLA
DE VERDAD. Esta nos muestra todas las combinaciones lgicas posibles y su
resultado.

Compuerta lgica AND (7408):


Las puertas lgicas AND, son circuitos de varias entradas y una sola salida,
caracterizadas porque necesitan disponer de un nivel 1 en todas las primeras
para que tambin la salida adopte ese nivel.
Basta con que una o varias entradas estn en el nivel 0 para que la salida
suministre tambin dicho nivel. Todas las unidades AND o derivadas del AND,
deben tener seal simultnea en todas sus entradas para disponer de seal de
salida.
Smbolo de la compuerta AND:

Tabla de verdad de las compuertas AND:


OPERACIN AND
A B x=AB

0 0 0

0 1 0

1 0 0

1 1 1

Compuerta AND
Si dos variables lgicas A y B se combinan mediante la expresin AND, el
resultado x, se puede expresar como:
X=AxB
En esta expresin el signo representa la operacin bolean de AND, cuyas
reglas se dan en la tabla de verdad mostrada anteriormente. Al observar la
tabla, se advierte que la operacin AND es exactamente igual que la
multiplicacin ordinaria. Siempre que A o B sean cero, su producto ser cero;
cuando A y B sean 1, su producto ser 1. Por tanto, podemos decir que en la
operacin AND el resultado ser 1 slo si todas las entradas son 1; en los
dems casos el resultado ser 0.

La expresin x A B se lee x es igual a A AND B. El signo de multiplicacin


por lo general se omite como en el lgebra ordinaria, de modo que la expresin
se transforma en x AB .

Compuerta Lgica OR (7432):


El diagrama del conexionado del circuito integrado es el siguiente:

La funcin OR, tambin llamada O, al traducir su nombre ingles OR, es la que


solo necesita que exista una de sus entradas a nivel 1 para que la salida
obtenga este mismo nivel. La expresin algebraica de esta funcin, suponiendo
que disponga de dos entradas, es la siguiente: s = a + b. Es suficiente que
tenga seal en cualquiera de sus entradas para que de seal de salida (OR).
Las compuertas OR pueden tener ms de dos entradas y por definicin la
salida es 1 si cualquier entrada es 1.
Tabla de verdad y smbolo de las compuertas OR:
OPERACIN OR
A B x=A+B

0 0 0

0 1 1

1 0 1

1 1 1

Compuerta OR
Suponiendo que A y B representan dos variables lgicas independientes.
Cuando A y B se combinan con la operacin OR, el resultado, x, se puede
expresar como:
X=A+B
En esta expresin el signo + no representa la adicin ordinaria; en su lugar
denota la operacin OR cuyas reglas se dan en la tabla de la verdad mostrada
previamente.
Al observar la tabla de la verdad se advertir que excepto en el caso donde
A B 1 la operacin OR es la misma que la suma ordinaria. Sin embargo,
para A B 1 la suma OR es 1 (no 2 como en la adicin ordinaria). Esto
resulta fcil de recordar si observamos que slo 0 y 1 son los valores posibles
en el lgebra booleana, de modo que el mximo valor que se puede obtener es
1.
Pasos a seguir:
Disea un circuito lgico con compuertas bsicas de modo que cuya salida sea
alta cuando ms de dos entradas sean altas.

1.- Tabla de verdad


A B C Z

0 0 0 0

0 0 1 0

0 1 0 0

0 1 1 1

1 0 0 0

1 0 1 1

1 1 0 1

1 1 1 1

2.- Funcin booleana


Z= ABC + ABC + ABC + ABC
Nosotros utilizamos un mtodo de simplificacin mediante mapa de karnaugh y
como resultado nos dio
Z = AC + AB + BC

3.- Circuito en Multisim.


Con la funcin booleana nuestro circuito nos queda de la siguiente manera:

Y mediante nuestra simplificacin con mapa de karnaugh nuestro circuito nos


queda de la siguiente manera:
2. Procedimiento:
Toma en cuenta, que las entradas A, B, C y la salida Z, con los datos
proporcionados se crea la siguiente tabla de verdad:

A B C Z

0 0 0 0

0 0 1 0

0 1 0 0

0 1 1 1

1 0 0 0

1 0 1 1

1 1 0 1

1 1 1 1

La seal de salida se activa slo cuando la mayora de las seales de entrada.


Z=A*B*C+A*B*C+A*B*C+A*B*C
A continuacin simplificamos nuestra funcin booleana mediante el mapa de
karnaugh.
Z = AC + AB + BC
Se desarrolla el siguiente circuito lgico que es llevado a cabo en MultiSim:

Las seales del dipswith van hacia las compuertas de nuestro Circuito
integrado 7408 (AND) y las salidas de stas compuertas van hacia las entradas
de nuestras OR (7432).
El led encender solo con los unos lgicos desde el dip switch, ej.: Si
activamos el A y B encender el LED pero si solo uno est activado
permanecer apagado, en general debe estar activados dos o ms switch para
que la operacin de 1 y encienda el LED.

4. Objetivo: Comprobar el funcionamiento de las compuertas digitales (AND,


OR, X-OR, NOT, NAND, NOR Y X-NOR).

5. Materiales y equipo:

1.- Fuente de alimentacin de voltaje 5V.

2.- Generador de funciones.

3.- Osciloscopio de 2 canales.

4.- Multmetro digital.

5.- Protoboard.

6.- Compuertas 7404,7408, 7432, 7411.

7.- Resistencias de 330 Ohm y 470 ohm.

8.- Cable telefnico.

9.- Cables para conectar al protoboard.

10.- LEDs

11.- Dip Switch 4 u 8 entradas


12.-Software de Simulacin Electrnica Multisim.

6. Desarrollo de la Prctica:

En esta prctica disearemos un circuito lgico con unas compuertas bsicas,


con tabla de verdad, funcin booleana y los circuitos tanto en el software
(multisim) como en fsico, para la prctica se tendr que hacer que cuando
tengamos ms de dos entradas en una compuerta se tendr que prender un
led no importa las combinaciones que podamos tener en el circuito.

6a. Sugerencias Didcticas:

Procedimiento:
La instruccin encomendada, es Armar un circuito de 3 entradas el cual
encendiera el LED cuando mayora de sus entradas sean altas.

Elaborar la tabla de verdad:

A B C SALIDA
0 0 0 0
0 0 1 0
0 1 0 0
0 1 1 1
1 0 0 0
1 0 1 1
1 1 0 1
1 1 1 1

La ecuacin lgica resultante es:

SALIDA = ABC + ABC + ABC + ABC

*Nota: letras en rojo estn negadas.


Procedemos a disear el siguiente diagrama en Multisim.
Despus armar dicho diagrama en el protoboard.

Recomendamos que el alumno vaya a manuales e investigue las hojas de


datos ms comerciales, los compare con circuitos integrados 7402, 7404,
7408, 7411,7432 etc...

6b. Reporte del Alumno:

1.- Arma los circuitos que se te sugieren el punto 8 anterior adems los que a
continuacin se muestran:

Comprende la importancia del funcionamiento de las compuertas bsicas.


Tambin estudia los tipos de compuertas existentes y realiza la configuracin
adecuada de un circuito. Adems de esto comprendes la diferencia del
funcionamiento de cada una de las compuertas bsicas y circuitos que el
asesor te indique.

Implementacin:
Se disea un circuito lgico con compuertas bsicas de modo cuya salida sea
alta cuando la mayora de las 3 entradas sea alta, tal y como se te da el
ejemplo siguiente en Multisim.
Con esta prctica aprenden hacer un circuito lgico para utilizar las compuertas
bsicas que son de mucha utilidad; ya que as el alumno comprende ms su
funcionamiento y su orden de conexin.

ARMADO EN EL PROTOBOARD:

7. Resultados y Conclusiones:
8. Bibliografa:

1. Electrnica Teora de circuitos.


https://es.scribd.com/.../electro teo-de-circuitos-boylestad-10ed-pdf17 feb.
2014 - BOYLESTAD, ROBERT L. Dcima Edicin.

2. Principios de Electrnica

Ed. Mc. Graw Hill .Malvino Bates/ Sptima Edicin/2011

3. Prcticas de Electrnica

Ed. Mc. Graw Hill. Angulo, Muoz, Pareja. /quinta edicin/2012

4. Amplificadores Operacionales y Circuitos Integrados Lineales.


Ed. Prentice Hall. Cuarta Edicin. /Coughlin Discoll. /2012

5. Consultas:

http://agamenon.tsc.uah.es/Asignaturas/ittse/asc/apuntes/Tema3.pdf/2009
http://www.unicrom.com/Art_AmpOpIni_naciydesa.asp/2011
http://www.unicrom.com/Tut_amplificador_diferencial.asp/2012
http://es.wikipedia.org/wiki/Amplificador_operacional/2015
http://www.qi.fcen.uba.ar/materias/iqi/opamp1.html#El diferenciador/2015
1. Prctica No. 2

2. Nombre de la Practica: Temporizadores (osciladores:


Monoestable y Astable.)

3. Introduccin:
CIRCUITO INTEGRADO 555:
El temporizador IC 555 es un circuito integrado (chip) que se utiliza en una
variedad de aplicaciones y se aplica en la generacin de pulsos y de
oscilaciones. El 555 puede ser utilizado para proporcionar retardos de tiempo,
como un oscilador, y como un circuito integrado flip-flop. Sus derivados
proporcionan hasta cuatro circuitos de sincronizacin en un solo paquete.
Introducido en 1971 porSignetics, el 555 sigue siendo de uso generalizado
debido a su facilidad de uso, precio bajo y la estabilidad. Lo fabrican muchas
empresas en bipolares y tambin en CMOS de baja potencia. A partir de 2003,
se estimaba que mil millones de unidades se fabricaban cada ao

Descripcin de las patillas:


GND (normalmente la 1): es el polo negativo de la alimentacin,
generalmente tierra (masa).
Disparo (normalmente la 2): Es donde se establece el inicio del tiempo
de retardo si el 555 es configurado como monoestable. Este proceso de
disparo ocurre cuando esta patilla tiene menos de 1/3 del voltaje de
alimentacin. Este pulso debe ser de corta duracin, pues si se
mantiene bajo por mucho tiempo la salida se quedar en alto hasta que
la entrada de disparo pase a alto otra vez.
Salida (normalmente la 3): Aqu veremos el resultado de la operacin
del temporizador, ya sea que est conectado como monoestable,
astable u otro. Cuando la salida es alta, el voltaje ser el voltaje de
alimentacin (Vcc) menos 1.7 V. Esta salida se puede obligar a estar en
casi 0 voltios con la ayuda de la patilla de reinicio (normalmente la 4).
Reinicio (normalmente la 4): Si se pone a un nivel por debajo de 0.7
Voltios, pone la patilla de salida a nivel bajo. Si por algn motivo esta
patilla no se utiliza hay que conectarla a alimentacin para evitar que el
temporizador se reinicie.
Control de voltaje (normalmente la 5): Cuando el temporizador se
utiliza en el modo de controlador de voltaje, el voltaje en esta patilla
puede variar casi desde Vcc (en la prctica como Vcc -1.7 V) hasta casi
0 V (aprox. 2 V menos). As es posible modificar los tiempos. Puede
tambin configurarse para, por ejemplo, generar pulsos en rampa.
Umbral (normalmente la 6): Es una entrada a un comparador interno
que se utiliza para poner la salida a nivel bajo.
Descarga (normalmente la 7): Utilizado para descargar con efectividad
el condensador externo utilizado por el temporizador para su
funcionamiento.
Voltaje de alimentacin (VCC) (normalmente la 8): es la patilla donde
se conecta el voltaje de alimentacin que va de 4.5 V hasta 16 V.

Multivibrador monoestable con circuito integrado 555:


El multivibrador monoestable entrega a su salida un solo pulso de un ancho
establecido por el diseador (tiempo de duracin). El esquema de conexin y
las formas de onda de la entrada y salida se muestran en los siguientes
grficos. Ver que el tiempo en nivel alto de la salida de multivibrador
monoestable depende del resistorR1 y el capacitor C1.
La frmula para calcular el tiempo de duracin (tiempo que la salida est en
nivel alto) es:
T = 1.1 x R1 x C1 (en segundos); usa varios resistores y capacitores hasta
encontrar un tiempo de respuesta de 1 segundo. Y efecta la simulacin y
arma circuito, tanto para la configuracin monoestable como para el
temporizador astable, guindote en valores, circuitos y ejemplos dados
enseguida.
Ejemplo Monoestable Conexin y onda de salida del multivibrador
monoestable con temporizador 555, para un periodo de 1 seg.disea cto.
Observar que es necesario que la seal de disparo, sea de nivel bajo y de muy
corta duracin en el PIN # 2 del circuito integrado para iniciar la seal de salida.

Circuito Astable con C.I 555


Este circuito nos sirve para poder hacer un circuito muy sencillo. Un circuito
oscilador, es un circuito que cambia de estado en el tiempo, dicho en palabras
ms simples es un circuito que parpadea sea que enciende y apaga.
Como podemos ver en la grfica siguiente, el circuito primero enciende y
despus se apaga, as continua de manera infinita.
La lnea Roja representa el campo donde el oscilador estar encendido, ALTO.
La lnea Naranja representa el campo donde el oscilador estar apagado,
BAJO.
Para determinar los tiempos en los que el circuito estar encendido y apagado
utilizamos las siguientes formulas:

T alta: Es el tiempo en el que el circuito esta encendido se determina por la


suma de 2 resistencias multiplicado por un capacitor.

= .7( + )

T baja: Es el tiempo en el que el circuito est apagado se determina por la


multiplicacin de una resistencia por el capacitor.

= .7()

Recordemos que la frecuencia es el nmero de veces que se permite un


suceso en un tiempo determinado.
Utilizamos la siguiente frmula para determinar cuntas veces enciende y
apaga nuestro oscilador en 1 segundo.
1 1.44
=
( + 2)

Ejemplo:
En este ejemplo solo vamos a observar cmo cambia la frecuencia cuando
modificamos los valores con las resistencias y capacitor:
Capacitor electroltico: 47F =C
Potencimetro de 50k = RB
Resistores: 1K =RA
Al utilizar un potencimetro en lugar de una resistencia fija nos permite variar la
frecuencia de una manera fcil:
Para determinar la frecuencia de operacin vamos hacer 2 anlisis cuando el
potencimetro este al 0% y cuando este al 100%.
Cuando este al 0%
Significa que el potencimetro vale de 0k
Calculamos:
1.44 / (1k) (47F) =1440HZ
Cuando este al 100%
Significa que el potencimetro vale de 50k
1.44 / (1k +2(50k)) (47F) = 0.3033HZ
Esto nos indica que si el capacitor es constante y solo variamos la resistencia.
Entre ms resistencia halla, el circuito oscilara ms lentamente.

4. Objetivo:Comprobar el funcionamiento de los temporizadores con C.I.


555.

5. Materiales y equipo:

3 C.I. LM 555
2 Resistencias de valores calculados.
1 Potencimetro de 1K o segn clculos
2Capacitores segn valor propuesto en su circuito.
1 Capacitor electroltico segn clculos
1 Fuente de alimentacin de voltaje
1 Generador de funciones.
1 Osciloscopio de 2 canales.

6. Desarrollo de la Prctica:

Se sugiere que el alumno desarrolle lo que se propone en los siguientes


pasos:

1. Trabajo de casa:
2.- Explique el concepto de temporizadores o multivibradores digitales.

6a. Sugerencias Didcticas:

Recomendamos que el alumno vaya a manuales e investigue los


temporizadores ms comerciales, los compare con circuitos integrados LM
555 y 556.

6b. Reporte del Alumno:

1.- Arma los circuitos que a continuacin se muestran:

a) CI 555 Astable
b) CI 555 Monoestable

7. Resultados y Conclusiones:

8. Bibliografa:

1. Electrnica Teora de circuitos.


https://es.scribd.com/.../electro teo-de-circuitos-boylestad-10ed-pdf17 feb.
2014 - BOYLESTAD, ROBERT L. Dcima Edicin.

2. Principios de Electrnica Ed. Mc. Graw Hill .Malvino Bates/ Sptima


Edicin/2011

3. Prcticas de Electrnica Ed. Mc. Graw Hill. Angulo, Muoz, Pareja. /quinta
edicin/2012

4. Amplificadores Operacionales y Circuitos Integrados LinealesEd.


Prentice Hall. Cuarta Edicin. /Coughlin Discoll. /2012

5. Consultas:

http://agamenon.tsc.uah.es/Asignaturas/ittse/asc/apuntes/Tema3.pdf/2009
http://www.unicrom.com/Art_AmpOpIni_naciydesa.asp/2011
http://www.unicrom.com/Tut_amplificador_diferencial.asp/2012
http://es.wikipedia.org/wiki/Amplificador_operacional/2015
http://www.qi.fcen.uba.ar/materias/iqi/opamp1.html#El diferenciador
1. Prctica No. 3

2. Nombre de la Practica: Montaje y comprobacin de circuitos


con Flip Flop sncronos.

3. Introduccin:

Los flip-flops son circuitos capaces de permanecer en uno de dos estados


estables. Su funcionamiento es similar al de un relevador de enganche.
Un pulso de entrada selecciona uno de los estados del flip-flop, el cual puede
permanecer por tiempo indefinido. El siguiente pulso de entrada lleva al flip-flop
al estado opuesto, que tambin es estable. Los dos estados opuestos se
consideran estables porque es necesario aplicar un pulso de entrada para
cambiar el nivel de la salida.

Por consiguiente, un flip-flop es un dispositivo biestable, similar en su operacin


a un circuito multivibrador biestable. La abreviatura para el flip-flop es FF.
Los flip-flops son importantes en circuitos lgicos porque presentan
caractersticas de memoria.Para cada pulso de entrada el circuito mantiene las
condiciones de salida hasta la llegada del siguiente pulso de entrada.

Debe notarse que las compuertas lgicas no tienen esta capacidad de


memoria.

Los FF pueden tener varias entradas, dependiendo del tipo de


las funciones internas que realice, y tiene dos salidas:

Las salidas de los FF slo pueden tener dos estados (binario) y siempre
tienen valores contrarios, como podemos ver en la siguiente tabla:
Las entradas de un FF obligan a las salidas a conmutar hacia uno u
otro estado o hacer "flip flop" (Trmino anglosajn), ms adelante explicaremos
cmo interactan las entradas con las salidas para lograr los efectos
caractersticos de cada FF. l FF tambin es conocido como:
"Registro Bsico" trmino utilizado para la forma ms sencilla de un FF.
"Multivibrador Biestable" trmino pocas veces utilizado para describir a
un FF.

Flip-Flops:

Los circuitos secuenciales son aquellos en los cuales su salida depende de la


entrada presente y pasada. Dentro de estos circuitos se tienen a los Flip-Flops.
Los Flip-Flops son los dispositivos con memoria ms comnmente utilizados.
Sus caractersticas principales son:
1.- Asumen solamente uno de dos posibles estados de salida.
2.- Tienen un par de salidas que son complemento una de la otra.
3.- Tienen una o ms entradas que pueden causar que el estado del Flip-Flop
cambie.

A continuacin se describirn 4 tipos de Flip-Flops.

Flip-Flop S-R (Set-Reset):

La siguiente figura muestra una forma posible de implementar un Flip-Flop S-R.


Utiliza dos compuertas NOR. S y R son las entradas, mientras que Q y Q son
las salidas (Q es generalmente la salida que se busca manipular.)

Como existen varias formas de implementar un Flip-Flop S-R (y en general


cualquier tipo de Flip-Flop) se utilizan diagramas de bloque que representen al
Flip-Flop. El siguiente diagrama de bloque representa un FF S-R. Ntese que
ahora, por convencin, Q se encuentra en la parte superior y Q en la inferior.
Para describir el funcionamiento de un FF se utilizan las llamadas Tablas de
Estado y las Ecuaciones Caractersticas. La siguiente tabla muestra la tabla de
estado para un FF S-R.

S R Q Q+
0 0 0 0
0 0 1 1
0 1 0 0
0 1 1 0
1 0 0 1
1 0 1 1
1 1 0 -
1 1 1 -

Como encabezado de las columnas tenemos las entradas S y R, y una de las


salidas Q. La salida Q es la salida que en un tiempo t se puede detectar en el
FF, es decir, es la salida en el tiempo actual. Q+ es la salida en el tiempo ,
una vez que se ha propagado la seal en el circuito (recuerde que los FF tienen
un componente de retroalimentacin.) Por lo tanto , es decir, es la
salida que tendr Q en el futuro una vez que se haya realizado la
propagacin.

Si analizamos la tabla de estado, vemos que para s S = 0, R = 0 y Q = 0 o 1, la


salida futura de Q (Q+) ser siempre lo que se tena antes de la propagacin. A
este estado (S = 0, R = 0) se le conoce por tanto como estado de memoria.

Viendo ahora el caso S = 0, R = 1, se aprecia que siempre Q+ = 0 sin importar


el valor de Q antes de la propagacin, es decir, se hace un reset de Q. Si por el
contrario, se tiene S = 1, R = 0, entonces Q+ = 1 en ambos casos, por tanto se
hace un set de Q.

Finalmente, ntese que la combinacin S = 1, R = 1 no es vlida en el FF S-R.


La razn es que dicho estado vuelve inestable al circuito y, como una de las
caractersticas de todo FF es que el estado es estable, al usar dicha
combinacin se est violando este principio de los FF.

Ahora, si se mapea la informacin de la tabla de estado del FF S-R en un mapa


de Karnaugh, se obtiene la siguiente ecuacin caracterstica: .
Esta ecuacin describe tambin el funcionamiento. Nos dice que Q+ ser 1
siempre y cuando se haga un set del FF o el reset no est activado y la salida
tiene un 1 en ese momento.

Flip-Flop T:

El Flip-flop T cambia de estado en cada pulso de T. El pulso es un ciclo


completo de cero a 1. Las siguientes dos figuras muestran el diagrama de
bloque y una implementacin del FF T mediante un FF S-R y compuertas
adicionales.

Ntese que en la implementacin del FF T, las dos entradas del FF S-R estn
Conectadas a compuertas AND, ambas conectadas a su vez a la entrada T.
Adems, la entrada Q est conectada a R y Q a S. Esta conexin es as para
permitir que el FF S-R cambi de estado cada que se le mande un dato a T.
Por ejemplo, si Q = 1 en el tiempo actual, eso significa que Q = 0, por lo tanto,
al recibir T el valor de 1, se pasaran los valores de R = 1 y S = 0 al FF S-R,
realizando un reset de Q.

La siguiente tabla muestra el comportamiento del FF T y del FF S-R en cada


pulso de T:

T S R Q Q
0 0 0 0 1
1 1 0 1 0
0 0 0 1 0
1 0 1 0 1
0 0 0 0 1
1 1 0 1 0
La tabla de estado para el FF T se presenta a continuacin. Es muy sencilla:
cuando T = 0 el estado de Q no cambia, es decir Q = Q+ (estado de memoria),
cuando T = 1, Q es complementada y, por lo tanto, Q+ = Q.

Tabla de estado para el FF T:

T Q Q+
0 0 0
0 1 1
1 0 1
1 1 0

De la tabla de estado anterior, se obtiene la siguiente ecuacin caracterstica


para el FF T

Q+ = T Q + TQ = T Q

Ahora bien, analicemos un poco ms el comportamiento del FF T y tratemos de


responder la siguiente pregunta: Qu pasa si T=1 por mucho tiempo?

Los valores de S y R cambiaran constantemente de la siguiente manera:

S = 0-> 1 -> 0 -> 1


R= 1-> 0 ->1 -> 0

Es decir, el FF empezara a oscilar y por tanto no mantendra el estado


(inestable.) Por lo tanto, la mayora de los FF utilizan un reloj para determinar
en qu momento se tomar en cuenta el valor que se encuentre en la entrada
del FF. La siguiente figura muestra un FF T con reloj (CK)

Ntese que la entrada marcada como CK tiene un crculo. Este crculo indica
que el FF tomar en cuenta la entrada del FF cuando el pulso del reloj sea cero
(0). Si es uno (1), la entrada no ser tomada en cuenta.
Flip-Flop J-K:

El flip-flop J-K es una mezcla entre el flip-flop S-R y el flip-flop T. Esto ocurre de
la siguiente manera:

En J=1, K=1 acta como Flip-flop T


De otra forma, acta como flip-flop S-R
El siguiente diagrama de bloque es el perteneciente el FF J-K

Una implementacin tentativa de un FF J-K a partir de un FF S-R sin reloj es la


siguiente:

La tabla de estado aparece a continuacin. Note que es muy parecida a la del


FF S-R solo que ahora los estados de J=1 y K=1 s son vlidos.

Tabla de estado del FF J-K

J K Q Q+
0 0 0 0
0 0 1 1
0 1 0 0
0 1 1 0
1 0 0 1
1 0 1 1
1 1 0 1
1 1 1 0
De la tabla anterior se obtiene la siguiente ecuacin caracterstica mediante
mapas de Karnaugh: . Este flip-flop es uno de los ms
comunes con reloj. El siguiente diagrama lo muestra con entrada para reloj:

En esta prctica aprendimos a armar un circuito Flip-flop, usando el circuito


integrado SN74LS el cual conmuta salidas y entradas permitiendo el cambio de
datos, por medio de un switch se van asignando datos, y por medio de 4 leds
podemos ver su salida, la cual cambia dependiendo de la forma que se
implemente el circuito, en serie o en paralelo.
El circuito se conecta de dos diferentes formas:

Conexin Paralelo- Paralelo:


Aqu se mandan cuatro bits por separado, hacia cada una de las entradas (Dx)
y se registra por cada una de las salidas (Qx) mediante leds, mandando los
datos binarios por medio de un Dip. Sw. (4).

Conexin serie-serie:
Esta conexin se hace enlazando las entradas con las salidas, de tal manera
que solo hay una entrada de datos y una salida. Se monitorean las uniones de
entradas con salidas mediante leds, observando como el dato recorre todo el
CI

En esta prctica se observa el funcionamiento de los flip-flop en su lectura de


datos, el alumno lo observa mediante los leds de las lecturas que el CI
registra, para as comprender ms el funcionamiento de los registros.
Un astable es un multivibrador que no tiene ningn estado estable, lo que
significa que posee dos estados "cuasi-estables" entre los que conmuta,
permaneciendo en cada uno de ellos un tiempo determinado. La frecuencia de
conmutacin depende, en general, de la carga y descarga de condensadores.
Entre sus mltiples aplicaciones se cuentan la generacin de ondas peridicas
(generador de reloj) y de trenes de impulsos.
En la Figura 1 se muestra el esquema de un multivibrador astable realizado
con componentes discretos.
Figura 1. Multivibrador Astable.
El funcionamiento de este circuito es el siguiente:
Al aplicar la tensin de alimentacin (Vcc), los dos transistores iniciaran la
conduccin, ya que sus bases reciben un potencial positivo a travs de las
resistencias R-2 y R-3, pero como los transistores no sern exactamente
idnticos, por el propio proceso de fabricacin y el grado de impurezas del
material semiconductor, uno conducir antes o ms rpido que el otro.
Supongamos que es TR-1 el que conduce primero. En estas condiciones el
voltaje en su colector estar prximo a 0 voltios, por lo que el C-1 comenzar a
cargarse a travs de R-2. Cuando el voltaje en C-1 alcance los 0,6 V, TR-2
comenzar a conducir, pasando la salida a nivel bajo (tensin prxima a 0V).
C-1, que se haba cargado va R-2 y unin base-emisor de TR-2, se descargar
ahora provocando el bloqueo de TR-1.
C-2 comienza a cargarse va R-3 y al alcanzar la tensin de 0,6 V provocar
nuevamente la conduccin de TR-1, la descarga de C-1, el bloqueo de TR-2 y
el pase a nivel alto (tensin prxima a Vcc (+) de la salida Y).
A partir de aqu la secuencia se repite indefinidamente, dependiendo los
tiempos de conduccin y bloqueo de cada transistor de las relaciones R-2/C-1 y
R-3/C-2. Estos tiempos no son necesariamente iguales, por lo que pueden
obtenerse distintos ciclos de trabajo actuando sobre los valores de dichos
componentes.

Especificacin de las terminales del 555:

GND (Pin n 1): Es el polo negativo de la alimentacin, generalmente el comn.


Disparo (Pin n 2): Es en esta patilla, donde se establece el inicio del tiempo
de retardo, si el 555 es configurado como monoestable. Este proceso de
disparo ocurre cuando este pin va por debajo del nivel de 1/3 del voltaje de
alimentacin. Este pulso debe ser de corta duracin, pues si se mantiene bajo
por mucho tiempo la salida se quedar en alto hasta que la entrada de disparo
pase a alto otra vez.
Salida (Pin n 3): Aqu veremos el resultado de la operacin del temporizador,
ya sea que est conectado como monoestable, astable u otro. Cuando la salida
es alta, el voltaje ser el voltaje de alimentacin (Vcc) menos 1.7 Voltios. Esta
salida se puede obligar a estar en casi 0 voltios con la ayuda de la patilla de
reset (normalmente la 4).
Reset (Pin n 4): Si se pone a un nivel por debajo de 0.7 Voltios, pone la patilla
de salida a nivel bajo. Si por algn motivo esta patilla no se utiliza hay que
conectarla a Vcc para evitar que el 555 se "resetee".
Control de voltaje (Pin n 5): Cuando el temporizador se utiliza en el modo de
controlador de voltaje, el voltaje en esta patilla puede variar casi desde Vcc (en
la prctica como Vcc -1 voltio) hasta casi 0 V (aprox. 2 Voltios). As es posible
modificar los tiempos en que la salida est en alto o en bajo independiente del
diseo (establecido por los resistores y condensadores conectados
externamente al 555). El voltaje aplicado a la patilla de control de voltaje puede
variar entre un 45 y un 90 % de Vcc en la configuracin monoestable. Cuando
se utiliza la configuracin astable, el voltaje puede variar desde 1.7 voltios
hasta Vcc. Modificando el voltaje en esta patilla en la configuracin astable
causar la frecuencia original del astable sea modulada en frecuencia (FM). Si
esta patilla no se utiliza, se recomienda ponerle un condensador de 0.01F
para evitar las interferencias.
Umbral (Pin n 6): Es una entrada a un comparador interno que tiene el 555 y
se utiliza para poner la salida a nivel bajo.
Descarga (Pin n 7): Utilizado para descargar con efectividad el condensador
externo utilizado por el temporizador para su funcionamiento.

V+ (Pin n 8): Tambin llamado Vcc, alimentacin, es el pin donde se conecta


el voltaje de alimentacin que va de 4.5 voltios hasta 18 voltios (mximo). Hay
versiones militares de este integrado que llegan hasta 18 Voltios.

FLIP FLOP:
Son circuitos de lgica secuencial que conforman bit de memorias en circuitos
digitales
Tienen terminales de entrada y de salida, el nombre de los de entrada depende
del tipo de flip flop, los de salida se denominan Q y.-
Las salidas Q y dependen de la combinacin de valores que existan en los
terminales de entradas y del estado anterior del circuito (Qn) y donde Qn+1 es
el estado nuevo del FF ( al que se quiere llevar).-
Un Flip Flop se define en estado 1 si Q = 1 y Q= 0
Y se define en estado 0 si Q = 0 y Q = 1

Tipo D:
En este FF con el pulso de clock, la salida se hace igual a la entrada y el
estado se conserva hasta el prximo pulso de clock.
Smbolo:
Tabla de
funcionamiento
Requiere Cambio
#
(entrada) (salida)
D Qn Qn+1
0 0 00
1 1 01
2 0 10
3 1 11

El circuito integrado TTL N 7474 contiene este tipo de FF:

Tipo T:
Este FF invierte su estado en la salida cada vez que la entrada T = 1

Smbolo:
Tabla de
funcionamiento Cambio
# Requiere (salida)
(entrada) Qn Qn+1
T
0 0 00
1 0 11
2 1 01
3 1 10

Para obtener este tipo de FF se hace a travs de un FF tipo JK conectado de la


siguiente forma

Tipo J K:
Este FF es similar al R S, pero acepta la combinacin J =1 K = 1 para producir
cambio en la salida
Tabla de
funcionamiento

Requiere Cambio
(entrada) (salida)
#
JK Qn Qn+1
0 00 00
1 00 11
2 01 00
3 01 10
4 10 01
5 10 11
6 11 01
7 11 10

El CI que contiene FF tipo JK es el 7473:


CIRCUITOS INTEGRADOS A UTILIZAR EN LA PRCTICA:
4.Objetivo: Implementar tcnicas de diseo de circuitos secuenciales,
conocer y diferenciar los Flip Flop SR, JK, T y D.

5. Materiales y equipo:

1.- 3 C.I. LM 555


2.- 2 Resistencias de valores calculados.
3.- 1 Potencimetro de 1K o segn clculos
4.- 2Capacitores segn valor propuesto en su circuito.
5.- 1 Capacitor electroltico segn clculos
6.- 1 Fuente de alimentacin de voltaje
7.- 1 Generador de funciones.
8.- 1 Osciloscopio de 2 canales.
9.- CI 74174
10.- 6 leds
11.- 1 Temporizador
12.- 3 resistencias 330
13.- 1 Dip sw de 4 segmentos
15.- C.I.7404, 7473,7474,

6. Desarrollo de la Prctica:

Se sugiere que el alumno desarrolle lo que se propone en los siguientes


pasos:

1. Trabajo de casa:
Explique el concepto de Flip Flop tipo SR, JK, T, y D.

6a. Sugerencias Didcticas:


Recomendamos que el alumno vaya a manuales e investigue los Flip Flop ms
comerciales, los compare con circuitos integrados solicitados en el material
requerido.

6b .Reporte del Alumno:

A.- Arma todos los circuitos que a continuacin se muestran, comprobando


tablas de verdad solicitadas as como realiza todas las simulaciones en
Multisim y reporta las evidencias obtenidas con fotografas de los circuitos:

1. Arma el circuito flip flop SR con reloj.

1.1. Descripcin.

El flip flopcon reloj es un circuito que permite realizar los cambios de estado de
su salida slo cuando recibe en su entrada de clockun flanco positivo o
transicin de un nivel lgico 0 a un nivel lgico 1 (TPP), o un flanco negativo o
transicin de un nivel lgico 1 a un nivel lgico 0 (TPN) segn Corresponda. Su
tabla de verdad es similar a la del registro bsico NOR, con la nica diferencia
que requiere del flanco correspondiente paraefectuar el cambio de estado.

1.2. Proceso de operacin.

1 PASO: identifique las terminales del C.I. 74LS00, 74LS04 y 74LS08 en


Su manual de componentes electrnicos ECG o NTE.
2 PASO: arme el circuito de la figura 1 en su protoboard.
3 PASO: pruebe el funcionamiento del circuito monoestable de ancho de
Pulso de 1 segundo.

Figura 1. Circuito de prueba de un flip flop SR con reloj.

4 PASO: verifique el funcionamiento del circuito segn tabla I.


Tabla I. Tabla de estados de un flip flopSR con reloj.

ENTRADAS SALIDAS
S R CLK Q Q
0 0 NO HAY CAMBIO
1 0 1 0
0 1 0 1
1 1 INDETER MINADO

Si el circuito no funciona con la llegada de los flancos, modifique el detector de


flanco agregando dos inversores adicionales, como se observa en la figura
2.

Figura 2. Circuito detector de flanco positivo.

5 PASO: compruebe si el detector de flanco es un detector positivo porque los


cambios se deben efectuar cuando el Led del circuito monoestable se enciende
y no cuando se apaga.
Puede reemplazar el detector de flanco positivo por el detector de flanco
negativo segn la figura 3, y verifique que los cambios se dan cuando el Leddel
circuito monoestable se apaga.

Figura 3. Circuito detector de flanco negativo.

2. Armar circuito flip flop JK y T.

2.1. Descripcin.

El flip flopJK utiliza las cuatro combinaciones de sus entradas JK; las tres
primeras son iguales a la SR; y la combinacin J y K en un nivel lgico 1,
complementa el valor de la salida despus de recibir el flanco. Si J y K estn en
Un nivel lgico 1, la salida Q est en un nivel lgico 0; al recibir el flanco
cambia
La salida Q a un nivel lgico 1 y en el siguiente flanco; cambia a un nivel lgico
0.
El flip flopT es una variacin del JK; para ello se unen las entradas JKformando
una sola entrada llamada T y por ello tiene solo dos estados de trabajo; en el
estado lgico 0 en la entrada no hay cambio en la salida y en el estado lgico
1, la salida se complementa en cada flanco.

2.2. Proceso de operacin.

1 PASO: identifique las terminales del C.I. flip flop JK 74LS73 en el manual de
componentes electrnicos ECG o NTE.
2 PASO: armar el circuito de prueba de la figura 4 en su protoboard.

Figura 4. Circuito de prueba de un flip flopJK.

3 PASO: compruebe el cumplimiento de la tabla de verdad, tabla II, del


flipflopJK activado por flancos negativos.

Tabla II. Tabla de estados de un flip flopJK.

ENTRA DAS SALIDA


J K CLk Q Q
0 0 | Qo NO CAMBIA
1 0 | 1 1
0 1 | 0 0
1 1 | Qo SE
COMPLEMENTA
4 PASO: arme el circuito de la figura 5 en su protoboard, est configuracin es
nombrada como flip floptipo T.

Figura 5. Circuito de prueba de un flip flopT.

6 PASO: compruebe el cumplimiento de la tabla de verdad del flip flopT,


TablaIII, activada por flancos negativos.

TablaIII. Tabla de estados de un flip flopT.

ENTRA DAS SALIDA


T CLk Q Q
0 | Qo NO CAMBIA
1 | Qo SE
COMPLEMENTA

3. Armar circuito flip flop D.

3.1. Descripcin.

El flip flopD es una variacin del JK; donde se utiliza un inversor para
Conectar la entrada J con la entrada K, y la entrada J se convierte en la
entrada
D, y por ello solo tiene dos estados de trabajo; cuando el nivel lgico en la
entrada D es un 0 despus del flanco la salida Q tiene el nivel lgico 0, cuando
la entrada D tiene el nivel lgico 1 despus del flanco la salida Q es llevada al
nivel lgico 1.

3.2. Proceso de operacin.

1 PASO: identifique las terminales del C.I. flip flop JK 74LS73 y el C.I.
74LS04 en su manual de componentes electrnicos ECG o NTE.
2 PASO: arme el circuito de prueba de la figura 6 en su protoboard.
3 PASO: compruebe el cumplimiento de la tabla de verdad, tabla IV, de
un flip flopD, activado por flanco negativo.

Figura 6. Circuito de prueba de un flip flopD.

Tabla IV. Tabla de estados de un flip flopD.

ENTRADAS SALIDA
D CLk Q
0 | 0
1 | 1

4 PASO: identifique las terminales del C.I. flip flop tipo D 74LS74 en el
Manual de componentes electrnicos ECG o NTE.

5 PASO: arme el circuito de prueba de la figura 7, en su protoboard.


Figura 7. Circuito de prueba de un flip flopD con C.I. 74LS74.

6 PASO: compruebe el cumplimiento de la tabla de verdad, tabla V, de


un flip flop tipo D, activo por flancos positivos.

Tabla V. Tabla de estados de un flip flopD con flancos positivos.

ENTRADAS SALIDA
D CLk Q
0 0
1 1

Cuando un flip flopes activo por frentes o flancos positivos el cambio en la


salida se produce cuando en la entrada de reloj o clock cambia de nivel lgico
cero a un nivel lgico uno, y un flip flopes activado por frentes o flancos
negativos cuando en la entrada de reloj o clock produce un cambio de un nivel
Lgico 1 a un nivel lgico 0.

4. Seales de salida del detector de flancos.

4.1. Transicin de pendiente positiva (TPP).

Se produce cuando la seal de reloj pasa de nivel lgico 0 a nivel lgico 1, por
ello el pulso de salida del detector CLK*, que genera el detector de flanco
positivo o TPP est alineado con la transicin de los niveles lgicos de 0 a 1
dela entrada del detector CLK y el ancho del pulso en la salida CLK*, es de 2 a
5nanosegundos, como se puede observar en la figura 8. El circuito que realiza
esta funcin est representado en la figura 2.
Figura 8. Diagrama de tiempo de transicin de pendiente positiva.

6.4.2. Transicin de pendiente negativa (TPN)

Se produce cuando la seal de reloj pasa de un nivel lgico 1 a un nivel

Lgico 0, por ello el pulso en la salida del detector CLK*, que genera el detector
de flanco negativo o TPN est alineado con la transicin de los niveles lgicos

de 1 a 0 de la entrada del detector CLK y el ancho del pulso en la salida CLK*,


es de 2 a 5 nanosegundos, como se puede observar en la figura 9. El circuito
que realiza esta funcin est representado en la figura 3.

Figura 9. Diagrama de tiempo de transicin de pendiente negativa.

FOTOGRAFIAS Y SIMULACIONES DE LA PRCTICA A REALIZAR:


MULTISIM:

CIRCUITO FLIP FLOP 7473

CIRCUITO FLIP FLOP 7474

7. Resultados y Conclusiones:
8. Bibliografa:

1. Electrnica Teora de circuitos.


https://es.scribd.com/.../electro teo-de-circuitos-boylestad-10ed-pdf17 feb.
2014 - BOYLESTAD, ROBERT L. Dcima Edicin.

2. Principios de Electrnica

Ed. Mc. Graw Hill .Malvino Bates/ Sptima Edicin/2011

3. Prcticas de Electrnica

Ed. Mc. Graw Hill. Angulo, Muoz, Pareja. /quinta edicin/2012

4. Amplificadores Operacionales y Circuitos Integrados Lineales.


Ed. Prentice Hall. Cuarta Edicin. /Coughlin Discoll. /2012

5.Consultas

http://agamenon.tsc.uah.es/Asignaturas/ittse/asc/apuntes/Tema3.pdf/2009
http://www.unicrom.com/Art_AmpOpIni_naciydesa.asp/2011
http://www.unicrom.com/Tut_amplificador_diferencial.asp/2012
http://es.wikipedia.org/wiki/Amplificador_operacional/2015
http://www.qi.fcen.uba.ar/materias/iqi/opamp1.html#El diferenciador/2015
1. Prctica No. 4

2. Nombre de la Prctica: Montaje y verificacin de circuitos


con registros de desplazamiento.

4. Objetivo: Comprobar el funcionamiento de diseo para armar circuitos


de transferencia paralela.

3. Introduccin:
3.1. Descripcin.
Un registro est formado por flip floptipo D que almacena un bit cadauno de
estos flip flop, en total generalmente 4 bits si el registro tiene 4 flip flop; la carga
de los datos se puede hacer por las entradas nombradas D;
seleccionando el valor lgico a ingresar y luego aplicando un pulso de reloj; con
flanco positivo los valores de las entradas D son transferidos a las salidas
correspondientes nombradas principales o Q.
Cuando las salidas de un registro estn conectadas a las entradas de otro
registro, los datos de la salida del primer registro son transferidos a la salida del
segundo registro al recibir el flanco correspondiente. Generalmente un registro
acta con el flanco positivo y el otro con el flanco negativo.
Un registro de desplazamiento a la izquierda est formado por flip flopdetipo
D; y las salidas de los flip flopanteriores estn conectados a la entrada de los
flip flopsiguientes, de tal manera que con cada flanco los bits se desplazan
hacia la izquierda; cuando el registro tiene 4 bits; despus de 4 pulsos los datos
se han desplazado totalmente quedado las salidas con valores cero.
Un registro de desplazamiento a la derecha tiene una disposicin diferente
pero un funcionamiento similar; de tal forma que se desplacen los bitsa la
derecha. La entrada del D0 es la primera entrada y se puede seleccionar un
nivel lgico 0 o un nivel lgico 1 como nivel que debe ingresar al registro como
nuevo dado en serie, generalmente se selecciona un nivel lgico 0.
Para cargar el registro se pone las salidas en Q=0 y luego se ingresa los datos
en paralelo por las entradas asncronas, presentndose el dato en las salidas
Q3 a Q0 y con cada pulso los bits son desplazados una posicin a la izquierda.

4. Objetivo: Comprobar el funcionamiento de diseo para armar circuitos


de transferencia paralela.

5. Materiales y equipo:

1.- Fuente de alimentacin de voltaje 5V.

2.- Generador de funciones.


3.- Osciloscopio de 2 canales.

4.- Multmetro digital.

5.- Protoboard.

6.- Compuertas 7474,74LS74, 74LS04.

7.- Resistencias de 330 Ohm y 470 ohm.

8.- Cable telefnico.

9.- Cables para conectar al protoboard.

10.- LEDs

11.- Dip Switch 4 u 8 entradas


12.-Software de Simulacin Electrnica Multisim.

6. Desarrollo de la Prctica:
1. - Arma circuito de transferencia paralela.

1.1. Proceso de operacin.

1 PASO: identifique las terminales de los C.I. 74LS74 y 74LS04 en su manual


de componentes electrnicos ECG o NTE.

2 PASO: arme el circuito de la figura 1 en su protoboard


Figura 1. Circuito de prueba de registros para la transferencia paralela.

3 PASO: conecte los diodos Leds con su respectiva resistencia de 330


en cada salida tal como se puede observar en la figura 1, para verificar la
transferencia de la palabra de 4 bits.

4 PASO: ingrese los datos al registro por las entradas D seleccionando los
niveles indicados en la tabla I.

Tabla I. Tabla de datos de ingreso del circuito de transferencia de datos


paralela.

ENTRADAS
D3 D2 D1 D0
1 0 1 1

5 PASO: ajuste en el generador estable una frecuencia de 1Hz y conecte al


ingreso de la entrada CLK del circuito de la figura 1.

6 PASO: compruebe el cumplimiento de la tabla II conectado el


generador estable.

Tabla II. Tabla de estados de circuito de transferencia paralela.


ENTRAD SALIDA SALIDA
AS S1 S2
CL D3 D D D Q!3 Q! Q! Q! Q2 Q2 Q2 Q2
K 2 1 0 2 1 0 6 5 4
7
| 0 0 0 0 0 0 0 0 0 0 0 0
| 1 0 1 1 0 0 0 0 0 0 0 0
| 1 0 1 1 1 0 1 1 0 0 0 0
| 1 0 1 1 1 0 1 1 1 0 1 1
| 1 1 0 0 1 0 1 1 1 0 1 1
| 1 1 0 0 1 1 0 0 1 0 1 1
| 1 1 0 0 1 1 0 0 1 1 0 0

En esta prctica disearemos un circuito lgico con unas compuertas bsicas,


con tabla de verdad, funcin booleana y los circuitos tanto en el software
(multisim) como en fsico, para la prctica se tendr que hacer, de uso
prctico y la forma que se usan los registros de desplazamiento en paralelo.

6a. Sugerencias Didcticas:


Investiga en Manuales de componentes los data sheet de los C.I. ms
comunes en con registros de desplazamiento en paralelo como el anillo y
Johnson con tecnologa TTL para que cuando los compres no salgan muy
caros; tambin si el tiempo lo permite investiga la manera que se hace la
transferencia en paralelo universal con los registros de desplazamiento.
6b. Reporte del Alumno:

6.1. Arma los circuitos que se te sugieren adems los que a continuacin se
muestran tanto en protoboard como en simulacin usando Multisim o Proteus:
Comprende la importancia del funcionamiento de los registros de corrimiento
paralelo. Tambin estudia los tipos de compuertas existentes y realiza la
configuracin adecuada de un circuito. Por tanto comprendes la diferencia del
funcionamiento de cada una de las compuertas bsicas con registros y circuitos
que el asesor te indique no olvides incluir las evidencias fsicas con fotos
agregadas al reporte.

6.2. Implementacin:

Se disea un circuito lgico secuencial en Multisim:

6.3. Arma circuito de desplazamiento a la izquierda

6.3.1. Proceso de operacin.

1 PASO: identifique las terminales del dispositivo C.I. 74LS74 en el manual

de componentes electrnicos ECG o NTE.

2 PASO: arme el circuito de la figura 2 en su protoboard.

Figura 2. Circuito de prueba de registros de desplazamiento a la izquierda.

3 PASO: ingrese los datos al registro de desplazamiento a la izquierda por las


entradas asncronas PR y CLR al mismo tiempo de acuerdo a la tablaIII.

Tabla III. Tabla de estados de circuito de desplazamiento.


ENTRADAS ASINCRONAS
PR3/CLR3 PR2/CLR2 PR1/CLR1 PR0/CLR0
1 0 1 1

4 PASO: conecte a la entrada indicada con CK un generador monoestable con


ancho de pulso de 5 segundos.

5 PASO: verifique el funcionamiento del circuito y el cumplimiento de la tabla


de valores, tabla IV.

Tabla IV. Tabla de estados de circuito de desplazamiento a la izquierda.

ACCION Q3 Q2 Q1 Q0
Clear 0 0 0 0
Carga de 1 0 1 1
datos
1 pulso 0 1 1 0
2 pulso 1 1 0 0
3 pulso 1 0 0 0
4 pulso 0 0 0 0
7. Resultados y Conclusiones:

8. Bibliografa:

1. Electrnica Teora de circuitos.


https://es.scribd.com/.../electro teo-de-circuitos-boylestad-10ed-pdf17 feb.
2014 - BOYLESTAD, ROBERT L. Dcima Edicin.

2. Principios de Electrnica

Ed. Mc. Graw Hill .Malvino Bates/ Sptima Edicin/2011

3. Prcticas de Electrnica

Ed. Mc. Graw Hill. Angulo, Muoz, Pareja. /quinta edicin/2012

4. Amplificadores Operacionales y Circuitos Integrados Lineales.


Ed. Prentice Hall. Cuarta Edicin. /Coughlin Discoll. /2012

5. Consultas
http://agamenon.tsc.uah.es/Asignaturas/ittse/asc/apuntes/Tema3.pdf/2009
http://www.unicrom.com/Art_AmpOpIni_naciydesa.asp/2011
http://www.unicrom.com/Tut_amplificador_diferencial.asp/2012
http://es.wikipedia.org/wiki/Amplificador_operacional/2015
http://www.qi.fcen.uba.ar/materias/iqi/opamp1.html#El diferenciador/2015
1. Prctica No. 5

2. Nombre de la Prctica: Montaje y comprobacin de circuitos


contadores asncronos y sncronos.

3. Introduccin:

3.1. Armar circuito contador asncrono ascendente

El circuito contador asncrono ascendente est formado por flip flopsJK y


permite contar los pulsos de reloj que llegan al circuito contador; ingresando al
primer flip flopque corresponda al bit menos significativo indicado como LSB.
Los flip flopsJK, cuando sus entradas JK estn conectadas a un nivel lgico
J=K=1; con cada flanco correspondiente, negativo en este caso, complementa
el valor de su salida Q. En el contador asncrono; cada flip floppuede cambiar el
nivel de su salida Q, despus del cambio de la salida Q del flip flopanterior;
porque su entrada CLK recibe los niveles de la salida Q del flip flop anterior.

Un decodificador o descodificador es un circuito combinacional que convierte


un cdigo binario de entrada (natural, BCD, etc.) de N bits de entrada y M
lneas de salida (N puede ser cualquier entero y M es un entero menor o igual a
2N), tales que cada lnea de salida ser activada para una sola de las
combinaciones posibles de entrada. Estos circuitos, normalmente, se suelen
encontrar como decodificador / demultiplexor. Esto es debido a que un
demultiplexor puede comportarse como un decodificador.
El circuito descendente cuenta los pulsos de reloj que recibe el circuito
contador; disminuyendo desde el valor mximo del contador; un valor por cada
pulso recibido. En el contador descendente la entrada del CLK del primer flip
floprecibe la seal de pulsos externa; y los dems flip flop reciben en su
entrada CLK; la seal que tiene la salida Q del flip flopanterior.En esta prctica
no se implementara fsicamente.
Un tipo de decodificador muy empleado es el de siete segmentos. Este circuito
decodifica la informacin de entrada en BCD a un cdigo de siete segmentos
adecuado para que se muestre en un visualizador de siete segmentos.
El visualizador de siete segmentos (display) es una forma de representar
nmeros en equipos electrnicos. Est compuesto de siete segmentos que se
pueden encender o apagar individualmente. Cada segmento tiene la forma de
una pequea lnea.
Es un componente que se utiliza para la representacin de nmeros en muchos
dispositivos electrnicos, debido en gran medida a su simplicidad. Aunque
externamente su forma difiere considerablemente de un led tpico,
internamente estn constituidos por una serie de ledes con unas determinadas
conexiones internas, estratgicamente ubicados de tal forma que forme un
nmero '8'.

Muchas veces aparece un octavo segmento denominado dp. (Del


ingls decimal point, punto decimal).
Los ledes trabajan a baja tensin y con pequea potencia, por tanto, podrn
excitarse directamente con puertas lgicas. Normalmente se utiliza un
codificador (en nuestro caso decimal/BCD) que activando una sola pata de la
entrada del codificador, activa las salidas correspondientes mostrando el
nmero deseado
Un contador sncrono realiza el cambio de los niveles de sus salidas Q, todas
al mismo tiempo cuando recibe el flanco correspondiente. El contador sncrono
binario up/Down permite el conteo ascendente y descendente dependiendo de
la terminal por donde se ingresa los pulsos; ascendente si se ingresa por count
upy descendente por count down.
Para controlar un visualizador de siete segmentos normalmente se emplean
circuitos integrados especialmente diseados para este fin y que simplifican
mucho el diseo del circuito. Un ejemplo de ellos es el circuito integrado
74LS47; con este circuito integrado podemos formar los nmeros del 0 al 9
segn conectemos las cuatro patas principales al polo positivo o negativo de
nuestra fuente de alimentacin.

CI LS7447
El circuito integrado 7447 es un circuito integrado que convierte el cdigo
binario de entrada en formato BCD a niveles lgicos que permiten activar un
display de 7 segmentos de nodo comn en donde la posicin de cada barra
forma el nmero decodificado.
Las salidas del circuito hacia los segmentos del display son en colector abierto.
Pudiendo de esta manera controlar display que consuman 40 mA mximo por
segmento.
Las funciones LT, RBI y BI/RBO. Como indican los crculos del smbolo lgico,
todas las salidas son activas a nivel bajo, al igual que lo son LT (Lamp Test),
RBI (Ripple Blanking Input) y BI/RBO (Blanking Input/Ripple Blanking Output).
Cuando se aplica un nivel bajo a la entrada LT y la entrada BI/RBO est a nivel
alto, se encienden todos los segmentos del display. La entrada de
comprobacin se utiliza para verificar que ninguno de los segmentos est
fundido.
CI LS7442
Este circuito integrado es un codificador BCD a decimal, codifica 4 lneas BCD
a 10 lneas en sistema decimal. La aplicacin de este circuito combinacional es
hacer una traduccin de cdigo. En las entradas A,B,C,D introducimos un
cdigo binario que es representado por las salidas 0,1,2,3,4,5,6,7,8,9 con un
nivel bajo en la salida que le corresponda. Si el cdigo introducido no est en el
rango decimal todas las salidas estarn a nivel alto, no habr ninguna activa a
nivel bajo.

CI LS7490
Este circuito integrado consta de 2 contadores independientes uno de 1 bit y
otro de 3 bits, utilizando los dos contadores internos podemos hacer que
cuente de 0 a 9 aunque configurando los pines 2,3,6 y 7 con las salidas
podemos hacer que no solo cuente en sistema decimal.

Unos ejemplos de utilizacin del 7490 o 74LS90 utilizado como divisor de


frecuencia por 5 se ve la conexin del circuito.
CI TEMPORIZADOR 555
El temporizador IC 555 es un circuito integrado (chip) que se utiliza en una
variedad de aplicaciones y se aplica en la generacin de pulsos y de
oscilaciones. El 555 puede ser utilizado para proporcionar retardos de tiempo,
como un oscilador, y como un circuito integrado flip-flop. Sus derivados
proporcionan hasta cuatro circuitos de sincronizacin en un solo paquete.
Introducido en 1971 por Signetics, el 555 sigue siendo de uso generalizado
debido a su facilidad de uso, precio bajo y la estabilidad. Lo fabrican muchas
empresas en bipolares y tambin en CMOS de baja potencia. A partir de 2003,
se estimaba que mil millones de unidades se fabricaban cada ao.

GND (normalmente la 1): es el polo negativo de la alimentacin,


generalmente tierra (masa).
Disparo (normalmente la 2): Es donde se establece el inicio del tiempo de
retardo si el 555 es configurado como monoestable. Este proceso de
disparo ocurre cuando esta patilla tiene menos de 1/3 del voltaje de
alimentacin. Este pulso debe ser de corta duracin, pues si se mantiene
bajo por mucho tiempo la salida se quedar en alto hasta que la entrada de
disparo pase a alto otra vez.
Salida (normalmente la 3): Aqu veremos el resultado de la operacin
del temporizador, ya sea que est conectado como monoestable, astable u
otro. Cuando la salida es alta, el voltaje ser el voltaje de alimentacin (Vcc)
menos 1.7 V. Esta salida se puede obligar a estar en casi 0 voltios con la
ayuda de la patilla de reinicio (normalmente la 4).
Reinicio (normalmente la 4): Si se pone a un nivel por debajo de 0.7
Voltios, pone la patilla de salida a nivel bajo. Si por algn motivo esta patilla
no se utiliza hay que conectarla a alimentacin para evitar que el
temporizador se reinicie.
Control de voltaje (normalmente la 5): Cuando el temporizador se utiliza
en el modo de controlador de voltaje, el voltaje en esta patilla puede variar
casi desde Vcc (en la prctica como Vcc -1.7 V) hasta casi 0 V (aprox. 2 V
menos). As es posible modificar los tiempos. Puede tambin configurarse
para, por ejemplo, generar pulsos en rampa.
Umbral (normalmente la 6): Es una entrada a un comparador interno que
se utiliza para poner la salida a nivel bajo.
Descarga (normalmente la 7): Utilizado para descargar con efectividad el
condensador externo utilizado por el temporizador para su funcionamiento.
Voltaje de alimentacin (VCC) (normalmente la 8): es la patilla donde se
conecta el voltaje de alimentacin que va de 4.5 V hasta 16 V.
Un contador (en ingls, counter) es un circuito secuencial construido a partir
de biestables y puertas lgicas capaz de almacenar y contar los impulsos (a
menudo relacionados con una seal de reloj), que recibe en la entrada
destinada a tal efecto, asimismo tambin acta como divisor de frecuencia.
Normalmente, el cmputo se realiza en cdigo binario, que con frecuencia ser
el binario natural o el BCD natural (contador de dcadas).

Contador Binario con CI 4520


El siguiente diagrama nos muestra cmo conectar los componentes para la
creacin de ste circuito.

En este caso el CI 555 est realizando la funcin de reloj para mandar pulsos al
CI 4520. Con cada pulso recibido incrementar el valor, en este caso ser
desde el 1 hasta el 15, mostrando el resultado de forma binaria a travs de los
4 leds conectados, el CI 4520 es un contador binario.
Contador Digital
El diagrama mostrado a continuacin muestra las conexiones para crear el
contador digital. Para esto se usan 3 circuitos integrados, el 555 funcionando
como reloj. El 74LS90 es un contador de dcadas y el 74LS47 es un
decodificador BCD a 7 segmentos.
Con cada seal de reloj recibida el display muestra la secuencia de nmeros
del 0 al 9 y reinicia la cuenta.

En esta prctica se efecta una explicacin a fondo de algunas simulaciones


realizadas en la clase de Circuitos Elctricos y Electrnicos, enfocadas al tema
de contadores, este tipo de prcticas se utilizan mucho en la vida cotidiana es
por eso que es importante el alumno las realice para darse una idea de lo que
se utiliza en el campo de trabajo.

El codificador con prioridad es un C.I. que tiene M entradas y produce un


cdigo de N salidas, cdigo que corresponde a cada una de las entradas.
Cuando se presiona dos o ms entradas al mismo tiempo, el codificador con
prioridad, codifica el valor que corresponde a la entrada de mayor valor.
El circuito decodificador BCD a 7 segmentos, permite activar varias salidas a la
vez, de las 7 salidas que tienen para conectarse a un displayde 7 segmentos.
Las salidas se activan de acuerdo al cdigo en 7 segmentos, en concordancia
al cdigo BCD de 4 bits que recibe en sus entradas, y que corresponde a la
forma del smbolo que presentara en el display. El cdigo BCD permite
representar los nmeros decimales en 4 bits.

CONTADORES:
Objetivo particular:
Aprende y conoce el funcionamiento de un circuito contador ascendente de
manera digital utilizando decodificador y display a nivel ms bajo como en un
sistema binario, implementado un sistema de 4 bits con flip-flops jk.

METODOLOGA:
Un contador es un circuito en el que sus salidas siguen una secuencia fija que
cuando acaba vuelve a empezar, o circuitos que reciben sus datos en forma
serial ordenado en distintos intervalos de tiempo.
Los contadores pueden ser sncronos o asncronos. Los asncronos son
aquellos en los que las entradas de reloj que los gobiernan no actan
simultneamente en todos los flip-flops sino secuencialmente, es decir, los
impulsos a contar no se aplica a las entradas de reloj de todos los flip-flops a la
vez, sino generalmente slo a la del primero, y las entradas de reloj del resto
son gobernadas por las salidas del Biestable precedente. Los sncronos son
aquellos en los que los impulsos a contar se aplican a todas las entradas de
reloj de todos los Biestable a la vez. En general los contadores sncronos son
ms rpidos que los asncronos, pero ms complejos, adems los asncronos
presentan el problema de adquirir transitoriamente estados indeseados.

DESARROLLO:
Utilizando FF J-K se toman todas las entradas de los FF como 1 = J = K para
que se complemente a cada pulso de reloj como lo muestra el diagrama. Junto
con el CI

Contadores asncronos en CI son el TTL 74LS93 y el 74LS193 (contador


binario 4 bits)
Decodificador a siete segmentos: La Mayora de los equipos digitales cuentan
con un medio para desplegar visualmente la informacin de manera que la
entienda el usuario u operador. Esta informacin puede ser datos numricos o
alfanumrica, usualmente se utilizan display de 7 segmentos los cuales estn
constituidos por leds en cada segmento para formar caracteres o dgitos
iluminando aquellos que tengan un valor en alto como indicacin.

CONCLUSIN:
El desarrollo de esta prctica de laboratorio debe ser de gran utilidad al
estudiante, pues los conocimientos tericos se comprueban mediante el
desarrollo de cada uno de los circuitos implementados en Protoboard. Se
concluye destacando los puntos principales aprender mediante esta prctica de
laboratorio:
Se conoce y practica el manejo de la tableta Protoboard, que es indispensable
para probar el funcionamiento de los circuitos combinacionales y secuenciales
en el desarrollo de un contador binario.
Ha sido posible entender la manera en que los Flip-Flops permiten almacenar
valores en memoria. Las tablas de verdad han sido utilizadas como
herramientas para obtener conclusiones respecto al funcionamiento u
operacin del circuito realizado. Analizado e interpretado correctamente los
datos resultantes en las tablas de verdad, da lugar a importantes aplicaciones
prcticas sobre el uso del circuito mostrado. El desarrollo del contador binario
con el display de 7 segmentos ha permitido visualizar una aplicacin importante
de los circuitos en la vida cotidiana.

ARMADO EN EL PROTOBOARD:
1. Contador Binario con FF J-K

2. Contador Digital con decodificador y display 7 Segmentos

4. Objetivo: Analizar el comportamiento de los circuitos contadores


sncronos y asncronos.

5. Materiales y equipo:

1.- 1 Fuentes de Voltaje


2.- 3 Protos
3.- 2 Dswpk_4
4.- 2 Dswpk_2
5.- 1 Capacitor
6.- 1 CI LS 7442
7.- 2 CI LS 7447
8.- 1 CI LS 7490
9.- 1 CI Temporizador 555
10.- Leds
11.- 2 Display
12.- Pinzas de punta y corte
13.- Varias resistencias varias valores
14.- 1 74LS47 FF-JK
15.- 2 74LS47 Decodificador
16.- 3 74LS193 contador asncrono
17.- 1 7476
18.- 1 7442
19.- 5 Resistencias 330
20.- 3 CI 555
21.- 1 Display 7 segmentos
22.- 8 Resistencia 2200
23.- 1 Condensador 0.01 f
24.- 1 Capacitor 100 f
25.- 2 Resistencias Variables
26.- 1 Potencimetro de 1K o segn clculos
27.- 2Capacitores segn valor propuesto en su circuito.
28.- 1 Capacitor electroltico segn clculos
29.- 1 Generador de funciones.
30.- 1 Osciloscopio de 2 canales.

6. Desarrollo de la Prctica:

6.1. Proceso de operacin.

1 PASO: identifique las terminales de C.I. 74LS76 en su manual de


componentes electrnicos ECG o NTE.

2 PASO: arme el circuito de la figura 1 en su protoboard.

3 PASO: limpie las salidas Q del contador para obtener un nivel lgico 0 en
cada salida, esto se logra con el pulsador reset.
Figura 1. Circuito de prueba de contador asncrono ascendente.

Tabla I. Tabla de datos de contador asncrono ascendente.

ENTRADA SALIDAS
ACCION/PULSO Q3 Q2 Q1 Q0
Clear 0 0 0 0
1 0 0 0 1
2 0 0 1 0
3 0 0 1 1
4 0 1 0 0
5 0 1 0 1
6 0 1 1 0
7 0 1 1 1
8 1 0 0 0
9 1 0 0 1
10 1 0 1 0
11 1 0 1 1
12 1 1 0 0
13 1 1 0 1
14 1 1 1 0
15 1 1 1 1
4 PASO: conecte a la entrada CLK del FF0, un generador estable con una
frecuencia de 1Hz.

5 PASO: verifique el funcionamiento del circuito y el cumplimiento de la tabla


de valores, tabla I.

6.1.2. Armar circuito contador sncrono binario

6.1.2. 3. Proceso de operacin

1 PASO: identifique las terminales del C.I. 74LS193 en su manual ECG o


NTE.

2 PASO: arme el circuito de la figura 2 en su protoboard.

3 PASO: limpie las salidas Q del contador para obtener un nivel lgico 0en
cada una, esto se logra pulsado el pulsador reset.

4 PASO: conecte count downa un nivel lgico 1 y un generador estable


con una frecuencia de 1Hz a la entrada count up, verifique el funcionamiento
del circuito y el cumplimiento de la tabla de valores, tabla II.

Figura 2. Circuito de prueba de contador sncrono binario ascendente.

Tabla II. Tabla de datos de contador sncrono binario ascendente.

ENTRADA SALIDAS
ACCION/PULSO QD QC QB QA
Clear 0 0 0 0
1 0 0 0 1
2 0 0 1 0
3 0 0 1 1
4 0 1 0 0
5 0 1 0 1
6 0 1 1 0
7 0 1 1 1
8 1 0 0 0
9 1 0 0 1
10 1 0 1 0
11 1 0 1 1
12 1 1 0 0
13 1 1 0 1
14 1 1 1 0
15 1 1 1 1

5 PASO: ahora realice las siguientes modificaciones al circuito de la figura 1,


desconecte la entrada count upy conctela a un nivel lgico 1, desconecte la
entrada count downy conctela a un generador estable a una frecuencia de
1Hz, verifique el funcionamiento del circuito con el cumplimiento de la tabla de
valores, tablaIII.

Tabla III. Tabla de datos de contador sncrono binario descendente.

ENTRADA SALIDAS
ACCION/PULSO QD QC QB QA
Preset 1 1 1 1
1 1 1 1 0
2 1 1 0 1
3 1 1 0 0
4 1 0 1 1
5 1 0 1 0
6 1 0 0 1
7 1 0 0 0
8 0 1 1 1
9 0 1 1 0
10 0 1 0 1
11 0 1 0 0
12 0 0 1 1
13 0 0 1 0
14 0 0 0 1
15 0 0 0 0

Primero lemos el tema de decodificadores, tratar de comprender las


caractersticas de los circuitos integrados ls7442, 7447, y 7490 y sus
caractersticas. Despus vimos algunos ejemplos donde se incluan estos
circuitos. Luego de eso pasamos a realizar las simulaciones en el Multisim
para poderlos realizar en el proto.

6a. Sugerencias Didcticas:

Recomendamos que el alumno vaya a manuales e investigue los Flip Flop ms


comerciales, los compare con circuitos integrados solicitados en el material
requerido. Tambin se sugiere que el alumno desarrolle lo que se propone en
los siguientes pasos en la investigacin:

En electrnica digital, Un contador Binario(en ingls, counter) es un circuito


secuencial construido a partir de biestables y puertas lgicas capaz de
almacenar y contar los impulsos (a menudo relacionados con una seal de
reloj), que recibe en la entrada destinada a tal efecto, asimismo tambin acta
como divisor de frecuencia. Normalmente, el cmputo se realiza en cdigo
binario, que con frecuencia ser el binario natural o el BCD natural (contador de
dcadas).

Para esta prctica se realiza el contador binario, lo cual ser una


representacin de cmo es que acta una computadora para hacer un conteo
en un proceso o tarea recomendada.

Material

Protoboard Jumpers (cable utp)


Circuito integrado 74ls47 Resistencia 330

4 focos leds Dip Switch

Fuente de alimentacin (9v)


Descripcin:

Antes de comenzar con el armado del circuito, el primer paso que realizamos
fue realizar la simulacin de dicho circuito en el programa de multisim.

Una vez que obtuvimos la simulacin en multisim, el siguiente paso fue realizar
la prctica en fsico, tomando en consideracin que se contara con el material
requerido para la prctica.

Funcionamiento:

El contador es un circuito, en el que en sus salidas siguen una secuencia fija,


que cuando termina vuelve a empezar, y as sucesivamente.
Este es el objetivo de la prctica verificar el movimiento o la forma de ir
intercalndose cada uno de los focos leds. Aclarando que va depender de la
seal recibida por el Dip switch, lo que generara que prendan o se apaguen
otros, dependiendo la combinacin que se realice en el circuito.

Resultados:
Conclusin:

Al realizar este circuito el alumno ha simulado cuanto es el tiempo que puede


tardar en desarrollar un proceso nuestra computadora.

De acuerdo a las observaciones que tienen que hacer el estudiante, de que el


tiempo que tarda en desarrollar un ciclo los focos leds es bastante rpido, por
lo que puede imaginar que en cuestiones de industria y procesos productivos
el tiempo es un factor indispensable para la eficiencia y productividad del
producto, por lo que mientras ms rpido sea, mas ganancia es para el usuario.

Por lo tanto, lo que expongan los equipos, se puede mencionar que conforme
avanza la tecnologa tanto el espacio de almacenamiento, como la velocidad de
nuestro computador se sigue incrementando cada vez ms rpido nuestro
contador, provocando que los procesos sean cada vez ms acelerados y con el
factor de tiempo menos posible.
El desarrollo de esta prctica, sirve para mejorar y practicar los circuitos
integrados tanto en el software de multisim, como a la hora de armarlo en
fsico. Logrando as que cada vez los estudiantes de Tecnologas de la
informacin del Instituto Tecnolgico de Len se comiencen a familiarizar cada
vez ms, con estos componentes de compuertas lgicas.

6b. Reporte del Alumno:

A.- Arma todos los circuitos que a continuacin se muestran, comprobando


tablas de verdad solicitadas as como realiza todas las simulaciones en
Multisim y reporta las evidencias obtenidas con fotografas de los circuitos:

1 PASO: identifique las terminales del C.I. 74LS47 y del displayde nodo
Comn, en el manual o gua de componentes electrnicos ECG o NTE.

2 PASO: arme el circuito de la figura 3 en su protoboard.

Figura 3. Circuito de prueba decodificador excitador BCD a 7 segmentos.

Al pulsar el pulsador, lamp test o LT correspondiente a la terminal 3 del


circuito de la figura 3, todos los segmentos del display se encienden.

3 PASO: variar los estados lgicos con lo switch de las entradas A, B, C y


D, para obtener diferentes indicaciones numricas en el display de la figura 3.

4 PASO: verifique el cumplimiento de la tabla IV con el circuito de la


Figura 3, cerrando y abriendo los switch.

El circuito contador asncrono ascendente est formado por flip flops JK y


Permite contar los pulsos de reloj que llegan al circuito contador; ingresando al
primer flip flop que corresponda al bit menos significativo indicado como LSB.
Los flip flops JK, cuando sus entradas JK estn conectadas a un nivel lgico
J=K=1; con cada flanco correspondiente, negativo en este caso, complementa
el valor de su salida Q. En el contador asncrono; cada flip flop puede cambiar
el nivel de su salida Q, despus del cambio de la salida Q del flip flop anterior;
Porque su entrada CLK recibe los niveles de la salida Q del flip flop anterior.

Desarrollo:
Elaborar las prcticas del contador utilizando los circuitos integrados 7476 y
7447. Ya que el uso de circuitos contadores es importante por lo que son
muy tiles a la hora de la elaboracin de circuitos. A parte de que aprende
cmo usar un display, as como la conexin de cada uno de sus pines.

1.- CONTADOR CON TEMPORIZADOR 555 Y DISPLAY:


2.- CONTADOR CON SWITCH Y DISPLAY:

Esta prctica se elabora con leds:


3.- CIRCUITO 3 ENTRADAS 8 SALIDAS:
6.2. CONTADOR AUTOMTICO.

6.2.1. Proceso de operacin

1 PASO: identifique las terminales del C.I. 74LS47 y del display de nodo
Comn, en el manual o gua de componentes electrnicos ECG o NTE.

2 PASO: arme el circuito de la figura 4 en su protoboard.

Figura 4. Circuito de prueba Contador excitador BCD a 7 segmentos

Al pulsar el pulsador, lamp test o LT correspondiente a la terminal 3 del circuito


de la figura 4, todos los segmentos del display se encienden.

3 PASO: variar los estados lgicos con lo switchde las entradas A, B, C y D,


para obtener diferentes indicaciones numricas en el display de la figura 4.

4 PASO: verifique el cumplimiento de la tabla IV con el circuito de la


Figura 4, cerrando y abriendo los switch.
Tabla IV
CONTADOR MANUAL BCD:
CONTADOR AUTOMTICO DECIMAL:
Al elaborar los distintos circuitos solicitados, los alumnos comprenden de la
mejor manera del uso de algunos dispositivos. Aprenden, que es necesario
saber interpretar muy bien los diagramas ya que si no se hace, lo ms probable
es que daen los componentes o puedan suceder accidentes, lo ms comn
es que haga corto y se vuelvan inservibles ciertos componentes.

Adems saben que es necesario realizar pruebas antes de soldar los


componentes para evitar fallas o detectar componentes que pudieran no
funcionar. Aunque en un principio les cueste mucho trabajo el comprender
como es que van a armar estos Circuitos, poco a poco, al ir analizando cada
uno de los dispositivos y la forma en que estn conectados en el diagrama, se
darn cuenta que no ser algo tan difcil como lo que se haban imaginado.
Entienden que con un poco de paciencia y esfuerzo pueden terminar los
proyectos.

7. Resultados y Conclusiones:
8. Bibliografa:

1. Electrnica Teora de circuitos.


https://es.scribd.com/.../electro teo-de-circuitos-boylestad-10ed-pdf17 feb.
2014 - BOYLESTAD, ROBERT L. Dcima Edicin.

2. Principios de Electrnica

Ed. Mc. Graw Hill .Malvino Bates/ Sptima Edicin/2011

3. Prcticas de Electrnica

Ed. Mc. Graw Hill. Angulo, Muoz, Pareja. /quinta edicin/2012

4. Amplificadores Operacionales y Circuitos Integrados Lineales.


Ed. Prentice Hall. Cuarta Edicin. /Coughlin Discoll. /2012

http://agamenon.tsc.uah.es/Asignaturas/ittse/asc/apuntes/Tema3.pdf/2009
http://www.unicrom.com/Art_AmpOpIni_naciydesa.asp/2011
http://www.unicrom.com/Tut_amplificador_diferencial.asp/2012
http://es.wikipedia.org/wiki/Amplificador_operacional/2015
http://www.qi.fcen.uba.ar/materias/iqi/opamp1.html#El diferenciador/2015
http://www.educarchile.cl/ech/pro/app/detalle?id=218931/2015
http://es.wikipedia.org/wiki/Circuito_integrado_555/2015
http://electronica-teoriaypractica.com/circuito-7490-ttl/2015
http://es.wikipedia.org/wiki/Decodificador/2013
https://www.google.com.mx/?gws_rd=ssl#safe=off&q=circuito+integrado+ls+74
42/2014
http://electronica-teoriaypractica.com/circuito-7442-ttl/2015
http://www.electronica-basica.com/7490.html/2012
http://electronica-teoriaypractica.com/circuito-7404-ttl/2015
https://www.google.com.mx/search?q=CIRCUITO+INVERSOR+7404&sa=X&tb/
2015m=isch&tbo=u&source=univ&ei=s1r6U87lMNS98QGD7ICICw&ved=0CC8
QsAQ&biw=1366&bih=633/2015
http://sergiorendain.blogspot.mx/2011/02/familias-logicas-ttl-y-cmos.html/2012
http://www.ladelec.com/teoria/tutoriales-de-electronica/53-el-
temporizador/2014circuito-fundamental-en-el-control-electronico/2014
http://www.ea1uro.com/eb3emd/Temporizadores_sencillos.htm/2015

Circuito Contador binario.wmv

Contador de 0 a 9 TTL.mp4
1. Prctica No. 6

2. Nombre de la Practica: Armado y verificacin de circuitos


multiplexores y demultiplexores.

3. Introduccin:

MULTIPLEXORES:
Los multiplexores son circuitos combinacionales con varias entradas y una
nica salida de datos, estn dotados de entradas de control capaces de
seleccionar una, y slo una, de las entradas de datos para permitir su
transmisin desde la entrada seleccionada hacia dicha salida.
En el campo de la electrnica el multiplexor se utiliza como dispositivo que
puede recibir varias entradas y transmitirlas por un medio de
transmisin compartido. Para ello lo que hace es dividir el medio de transmisin
en mltiples canales, para que varios nodos puedan comunicarse al mismo
tiempo. Una seal que est multiplexada debe demultiplexarse en el otro
extremo.
Segn la forma en que se realice esta divisin del medio de transmisin,
existen varias clases de multiplexacin:
Multiplexacin por divisin de frecuencia
Multiplexacin por divisin de tiempo
Multiplexacin por divisin de cdigo
Multiplexacin por divisin de longitud de onda

ELECTRNICA DIGITAL
Estos circuitos combinacionales poseen lneas de entrada de datos, una
lnea de salida y n entradas de seleccin. Las entradas de seleccin indican
cul de estas lneas de entrada de datos es la que proporciona el valor a la
lnea de salida. Tambin se pueden construir multiplexores con mayor nmero
de entradas utilizando multiplexores de menos entradas, utilizando la
composicin de multiplexores.

En electrnica digital, es usado para el control de un flujo de informacin que


equivale a un conmutador. En su forma ms bsica se compone de dos
entradas de datos (A y B), una salida de datos y una entrada de control.
Cuando la entrada de control se pone a 0 lgico, la seal de datos A es
conectada a la salida; cuando la entrada de control se pone a 1 lgico, la seal
de datos B es la que se conecta a la salida. El multiplexor es una aplicacin
particular de los decodificadores, tal que existe una entrada de habilitacin (EN)
por cada puerta AND y al final se hace un OR entre todas las salidas de las
puertas AND.

La funcin de un multiplexor da lugar a diversas aplicaciones:


1. Selector de entradas.
2. Serializado: Convierte datos desde el formato paralelo al formato serie.
3. Transmisin multiplexada: Utilizando las mismas lneas de conexin, se
transmiten diferentes datos de distinta procedencia.
4. Realizacin de funciones lgicas: Utilizando inversores y conectando a 0
o 1 las entradas segn interese, se consigue disear funciones
complejas, de un modo ms compacto que con las tradicionales puertas
lgicas.

El multiplexor, tambin conocido como MUX, acta como un conmutador


multiposicional controlado digitalmente, donde el cdigo digital aplicado a las
entradas de seleccin controla cules entradas de datos sern conmutadas
hacia la salida. Por ejemplo, la salida ser igual a la entrada de datos,
llammosle D0, para el cdigo de entrada de seleccin que sea cero (ABC=000
en el diagrama de abajo); la salida ser igual D1 para cuando el cdigo de
seleccin sea uno y as sucesivamente. Establecido de otra manera, un
multiplexor selecciona 1 de N fuentes de datos y transmite los datos
seleccionados a un solo canal de salida. Esto se llama multiplexin o
multiplexaje.

APLICACIONES:
Una aplicacin comn para los MUX es encontrado en las computadoras, en
las cuales la memoria dinmica usa las mismas lneas de direccin para el
direccionamiento tanto de las filas como de las columnas. Un grupo de
multiplexores es usado para primero seleccionar las direcciones de la columna
y luego cambiar para seleccionar la de la fila. Este esquema permite que
grandes cantidades de memoria sean incorporadas dentro de una computadora
mientras se limita a la vez la cantidad de conexiones de cobre requeridas para
conectar la memoria al resto del circuito. Por eso es que tambin se les conoce
a veces como selectores de datos.

Ya se vio el smbolo esquemtico del multiplexor de 2 entradas y una salida


pero los multiplexores no estn limitados a 2 entradas. Si las lneas de
seleccin son dos podemos alternar entre 4 datos de entrada, si son 3 entre 8 y
as sucesivamente. A continuacin se muestran los smbolos esquemticos de
los multiplexores de 4 a 1
(Cuatro entradas y una salida), 8 a 1 (ocho entradas y una salida) y 16 a 1
(diecisis entradas y una salida) con sus respectivas lneas de seleccin,
respectivamente.

En todos los casos la salida es Z, las entradas de seleccin S y el resto es la


entrada que ser multiplexada. A veces pueden verse en forma rectangular
asemejando el circuito integrado que representan pero en este caso siempre
debe ir bien identificados para poder saber que es. Por ejemplo:

representa (como se ve indicado) un multiplexor a nivel MSI de 8 entradas (que


implica las 3 lneas de seleccin) y una salida (F). Las entradas de seleccin, o
sea, quienes indicarn cul de las entradas ser reflejada en la salida, vienen
dadas por el cdigo binario representado por ABC. ABC son las entradas de
direccionamiento o de direccin o de seleccin, como usted lo quiera llamar,
ya que estas sern quienes indican el dato a acceder. Este mismo concepto es
el usado en las memorias.

DEMULTIPLEXOR:
En electrnica digital, un demultiplexor es un circuito combinacional que tiene
una entrada de informacin de datos d y n entradas de control que sirven para
seleccionar una de las 2n salidas, por la que ha de salir el dato que presente en
la entrada. Esto se consigue aplicando a las entradas de control la
combinacin binaria correspondiente a la salida que se desea seleccionar. Por
ejemplo, si queremos que la informacin que tenemos en la entrada d, salga
por la salida S4, en la entrada de control se ha de poner, de acuerdo con el
peso de la misma, el valor 100, que es el 4 en binario.

En el campo de las telecomunicaciones el demultiplexor es un dispositivo que


puede recibir a travs de un medio de transmisin compartido una seal
compleja multiplexada y separar las distintas seales integrantes de la misma
encaminndolas a las salidas correspondientes.
La seal compleja puede ser tanto analgica como digital y estar multiplexada
en cualquiera de las distintas formas posibles para cada una de ellas.

El demultiplexor, es un circuito combinacional que aunque la funcin bsica es


la que hemos explicado, puede utilizarse en muchos casos
como decodificador y adopta cualquiera de las funciones que un decodificador
realiza.

Los DEMUX tambin suelen incluir un bit de entrada de habilitacin. Algunos


DEMUX de la familia TTL son: el 74139 que son dos DEMUX de 1 a 4 con
salidas invertidas (lgica negada), el 74156 que son dos DEMUX de 1 a 4 con
salida de colector abierto (Open Collector), el 74138 que es un DEMUX de 1 a
8 con salida invertida, el 74156 que es un DEMUX de 1 a 16 y el 74159 que es
de 1 a 16 con salida a colector abierto.

APLICACIONES:
Una aplicacin muy prctica de los demultiplexores utilizados como
decodificadores, si lo combinamos con una puerta NO-YNAND, es la
generacin de funciones lgicas, de modo, que si nos dan la funcin lgica
F=S3 (2, 4, 5,7), las salidas correspondientes a los unos lgicos se conectaran
a la puerta NO-Y. En este caso la entrada de informacin se puede utilizar
como entrada inhibidora si mantenemos a cero lgicos, y subindola a uno,
cuando queremos inhibir la generacin de la funcin.

Una de las funciones que realiza el decodificador hexadecimal como


demultiplexor, es la funcin de conectar, a sendos contadores, C0 a C15, que
reciben los impulsos de una entrada comn a todos. Cada uno posee una
entrada de inhibicin que segn el estado en que se encuentra (0,1), permite o
no que se realice el contaje de los impulsos. Cada entrada de inhibicin se
conecta a una salida del demultiplexor.

En la prctica, no existen circuitos integrados demultiplexores, sino que se


fabrican circuitos decodificadores/demultiplexores, que en realidad son
decodificadores con entrada de inhibicin ("enable" o "strobe"). En la figura se
muestra la construccin mediante puertas lgicas de un
decodificador/demultiplexor de 2 a 4 lneas.
4. Objetivo: Comprobar un circuito multiplexor permite que los datos que
se presentan en sus entradas sean transferidas a su nica salida; una entrada
a la vez, dependiendo de la combinacin de las entradas de seleccin.

5. Materiales y equipo:

1.- Fuente de alimentacin de voltaje 5V.

2.- Generador de funciones.

3.- Osciloscopio de 2 canales.

4.- Multmetro digital.

5.- Protoboard.

6.- Compuertas 7474,74LS74, 74LS04.

7.- Resistencias de 330 Ohm y 470 ohm.

8.- Cable telefnico.

9.- Cables para conectar al protoboard.

10. -Leds

11. - Dip Switch 4 u 8 entradas


12.-Software de Simulacin Electrnica Multisim.
13.- Resistencias (valores)
14.- Circuitos integrados (varios)
6. Desarrollo de la Prctica:

Esta prctica sirve mucho para la retroalimentacin de los alumnos ya que ven
circuitos Mux y demux armado con compuertas TTl y luego con circuitos
especiales. Se puede ver como se implementan varios diseos en uno solo
para hacerlos funcionar a partir de un circuito temporizador 555, usando como
salidas, por una parte leds que se manejan desde un decodificador y otra
salida con el display.

Los circuitos fueron relativamente fciles ya que con los data sheet fue fcil
armarlos y con el conocimiento anterior se pudieron completar de manera ms
sencilla y ms rpida a comparacin de los otros armados anteriormente.

6a. Sugerencias Didcticas:

Investigue el alumno en Manuales de componentes los data sheet de los C.I.


ms comunes en Multiplexores y demultiplexores con tecnologa TTL para
que cuando los compre no salgan muy caros; tambin si el tiempo lo permite
investigue la manera
Ms sencilla y rpida comparando otros armados anteriormente con videos y
libros.

6b .Reporte del Alumno:

6.1. Arma los circuitos que se te sugiere adems los que a continuacin se
muestran tanto en protoboard como en simulacin usando Multisim o Proteus.
Comprende la importancia del funcionamiento de los multiplexores .Tambin
estudia los tipos demultiplexores existentes y realiza la configuracin
adecuada de varios circuitos. Por tanto el estudiante comprenda la diferencia
del funcionamiento de cada una de las compuertas bsicas con mux y demux
con circuitos que el asesor te indique no olvides incluir las evidencias fsicas
con fotos agregadas al reporte.

6.2. Implementacin:

Disea varios circuitos lgicos como los que se te indican enseguida en


Multisim:

Multiplexor: Los multiplexores son circuitos combinacionales con varias


entradas y una nica salida de datos, estn dotados de entradas de control
capaces de seleccionar una, y slo una, de las entradas de datos para permitir
su transmisin desde la entrada seleccionada hacia dicha salida.

Dos entradas
Una salida
Tablas de Verdad:

Tabla de verdad de la Compuerta 1

A X0 X1 Z
1 1 1
1 0 1
0 1 0
0 0 0 0
1 1 1
1 0 0
0 1 1
1 0 0 0

Tabla de verdad del multiplexor integrado


Seleccin de
Datos
Entrada de
Datos C B A SALIDA Y SALIDA X
D0 0 0 0 1 0
D1 0 0 1 0 1
D2 0 1 0 1 0
D3 0 1 1 0 1
D4 1 0 0 0 1
D5 1 0 1 1 0
D6 1 1 0 0 1
D7 1 1 1 0 1
D0 0 0 0 1 0

Simulaciones:
Multiplexor circuito integrado 8 entradas 1 salida:

Simulaciones:

Demultiplexor: Es un circuito combinacional que tiene una entrada de


informacin de datos d y n entradas de control que sirven para seleccionar una
de las 2n salidas, por la que ha de salir el dato que presente en la entrada. Esto
se consigue aplicando a las entradas de control la
combinacin binaria correspondiente a la salida que se desea seleccionar.

Tablas de Verdad:
Tablas de verdad demultiplexor
1a8

a b c a1 a2 a3 a4 a5 a6 a7 a8
0 0 0 0 0 0 0 0 0 0 1
0 0 1 0 0 0 0 0 0 1 0
0 1 0 0 0 0 0 0 1 0 0
0 1 1 0 0 0 0 1 0 0 0
1 0 0 0 0 0 1 0 0 0 0
1 0 1 0 0 1 0 0 0 0 0
1 1 0 0 1 0 0 0 0 0 0
1 1 1 1 0 0 0 0 0 0 0
Simulacin Demux 1 a 8

Demux con Compuertas 1 a 4:

Tablas de verdad:

Circuito demux de 1 entrada a 4


salidas
a b I s1 s2 s3 s4
1 1 1 1 1 1 1
1 1 0 1 0 0 0
1 0 1 0 1 0 1
1 0 0 0 0 0 0
0 1 1 0 0 0 0
0 1 0 0 0 0 0
0 0 1 0 0 0 0
Simulacin:
Circuito Demux de 1 a 2:

Tablas de Verdad:

Circuito demux 1 entrada 2


salidas

a i s1 s2
1 1 1 1
1 0 1 0
0 0 1 0
0 1 1 1
Simulacin:

Circuito de 4 entradas 1 salida:

Tabla de Verdad:

x1 x2 x3 Z Salida
0 0 0 0
0 0 1 1 S1
0 1 0
0 1 1 1 S3
1 0 0 0
1 0 1 1 S2
1 1 0 0
1 1 1 1 S4
Simulacin:

Fotos:
Circuito Multiplexor 2 a 1:

Tabla de Verdad
A X0 X1 Y
0 1 1 1
0 1 1
1 0 0
0 0 0
1 1 1 1
0 1 0
1 0 1
0 0 0
Circuito Multiplexor C.I. 74LS153:

Tabla de Verdad
Circuito Demultiplexor 1 a 4

Tabla de Verdad
A B IN S1 S2 S3 S4
0 0 1 1 0 0 0
0 1 1 0 1 0 0
1 0 1 0 0 1 0
1 1 1 0 0 0 1
Circuito
Demultiplexor 1 a 4:
Circuito Demultiplexor C.I. 74LS139 1 a 8
Circuito Multiplexor 4 a 1:

Tabla de Verdad:
7.- Resultados y Conclusiones:
8. Bibliografa:

1. Electrnica Teora de circuitos.


https://es.scribd.com/.../electro teo-de-circuitos-boylestad-10ed-pdf17 feb.
2014 - BOYLESTAD, ROBERT L. Dcima Edicin.

2. Principios de Electrnica

Ed. Mc. Graw Hill .Malvino Bates/ Sptima Edicin/2011

3. Prcticas de Electrnica

Ed. Mc. Graw Hill. Angulo, Muoz, Pareja. /quinta edicin/2012

4. Amplificadores Operacionales y Circuitos Integrados Lineales.


Ed. Prentice Hall. Cuarta Edicin. /Coughlin Discoll. /2012

5. Consultas

http://agamenon.tsc.uah.es/Asignaturas/ittse/asc/apuntes/Tema3.pdf/2009
http://www.unicrom.com/Art_AmpOpIni_naciydesa.asp/2011
http://www.unicrom.com/Tut_amplificador_diferencial.asp/2012
http://es.wikipedia.org/wiki/Amplificador_operacional/2015
http://www.qi.fcen.uba.ar/materias/iqi/opamp1.html#El diferenciador/2015
1. Prctica No. 7

2. Nombre de la Prctica:Montaje y comprobacin de circuitos


decodificadores

3. Introduccin:

3.1. Montar circuito con C.I. decodificador 3 a 8


3.1.1. Descripcin:
El circuito decodificador permite activar una de sus M salidas de acuerdo al
cdigo de N bits que recibe en sus N entradas. Los bits del cdigo definen que
salidas sean las que se activen en cada instante.
4.1.2. Proceso de ejecucin:
1 PASO: identifique las terminales del C.I. 74LS138 en su manual o gua de
componentes electrnicos ECG o NTE.
2 PASO: arme el circuito de la figura 1 en su protoboard.

Figura 1. Circuito de prueba decodificador 3 a 8.

3 PASO: conecte un Led con su resistencia de 330 en cada una de las


salidas y del circuito de la figura 1, teniendo en consideracin que las salidas
son negadas o tipo colector abierto. Cuando la salida es activa en nivel bajo,
del tipo colector abierto o negada, la conexin de los Leds es conocida.
4 PASO: vare las entradas A, para todas las combinaciones binarias posibles.
5 PASO: verifique el cumplimiento de la tabla I, para los diferentes valores.
Cuando las salidas son activas en nivel bajo se debe tener en cuenta que el
nivel lgico bajo en el Led est encendido y en nivel lgico alto el Led est
apagado.

Tabla I. Tabla de estados del decodificador 3 a 8:

3.2. Montar circuito con C.I. decodificador BCD a decimal


3.2.1. Descripcin:
El circuito decodificador BCD a decimal, permite activar una de sus 10
Salidas de acuerdo al cdigo de 4 bits que recibe que en sus 4 entradas. Los
Bits del cdigo definen que salida ser la que se active en cada instante.

3.2.2. Proceso de ejecucin:


1 PASO: identifique las terminales del C.I. 74LS42 en el manual o gua de
componentes electrnicos ECG o NTE.
2 PASO: arme el circuito de la figura 2 en su protoboard.
Figura 2. Circuito de prueba decodificador BCD a decimal.

3 PASO: conecte un Led con su respectiva resistencia de 330 en cada una


de las salidas y del circuito de la figura 2, teniendo en consideracin que las
salidas son negadas o de tipo colector abierto. Cuando la salida es del tipo
colector abierto o negada, la forma correcta de conexin es como la hoja de
datos.
4 PASO: vare las entradas A, B, C Y D, para todas las combinaciones
binarias desde 0000 hasta 1111.
5 PASO: verifique el cumplimiento de la tabla II. Para valores mayores a
cdigo binario 1001 todas las salidas tienen nivel alto. Las salidas del C.I.
74LS42 son activas en nivel bajo.
Tabla II:
3.3. Montar circuito con C.I. decodificador excitador BCD a 7
segmentos
3.3.1. Descripcin:
El circuito decodificador BCD a 7 segmentos, permite activar varias salidas a la
vez, de las 7 salidas que tienen para conectarse a un display de 7 segmentos.
Las salidas se activan de acuerdo al cdigo en 7 segmentos, en concordancia
al cdigo BCD de 4 bits que recibe en sus entradas, y que corresponde a la
forma del smbolo que presentara en el display. El cdigo BCD permite
representar los nmeros decimales en 4 bits.

3.3.2. Proceso de operacin:


1 PASO: identifique las terminales del C.I. 74LS47 y del display de nodo
comn, en el manual o gua de componentes electrnicos ECG o NTE.
2 PASO: arme el circuito de la figura 3 en su protoboard.

Figura 3. Circuito de prueba decodificador excitador BCD a 7 segmentos.

Al pulsar el pulsador, lamp test o LT correspondiente a la terminal 3 del circuito


de la figura 3, todos los segmentos del display se encienden.
3 PASO: variar los estados lgicos con lo switch de las entradas A, B, C y D,
para obtener diferentes indicaciones numricas en el displayde la figura 3.
4 PASO: verifique el cumplimiento de la tabla III con el circuito de la figura 3,
cerrando y abriendo los switch.
Tabla III. Tabla de estados del decodificador BCD a 7 segmentos:

Para la combinacin binaria de entrada 1001 hasta 1111, la presentacin en el


display presenta signos especiales, como se puede observar en la tabla III.

3.4. Display de siete segmentos:


Los displayde siete segmentos son indicadores numricos, con un nmero de
siete diodos Leds conectados entre s para tener una terminal en comn, estos
se fabrican de dos tipos: nodo comn o ctodo comn. Cada terminal del
display tiene una identificacin con una letra segn el lugar del segmento,
como se puede observar en la figura 4.

Figura 4. Identificacin de cada terminal en un displayde siete segmentos.


3.4.1. Display de siete segmentos nodo comn:
Este tipo de displaytiene una terminal en comn con respecto a las restantes
terminales como se puede observar en la figura 4, cada uno de sus segmentos
es activo con un nivel lgico cero. La terminal en comn es conectada al borde
positivo de la fuente de alimentacin, mientras que cada terminal de los
segmentos es conectada una resistencia de 150 generalmente y esta es
llevada a la salida de cada terminal del circuito integrado, como se observa en
la figura 4a.

Figura 4a. Conexin interna de un displaynodo comn.

3.4.2. Display de siete segmentos ctodo comn:


Este tipo de display tiene una terminal en comn con respecto a las terminales
restantes como se puede observar en la figura 5, cada uno de sus segmentos
es activo con un nivel lgico uno. La terminal en comn es conectada al borde
negativo de la fuente de alimentacin, mientras que cada terminal de los
segmentos es conectada una resistencia de 150 generalmente y esta es
llevada a la salida de cada terminal del circuito integrado.

Figura 5. Conexin interna de un display ctodo comn.


Circuito de prueba decodificador 3 a 8.
Material y equipo necesario
1 protoboard
1 potencimetro
1 circuito 555
1 circuito 192
1 circuito decodificador
1 display
1 capacitor de 100 microfaradios
Resistencias de 1k
Procedimiento:
El circuito decodificador permite activar una de sus M salidas de acuerdo al
cdigo de N bits que recibe en sus N entradas. Los bits del cdigo definen que
salidas ser la que se activa en cada instante.
Parece ser el circuito que menos cost trabajo de armar, ya que si diagrama no
es tan complejo como los otros, y se entreg dentro del tiempo contemplado de
prctica.

Circuito Contador con Display


Material y equipo necesario
1 protoboard
1 potencimetro
1 circuito 555
1 circuito 192
1 circuito decodificador
1 display
1 capacitor de 100 microfaradios
Resistencias de 1k

Metodologa
Dnde y cmo hacerlo?
Sugerencias Tcnicas:
Comprar nuevo material porque el material que se tiene (protos, y deep switch)
no sirven y se hace ms complejo armar los circuitos. Esta prctica es el
contador con display que consiste en que el display nos arroje los nmeros del
0 al 9, pero como ya se mencion se tuvieron problemas con el material que
provocaban falso contacto.
Circuito Contador con Leds
Material y equipo necesario
1 protoboard
1 potencimetro
1 circuito 555
1 circuito 192
1 circuito decodificador
9 leds
1 capacitor de 100 microfaradios
Resistencias de 1k
9 leds
Dnde y cmo hacerlo?
Sugerencias Tcnicas:
Este circuito para el alumno es ms complejo de armar porque algunos Deep
switch no funcionan as que se utiliza el circuito 192 para poder realizar la
prctica que es un circuito contador.
En esta prctica sirve mucho para la retroalimentacin de los alumnos ya que
vemos circuitos que no habamos armado en materias anteriores y son
circuitos complejos que realmente cuestan dedicacin y fin de las prcticas de
la asignatura.
Aqu se puede ver como se implementan varios diseos en uno solo para
hacerlos funcionar a partir de un circuito temporizador 555, usando como
salidas, por una parte 9 leds que se manejan desde un decodificador y otra
salida era el display.
Los circuitos son relativamente fciles ya que con los data sheet al armarlos y
con el conocimiento anterior se pueden completar de manera ms sencilla y
ms rpida a comparacin de los otros armados anteriormente.
4. Objetivo:Montar circuito con C.I. decodificador excitador BCD decimal y a
7 segmentos.

5. Materiales y equipo:

1.- Fuente de alimentacin de voltaje 5V.

2.- Generador de funciones.

3.- Osciloscopio de 2 canales.

4.- Multmetro digital.

5.- Protoboard.

6.- Compuertas 7474,74LS74, 74LS04.

7.- Resistencias de 330 Ohm y 470 ohm.

8.- Cable telefnico.

9.- Cables para conectar al protoboard.

10.- LEDs

11.- Dip Switch 4 u 8 entradas


12.-Software de Simulacin Electrnica Multisim.

6. Desarrollo de la Prctica:

6.1. Arma circuito de transferencia paralela.

6.1.1. Proceso de operacin.

1 PASO: identifique las terminales de los C.I. 74LS74 y 74LS04 en su manual


de componentes electrnicos ECG o NTE.

2 PASO: arme el circuito de la figura 1 en su protoboard


Figura 1. Circuito de prueba de registros para la transferencia paralela.

3 PASO: conecte los diodos Leds con su respectiva resistencia de 330


en cada salida tal como se puede observar en la figura 1, para verificar la
transferencia de la palabra de 4 bits.

4 PASO: ingrese los datos al registro por las entradas D seleccionando los
niveles indicados en la tabla I.

Tabla I. Tabla de datos de ingreso del circuito de transferencia de datos


paralela.

ENTRADAS
D3 D2 D1 D0
1 0 1 1

5 PASO: ajuste en el generador estable una frecuencia de 1Hz y conecte al


ingreso de la entrada CLK del circuito de la figura 1.

6 PASO: compruebe el cumplimiento de la tabla II conectado el


generador estable.

Tabla II. Tabla de estados de circuito de transferencia paralela.


ENTRAD SALIDA SALIDA
AS S1 S2
CL D3 D D D Q!3 Q! Q! Q! Q2 Q2 Q2 Q2
K 2 1 0 2 1 0 6 5 4
7
| 0 0 0 0 0 0 0 0 0 0 0 0
| 1 0 1 1 0 0 0 0 0 0 0 0
| 1 0 1 1 1 0 1 1 0 0 0 0
| 1 0 1 1 1 0 1 1 1 0 1 1
| 1 1 0 0 1 0 1 1 1 0 1 1
| 1 1 0 0 1 1 0 0 1 0 1 1
| 1 1 0 0 1 1 0 0 1 1 0 0
En esta prctica disearemos un circuito lgico con unas compuertas bsicas,
con tabla de verdad, funcin booleana y los circuitos tanto en el software
(multisim) como en fsico, para la prctica se tendr que hacer, de uso
prctico y la forma que se usan los registros de desplazamiento en paralelo.

6a. Sugerencias Didcticas:


Investiga en Manuales de componentes los data sheet de los C.I. ms
comunes en con registros de desplazamiento en paralelo como el anillo y
Johnson con tecnologa TTL para que cuando los compres no salgan muy
caros; tambin si el tiempo lo permite investiga la manera que se hace la
transferencia en paralelo universal con los registros de desplazamiento.
6b .Reporte del Alumno:

6.1. Arma los circuitos que se te sugieren adems los que a continuacin se
muestran tanto en protoboard como en simulacin usando Multisim o Proteus:
Comprende la importancia del funcionamiento de los registros de corrimiento
paralelo. Tambin estudia los tipos de compuertas existentes y realiza la
configuracin adecuada de un circuito. Por tanto comprendes la diferencia del
funcionamiento de cada una de las compuertas bsicas con registros y circuitos
que el asesor te indique no olvides incluir las evidencias fsicas con fotos
agregadas al reporte.

6.2. Implementacin:

Se disea un circuito lgico secuencial en Multisim:

6.3. Arma circuito de desplazamiento a la izquierda

6.3.1. Proceso de operacin.

1 PASO: identifique las terminales del dispositivo C.I. 74LS74 en el manual

de componentes electrnicos ECG o NTE.

2 PASO: arme el circuito de la figura 2 en su protoboard.

Figura 2. Circuito de prueba de registros de desplazamiento a la izquierda.

3 PASO: ingrese los datos al registro de desplazamiento a la izquierda porlas


entradas asncronas PR y CLR al mismo tiempo de acuerdo a la tablaIII.

Tabla III. Tabla de estados de circuito de desplazamiento.


ENTRADAS ASINCRONAS
PR3/CLR3 PR2/CLR2 PR1/CLR1 PR0/CLR0
1 0 1 1

4 PASO: conecte a la entrada indicada con CK un generador monoestable con


ancho de pulso de 5 segundos.

5 PASO: verifique el funcionamiento del circuito y el cumplimiento de la tabla


de valores, tabla IV.

Tabla IV. Tabla de estados de circuito de desplazamiento a la izquierda.

ACCION Q3 Q2 Q1 Q0
Clear 0 0 0 0
Carga de 1 0 1 1
datos
1 pulso 0 1 1 0
2 pulso 1 1 0 0
3 pulso 1 0 0 0
4 pulso 0 0 0 0
S1

Tecla = A U3
16 R3
R2 7 VCC 13
A OA
330 1
2 B OB
12
11 220
C OC CA
6 10
D OD 9
3 OE 15 R4
V1 5 ~LT OF 14
5V 4 ~RBI OG U2
R1 8 ~BI/RBO 220
GND
220 AB CDE FG
74LS47N R5

220
C2 8
U1 LED1 R6
VCC
100F 4
RST OUT
3 U4 220
C1 7 14 5
DIS 1 INA VCC 12
6 INB QA 9 R7
THR 2 QB 8
10nF 2 3 R01 QC 11
TRI R02 QD 220
5 6
CON 7 R91 R8
10 R92
GND GND
220
1 LM555CN 74LS90N
R9

220

Contador Ascendente Digital.


R2
330

U3A U4B U5B U6B


14 1J 1Q 12 7 2J 2Q 9 7 2J 2Q 9 7 2J 2Q 9
V1 1 1CLK 5 2CLK 5 2CLK 5 2CLK
3 1K ~1Q 13 10 2K ~2Q 8 10 2K ~2Q 8 10 2K ~2Q 8
12V
2 ~1CLR 6 ~2CLR 6 ~2CLR 6 ~2CLR
R1
220
74LS73D 74LS73D 74LS73D 74LS73D

C2 8
U1
VCC
100F 4
RST OUT
3
C1 7
DIS LED1 LED2 LED3 LED4
6
THR
10nF 2
TRI
5
CON
GND R3 R4 R5 R6
1 LM555CN 330 330 330 330

Contador Binario Ascendente.

7. Resultados y Conclusiones:

8. Bibliografa:
1. Electrnica Teora de circuitos.
https://es.scribd.com/.../electro teo-de-circuitos-boylestad-10ed-pdf17 feb.
2014 - BOYLESTAD, ROBERT L. Dcima Edicin.

2. Principios de Electrnica

Ed. Mc. Graw Hill .Malvino Bates/ Sptima Edicin/2011

3. Prcticas de Electrnica

Ed. Mc. Graw Hill. Angulo, Muoz, Pareja. /quinta edicin/2012

4. Amplificadores Operacionales y Circuitos Integrados Lineales.


Ed. Prentice Hall. Cuarta Edicin. /Coughlin Discoll. /2012

5. Consultas en lnea:

http://agamenon.tsc.uah.es/Asignaturas/ittse/asc/apuntes/Tema3.pdf
http://www.unicrom.com/Art_AmpOpIni_naciydesa.asp
http://www.unicrom.com/Tut_amplificador_diferencial.asp
http://es.wikipedia.org/wiki/Amplificador_operacional
http://www.qi.fcen.uba.ar/materias/iqi/opamp1.html#El diferenciador
6. Prcticas de Laboratorio de Electrnica Digital.PDF
http://panamahitek.com/control-de-display-7-segmentos-mediante-pulsadores/

Вам также может понравиться