Вы находитесь на странице: 1из 13

1) OBJETIVOS:

- Identificar los circuitos integrados de tecnologa digital.


- Comprobar el funcionamiento de los circuitos integrados TTL y CMOS.
- Practicar el uso del manual de circuitos integrados y la terminologa empleada.
- Simular el comportamiento de los circuitos lgicos pedidos.
- Verificar experimentalmente los datos obtenidos de las simulaciones.

2) FUNDAMENTO TERICO:

Introduccin
Los circuitos electrnicos se dividen en dos categoras: digitales y analgicos.
- La electrnica digital utiliza magnitudes digitales que toman valores discretos.
- La electrnica analgica emplea magnitudes analgicas que toman valores
continuos.

En las aplicaciones electrnicas, los datos digitales se pueden procesar de forma


ms fiable que los datos analgicos. Cuando es necesario su almacenamiento, el
ruido (fluctuaciones de tensin no deseadas) no afecta a las seales digitales tanto
como a las seales analgicas.

Seales Digitales
- La informacin binaria que manejan los sistemas digitales aparece en forma de
seales digitales que representan secuencias de bits. Cuando la seal est a nivel
ALTO, se representa con 1 binario, mientras que si la seal est a nivel BAJO, lo
indica un 0 binario. Cada bit dentro de una secuencia ocupa un intervalo de tiempo
definido denominado periodo del bit. En los sistemas digitales, todas las seales se
sincronizan con una seal de temporizacin bsica de reloj. El reloj es una seal
peridica en la que cada intervalo entre impulsos (el periodo) equivale a la duracin
de 1 bit.
lgebra de Boole
- Hacia 1850, el matemtico y lgico irlands George Boole (1851- 1864), desarroll
un sistema matemtico para formular proposiciones lgicas con smbolos, de
manera que los problemas pueden ser escritos y resueltos de una forma similar al
lgebra tradicional. El lgebra de Boole se aplica en el anlisis y el diseo de los
sistemas digitales. Una variable booleana es cualquier smbolo que en un instante
determinado slo puede tomar uno de dos valores: 0 y 1. Existen varios tipos de
circuitos lgicos que se utilizan para implementar funciones lgicas u operaciones
lgicas. Estos circuitos son los elementos bsicos que constituyen los bloques sobre
los que se construyen sistemas digitales ms complejos, como por ejemplo una
computadora.

Variables y funciones lgicas:


Variable Lgica
- Representa un suceso o magnitud que toma valores entre dos posibles.
- Los dos valores son excluyentes entre ellos.
- Los dos valores se expresan mediante proposiciones.
- Las proposiciones se pueden clasificar como verdaderas o como falsas.

Funciones Lgicas
- Cuando se combinan proposiciones se forman funciones lgicas o proposiciones
lgicas.
- Por ejemplo: si la bombilla no est fundida y el interruptor est dado, la luz est
encendida.
- Las dos primeras proposiciones son las condiciones de las que depende la
proposicin la luz est encendida. sta es cierta slo si las dos primeras lo son.
- Por tanto, una funcin lgica calcula el valor de una variable (dependiente) a
partir de otra u otras variables (independientes).

Puertas Lgicas
Las puertas lgicas son circuitos electrnicos capaces de realizar operaciones lgicas
bsicas. Por ejemplo, para realizar la operacin producto utilizamos un circuito
integrado a partir del cual se obtiene el resultado S = A B (Puerta AND)
En apariencia, las puertas lgicas no se distinguen de otro circuito integrado
cualquiera. Slo los cdigos que llevan escritos permiten distinguir las distintas
puertas lgicas entre s o diferenciarlas de otro tipo de integrados.

Puerta OR

La seal de salida se activa si se enciende cualquiera de las seales de


entrada. Equivale a la suma lgica S = A + B y se corresponde con la siguiente
tabla de la verdad (para dos entradas) y y al siguiente circuito elctrico:

La puerta OR se representa mediante estos dos smbolos (el de la izquierda es


el normalizado):

Puerta NOT

La seal de salida se activa al apagarse la de entrada. Es la inversa.

Equivale a la negacin o inversin S = A' y se corresponde con la siguiente


tabla de la verdad (para una entrada) y al siguiente circuito elctrico:
La puerta NOT se representa mediante estos dos smbolos (el de la izquierda
es el normalizado).

Puerta NAND

La seal de salida se activa siempre que no se activen todas las de entrada.


Equivale a combinar una puerta AND y una NOT.

Equivale al inverso del producto lgico S = (AB)' y se corresponde con la


siguiente tabla de la verdad y al siguiente circuito elctrico:

La puerta NAND se representa mediante estos dos smbolos (el de la izquierda


es el normalizado). Es una de las puertas ms fciles de encontrar y de uso
ms comn:

Puerta NOR

La seal de salida se activa cuando todas las seales de entrada estn


inactivas. Equivale a combinar una puerta OR y una NOT.

Equivale al inverso de la suma lgica S = (A+B)' y se corresponde con la


siguiente tabla de la verdad y al siguiente circuito elctrico:
La puerta NOR se representa mediante estos dos smbolos (el de la izquierda
es el normalizado). Es una de las puertas ms fciles de encontrar y de uso
ms comn:
3) MATERIALES:

- Fuente de alimentacin regulada variable +5 VDC


- 02 protoboards
- 01 alicate de punta
- 01 alicate de corte
- Cable para conexiones
- Resistencias de 330 Ohm y 0.25 Watts
- Diodos LED
- Osciloscopio
- Multmetros
a) Niveles lgicos TTL:
En todos los circuitos digitales prcticos los estados lgicos 1 y 0 se implementan
con niveles de voltaje. Estos niveles tienen rangos muy definidos, separados por
una zona de valores invlidos como se muestra en la figura siguiente:

En esta figura, el nivel bajo vlido es el rango de voltajes entre V0 y V1,


mientras que el nivel alto vlido es el rango de voltajes entre V2 y V3. Los
voltajes superiores a V3 o inferiores a V0 son generalmente dainos para los
dispositivos digitales y deben evitarse. Generalmente, V0 corresponde a un
nivel de 0 voltios y V3 al valor del voltaje de alimentacin (5V, 9V, etc.).
La zona de niveles invlidos entre V1 y V2 es crtica. En esta rea los circuitos
digitales trabajan en forma errtica porque no saben qu hacer. Un voltaje en
ese rango pude ser interpretado como un 1 lgico o como un 0 lgico o no
producir efecto alguno. Los niveles de voltaje en circuitos integrados digitales
varan de acuerdo con la familia lgica (TTL o CMOS) a la que pertenece el
dispositivo.
Tensin de alimentacin nominal de +5V. Los circuitos TTL en general pueden
operar con tensiones de CC entre 4.75 y 5.25 V pero el valor nominal de la
tensin de trabajo es +5 V. Por esta razn, los aparatos que incluyen circuitos
integrados TTL se deben alimentar con una fuente regulada de 5 voltios.
Niveles de voltaje de 0 a 0.08 V para el estado bajo y de 2.4 a 5.0 V para el
estado alto. En general, los circuitos TTL interpretan cualquier voltaje entre 0 y
0.8V como un cero (0) lgico o bajo y cualquier voltaje entre 2.4 y 5V como un
(1) lgico o alto. El mximo voltaje positivo que puede aplicarse a una entrada
TTL es +5.5V y el mximo negativo es -0.5V. Al excederse estos parmetros, los
dispositivos TTL generalmente se destruyen.
b) Niveles lgicos CMOS:
La siguiente figura hace un resumen de los niveles de tensin admisibles y
prohibidos entre una salida CMOS y las entradas provenientes de otros
dispositivos similares que estn conectadas a ella. Se representan, all, los
diferentes valores de tensin que tendran dos compuertas que se
interconectan entre s.
El diagrama de tensiones de la izquierda representa los distintos niveles de
tensin que la salida de una de las compuertas puede tener en ambos niveles
lgicos de funcionamiento.
Para el nivel lgico alto, la salida vara, generalmente, entre casi 5,00 V y 4,95
V, como mnimo. Para el nivel lgico bajo, suele encontrarse comprendida
entre 0 V y 0,05 V, como mximo.
En el diagrama de tensiones de la derecha se representan los distintos niveles
de tensin que la entrada de la otra compuerta considera como vlidos para
interpretar un nivel alto o bajo.
La zona superior, indicada como Zona de interpretacin segura de nivel lgico
1, delimita el rango de niveles de tensin en el que la entrada puede
interpretar correctamente un 1 lgico. Esta zona abarca desde los 3,50 V
hasta los 5,00 V.
La zona inferior, indicada como Zona de interpretacin segura de nivel lgico
0, de igual manera, define el rango de niveles de tensin en el que la
entrada puede interpretar correctamente un 0 lgico. Esta zona est
comprendida entre los valores de 0 V hasta los 1,50 V.
c) Inmunidad al ruido
Mide la sensibilidad de un circuito digital al ruido electromagntico ambiental.
La inmunidad al ruido es una consideracin importante en el diseo de
sistemas que deben trabajar en ambientes ruidosos como automviles,
mquinas, circuitos de control industrial, etc.

d) Margen de ruido
Las seales espurias se denominan ruido y algunas veces pueden ocasionar
que el voltaje en la entrada de un circuito lgico caiga por debajo de V IH (min) o
exceda VIL (mx.), lo que podra producir una operacin poco confiable.
El margen de ruido en estado alto se define:

VNH=VOH (min) - VIH (min)

El margen de ruido en estado bajo se define:

VNL=VIL (max) - VOL (max)

e) Disipacin de potencia
La disipacin de potencia esttica o reposo (con niveles lgicos constantes) se
define bajo condiciones de trabajo de un 50% o valor medio de las potencias
disipadas en la puerta bsica en los estados bajo y alto, es decir:

() + ()
=

Cuando una puerta est en conmutacin (supongamos por ejemplo que en su
salida cambia de estado con una frecuencia ) debe considerarse, adems, la
disipacin de potencia dinmica necesaria para la carga y descarga
completamente en cada ciclo en un valor de = , la energa que se
suministra desde la fuente de alimentacin es = 2, y la potencia
disipada dinmica es:

La disipacin de potencia dinmica es un problema en circuitos de


computadores y de comunicaciones de alta velocidad, donde se trabaja con
frecuencia de gigahercios.
Para reducir la disipacin de potencia dinmica se debe mantener una baja
capacidad de carga y reducir la amplitud de la tensin de alimentacin .
La potencia total disipada por la puerta, que ha de suministrar la fuente de
alimentacin , es la suma de la potencia disipada esttica y la dinmica.

f) Retardo de propagacin
Se define retardo de propagacin o como el tiempo que tarda una seal
en propagarse desde la entrada a la salida de una puerta bsica, o tambin
como el tiempo medio transcurrido desde que se produce una transicin a la
entrada de la puerta hasta que se refleja en su salida.
En la siguiente figura se observa el pulso de entrada en un inversor lgico y la
salida resultante. Observe que el pulso de entrada cambia de estado de forma
gradual. La seal de entrada es suministrada por la salida de un circuito que
debe cargar o descargar la capacidad de entrada del inversor, por lo que en la
prctica no se producen cambios instantneos de la tensin de entrada.
Para la medida de los retardos de propagacin se toma como referencia el
instante del paso de las seales de entrada y salida por el punto medio de la
transicin entre niveles, es decir, cuando las seales Vi y Vo pasan por (VOL +
VOH)/2.

Obsrvese que en la seal de entrada Vi se indican los niveles de VOL y VOH que
corresponden a los niveles que define la puerta excitadora conectada a la
entrada Vi.
Se define :
+
=

g) Producto velocidad-potencia:
El producto retardo potencia = , se mide en pJ y representa la
energa que consume la puerta en cada ciclo a frecuencia mxima. Se usa para
comparar familias digitales como un factor de calidad: cuanto menor es el
producto, mejor es la calidad de la familia lgica.

h) Fan in y Fan out:


El fain-in mide el efecto de carga que presenta una entrada a una salida. Cada
entrada de un circuito TTL estndar se comporta como una fuente de corriente
capaz de suministrar 1.8 mA. A este valor de corriente se le asigna un fan-in de
1.
El fan-out mide la capacidad de una salida de manejar una o ms entradas.
Cada salida de un circuito TTL estndar se comporta como un disipador de
corriente capaz de aceptar hasta 18 mA, es decir de manejar hasta 10 entradas
TTL estndares. Por tanto, el fan-out de una salida TTL estndar es 10.
Existen dispositivos TTL especiales llamados buffers (separadores) y drivers
(manejadores) que tienen fan-outs de 30, 50 e incluso 100. Se utilizan en
aplicaciones donde una determinada lnea de salida debe manejar al mismo
tiempo un gran nmero de lneas de entrada. Los buffers y drivers se estudian
en detalle en las lecciones 6 y 8.
4. PROCEDIMIENTO:

1. Del manual de C.I defina lo siguiente:

a) Niveles lgicos TTL.


b) Niveles lgicos CMOS.
c) Inmunidad al ruido.
d) Margen de ruido.
e) Disipacin de potencia.
f) Retardo de propagacin.
g) Producto velocidad-potencia.
h) Fan in y Fan out.

2. Obtenga la curva de transferencia de la puerta NAND a partir del C.I. 74LS00:

3. Utilizando el manual de C.I. TTL, verifique en el laboratorio la lgica de


funcionamiento de los siguientes C.I. verificando su tabla de funcionamiento:

4. Implemente en el laboratorio el circuito lgico mostrado y haciendo uso de una


tabla de combinaciones hallar el valor de f (w, x, y, z). Verifique los valores
tericos con los obtenidos en el laboratorio. Considere la entrada w la ms
significativa.

5. Obtenga la curva de transferencia de la puerta en el osciloscopio:


6. Para los circuitos que se muestran en las figuras 1 y 2, encuentre su tabla de
combinaciones, determine qu tipo de compuerta son y a qu familia lgica
pertenecen.

7. Usando el circuito de la figura, ajuste P1 para que VIL sea 0,8 v. Ajuste P2 para
que IOH sea 400uA. Medir VOH = ________________. Ponga el miliampermetro
en el pin

Вам также может понравиться