Академический Документы
Профессиональный Документы
Культура Документы
Vamos a disear el divisor 4bits/2bits con un circuito combinacional partiendo del siguiente
diagrama de bloques
0 0 3 2 1 0
1
Bloque base 3
0
1
2
0
1
1
0
1
0
0
2 1 0
1
0
1 0
Si no = 2 1 0 1 0 = 1
Para
1 0
00 01 11 10
00 1 1 1 1
01 0 1 1 1
1 0 11 0 0 1 0
10 0 0 1 1
2
1 0
00 01 11 10
00 1 1 1 1
01 1 1 1 1
1 0
11 1 1 1 1
10 1 1 1 1
2
=
1 0 + 1 0 +
1 0 +
1 0 + 1
0 + 2
Para
1 0
00 01 11 10
00 0 1 1 0
01 0 0 0 1
1 0
11 0 1 0 0
10 0 1 1 0
2
1 0
00 01 11 10
00 0 1 1 0
01 1 0 0 1
1 0
11 1 0 0 1
10 0 1 1 0
2
0 0 + 0
0 = 2 ( 0 ) + 0 0 + 1
2 ( 1 0 1
1 0 + 0 )
Para
1 0
00 01 11 10
00 0 0 1 1
01 0 0 1 0
1 0
11 0 0 0 1
10 0 0 0 0
2
1 0
00 01 11 10
00 0 0 1 1
01 1 0 1 0
1 0
11 0 1 0 1
10 1 1 0 0
2
1 =
1 1 0 +
1
0 1 + 1 0
1 1 0
0 + 2 ( 0 0 + 1
1 + 1 0 1
1 0 + 0 )
Y en su conjunto tenemos el restador
Grfica del ejercicio N9 del informe 2
El diseo de cada Pmos y Nmos a sido tal hemos elegido un valor de W y L adecuados para que de
esta manera la seal de salida pueda tener un frecuencia igual al doble de la entrada