Вы находитесь на странице: 1из 20

Rafael Oliva Huerta 209071741

Clasificacin de los Convertidores DAC

Segn las caractersticas de la seal de entrada digital

Codificacin: Cdigo: Binario Natural


BCD

Signo Positivo
Positivo y negativo Valor absoluto y signo
Complemento a 1
Complemento a 2
Desplazamiento del cero

Formato: Serie
Paralelo

Almacenamiento Sin latch (cerrojo)


Con latch

Segn las caractersticas de la seal analgica de referencia

Referencia fija
Referencia Variable (unipolar o bipolar).
1
Rafael Oliva Huerta 209071741

Segn la funcin de transferencia

Lineal
Logartmica
Exponencial

Segn el mtodo de conversin

Directo Red Lineal

Red ponderada Simple


Compuesta

Red R-2R Suma de corrientes


Suma de Tensiones

Indirecto Multiplicador de relacin de impulsos


Convertidor con PCM Mediante muestreo y retencin (S&H)
Mediante filtro paso-bajo

Segn la seal obtenida en la salida

Tensin
Corriente

Parmetros importantes de un DAC: Rango de salida, Resolucin (1 LSB), Tiempo de conversin.

2
Rafael Oliva Huerta 209071741

Errores que se producen en el funcionamiento de un DAC

Error de asimetra, o desplazamiento del cero.

Se debe principalmente a la utilizacin de operacionales con error de offset. Se


puede corregir ajustando al mnimo el offset del operacional

Error de ganancia, o pendiente incorrecta.

En los DACs que emplean un operacional y una resistencia de realimentacin para


obtener la seal de salida, el problema se suele deber a un valor errneo de dicha
resistencia. El valor errneo puede ser debido a utilizar una resistencia con excesiva
tolerancia, o a la variacin de su valor por cambios de temperatura y/o envejecimiento
de la resistencia.

Error de linealidad.

En general, se produce por errores en los valores de las resistencias empleadas


en el circuito, especialmente en las redes de resistencia. Se deben emplear
resistencias con baja tolerancia y poca dependencia con la temperatura.
Es el ms difcil de corregir.
3
Rafael Oliva Huerta 209071741

Convertidor DAC con multiplexor analgico y red lineal.

Inconvenientes:
Gran nmero de resistencias, y multiplexor
complejo

Ejemplo para 8 bits: 256 resistencias y un MDX


con 256 entradas !

n Vref
Vo N
2

N indica el nmero de bits (3 en este ejemplo).

n es el valor numrico de entrada (D2 D1 D0).

4
Rafael Oliva Huerta 209071741

Potencimetros digitales.

1) Reemplazan a los
potencimetros mecnicos en las aplicaciones de ajuste y calibracin.

2) Se basan en el DAC con multiplexor analgico y red lineal.

3) Aaden una interfaz serie (I2C, SPI) y una memoria voltil o no voltil.

4) El valor numrico enviado al potencimetro digital, define la posicin del contacto


mvil (wiper).

5
Rafael Oliva Huerta 209071741

Convertidor DAC realizado con conmutadores analgico y resistencias


ponderadas:

Este ejemplo tiene 8 bits.

En general:

n Vref
Vo N 1
2
N es el nmero de bits

n es el valor digital

Ejemplo: N=8 Vref= -1 V


Con n=0 , Vo= 0
Con n=64 , Vo= 0,5 V
Con n=128 , Vo= 1 V Inconvenientes:
Con n=255 , Vo= 1,9921875 V (casi 2 V) Resistencias de valores muy dispares.
6
Rafael Oliva Huerta 209071741

Variante del anterior DAC, que no precisa grandes diferencias en los valores de
las resistencias:

Las tensiones V7 , V6 , V5, V4 , V3 ,


V2 , V1 , V0 , slo pueden adoptar
los valores 0 V.

V7 V6 V V
Itotal 5 4 I
R 2R 4R 8R

7
Rafael Oliva Huerta 209071741

El circuito se puede dividir en dos bloques:

El primer bloque incluye las 4 resistencias R, 2R, 4R y 8R de la parte superior, Rf,


y el operacional.

El segundo bloque incluye las 4


resistencias R, 2R, 4R y 8R de la
parte inferior, y la resistencia 8R
desplazada a la derecha.

El primer bloque es similar al del


DAC estndar con resistencias
ponderadas. Por lo tanto, se centra
el estudio sobre el segundo bloque.
El siguiente esquema facilita el
clculo de I.

8
Rafael Oliva Huerta 209071741

La corriente I se puede expresar en funcin de Vx y R (ley de Ohm en la resistencia


8R):
Vx Vx
I o bien 8I (expresin 1)
8R R
La corriente I tambin se puede expresar como suma de las corrientes parciales:
V3 V x V2 V x V1 V x V0 V x
I
R 2R 4R 8R
La expresin anterior se puede mostrar agrupando la dependencia de Vx al final:

(bloque A) (bloque B)
V3 V2 V V V V V V
I 1 0 x x x x
R 2R 4R 8R R 2R 4R 8R
Utilizando la expresin 1, el bloque B queda como:

8I 4I 2I I o simplemente -15I

9
Rafael Oliva Huerta 209071741

Con lo que queda: (bloque A) (bloque B)

V3 V2 V1 V0
I 15I
R 2R R 8R
Agrupando los trminos en I:
V3 V2 V1 V0
16I
R 2R 4R 8R
y despejando I:
V3 V2 V1 V0
I
16R 32R 64R 128R

que es el resultado del segundo bloque.

Completando con el primer bloque:

V V V V V V V V
Itotal 7 6 5 4 3 2 1 0
R 2 R 4 R 8R 16R 32R 64R 128R

10
Rafael Oliva Huerta 209071741

DAC con red R-2R utilizando el mtodo de suma de tensiones:

El DAC se puede
representar de la
siguiente forma, donde
los generadores Vo, V1,
etc. sustituyen a los
conmutadores.

11
Rafael Oliva Huerta 209071741

El bloque de la izquierda se
puede simplificar utilizando
Thevenin, quedando como el
central. A continuacin se
aade la siguiente R en serie:

El proceso sigue as,


siguiendo la flecha:

12
Rafael Oliva Huerta 209071741

Y sigue...

Se obtiene la expresin de la
tensin de salida en funcin de los
valores de V0, V1, V2 y V3.

Los pesos son los correctos.

13
Rafael Oliva Huerta 209071741

DAC con red R-2R en el modo de suma de corrientes:

Vref
Vo n N
2

14
Rafael Oliva Huerta 209071741

Modificacin del DAC anterior, para poderlo utilizar en modo bipolar:

Ejemplo, N=3 y Vref=4V,


n va de 0 a 7
n=0, Vo=-4
n=4, Vo= 0
n=7, Vo= +3

Vref
Vo1 n N tomado de Vo de la pgina anterior
2
n
Vo Vref 2 Vo1 Vref N 1 1
2

n = valor digital N= nmero de bits

15
Rafael Oliva Huerta 209071741

Modificacin del DAC unipolar anterior para obtener una conversin divisiva:

2 N Vref
Vo
n

16
Rafael Oliva Huerta 209071741

Convertidor DAC mediante conversin indirecta de frecuencia variable

Vref

Entrada Mux Filtro paso


digital Vo
bajo

Generador de Divisor
impulsos programable

El generador de impulsos genera una onda cuadrada de reloj.

El divisor programable digitalmente elimina ciertos pulsos del reloj.

El filtro paso bajo recibe una cadena de impulsos (incompletos) que se repiten
cclicamente. Los impulsos tienen un nivel alto Vref y un nivel bajo de valor cero.
La salida del filtro (Vo) es prcticamente un nivel de continua, aunque existe un
pequeo rizado. El valor de Vo es proporcional a la entrada digital.
17
Rafael Oliva Huerta 209071741

Convertidor DAC mediante conversin indirecta de ancho de impulso variable

Vref

Mux Filtro paso


Entrada Vo
bajo
digital
Compa-
rador
Contador

Generador de
impulsos

El comparador digital activa la entrada Vref mientras el contador no supera a la


entrada digital.
Cuando el contador supera a la entrada digital, el Mux conmuta al nivel cero.
En Vo se obtiene un nivel de continua proporcional a la entrada digital, con un
pequeo rizado.
18
Rafael Oliva Huerta 209071741

Tabla comparativa de convertidores DAC

Tipo de convertidor Precisin (LSB) Velocidad (orientativa)


Resistencias ponderadas Baja 10 ns
R-2R , MUX analgico Alta 100 ns
Mtodos indirectos Media-alta 1 ms

19
Rafael Oliva Huerta 209071741

Bibliografia:

ELECTRNICA INTEGRADA
Libro de Jacob Millman; Christos C. Halkias

Вам также может понравиться