Вы находитесь на странице: 1из 19

UNIVERSIDAD NACIONAL MAYOR DE SAN MARCOS

(Universidad del Per, Decana de Amrica)


FACULTAD DE INGENIERA ELECTRNICA, ELCTRICA Y
TELECOMUNICACIONES

Noriega Quiroga, Javier Gustavo 13190155

Curso Tema

Niveles de voltaje TTL y Circuitos lgicos


Circuitos Digitales I
bsicos

Informes Fecha Nota

Informe Previo
Realiza Entrega

Nmero

25/08/15 01/09/15
1

Grupo Profesor

4 Ing. Oscar Casimiro Pariasca


UNIVERSIDAD NACIONAL MAYOR DE SAN MARCOS

FACULTAD DE INGENIERIA ELECTRONICA Y ELECTRICA

LABORATORIO CIRCUITOS DIGITALES I Gua N1

Prof.: Ing. Oscar Casimiro Pariasca

I. Tema: Niveles de voltaje TTL y circuitos lgicos bsicos

II. Objetivos:

Verificar y medir los niveles de voltaje en TTL.


Verificar la tabla de verdad de diversos circuitos lgicos bsicos TTL.
Verificar la habilitacin/inhabilitacin de puertas lgicas

III. Elementos requeridos:

CI. TTL 7400, 7402, 7404, 7408, 7432, 7486.


Leds x 4, R x 4 =120 ohm, 390 ohm, 3.9K ohm
1 diodo de cristal o 1N4004
Equipos: Fuente de voltaje +5 Vcc, Multmetro, osciloscopio, generador de pulsos

IV. Cuestionario Previo:

1. Concepto de sistema analgico y sistema digital. Seal analgica y


seal digital.

Los circuitos electrnicos se pueden dividir en dos amplias categoras: digitales y


analgicos. La electrnica digital utiliza magnitudes con valores discretos, mientras que
la electrnica analgica emplea magnitudes con valores continuos.

Un sistema digital es cualquier dispositivo destinado a la generacin, transmisin,


procesamiento o almacenamiento de seales digitales. Tambin un sistema digital es
una combinacin de dispositivos diseado para manipular cantidades fsicas
o informacin que estn representadas en forma digital; es decir, que slo puedan
tomar valores discretos.
La mayora de las veces estos dispositivos son electrnicos, pero tambin pueden ser
mecnicos, magnticos o neumticos.
Para el anlisis y la sntesis de sistemas digitales binarios se utiliza como herramienta
el lgebra de Boole.
Los sistemas digitales pueden ser de dos tipos:
Sistemas digitales combinacionales: Son aquellos en los que la salida del sistema slo
depende de la entrada presente. Por lo tanto, no necesita mdulos de memoria, ya que
la salida no depende de entradas previas.

Sistemas digitales secuenciales: La salida depende de la entrada actual y de las


entradas anteriores. Esta clase de sistemas necesitan elementos de memoria que
recojan la informacin de la 'historia pasada' del sistema.

Para la implementacin de los circuitos digitales, se utilizan puertas lgicas (AND, OR y


NOT) y transistores.

Se dice que un sistema es analgico cuando las magnitudes de la seal se representan


mediante variables continuas, esto es anlogas a las magnitudes que dan lugar a la
generacin de esta seal. Un sistema analgico contiene dispositivos que manipulan
cantidades fsicas representadas en forma analgica. En un sistema de este tipo, las
cantidades varan sobre un intervalo continuo de valores.
As, una magnitud analgica es aquella que toma valores continuos. Una magnitud
digital es aquella que toma un conjunto de valores discretos.
La mayora de las cosas que se pueden medir cuantitativamente aparecen en
la naturaleza en forma analgica. Un ejemplo de ello es la temperatura: a lo largo de un
da la temperatura no vara entre, por ejemplo, 20 C o 25 C de forma instantnea, sino
que alcanza todos los infinitos valores que entre ese intervalo. Otros ejemplos de
magnitudes analgicas son el tiempo, la presin, la distancia, el sonido.

-Seal Analgica
Una seal analgica es un voltaje o corriente que vara suave y continuamente. Una
onda senoidal es una seal analgica de una sola frecuencia. Los voltajes de la voz y
del video son seales analgicas que varan de acuerdo con el sonido o variaciones de
la luz que corresponden a la informacin que se est transmitiendo.
-Seal Digital
Las seales digitales, en contraste con las seales analgicas, no varan en forma
continua, sino que cambian en pasos o en incrementos discretos. La mayora de las
seales digitales utilizan cdigos binarios o de dos estados.

2. Circuitos lgicos integrados: TTL y CMOS. Definir los niveles de


voltaje y valores: VIH, VOL, VIL, VOH.

Las caractersticas de un circuito digital se usan con el fin de comparar las compuertas
de las distintas familias lgicas. Estas se listan a continuacin:
Fan Out (Cargabilidad de salida): Es el mximo nmero de cargas que pueden ser
gobernadas en la salida de la compuerta sin alterar su operacin normal.
Fan In (Cargabilidad de entrada): Es el mximo nmero de entradas que puede tener
una compuerta.
Tensin de Umbral: Una curva de transferencia de una puerta lgica inversora se
muestra en la figura 9.1.1. En la figura se distinguen dos tensiones de umbral; la primera
para el estado lgico cero (Vu, 0) y la segunda para el estado lgico uno (Vu, 1). Los
puntos de pendiente -1 representan estas tensiones de umbral. Por lo tanto, la tensin
de umbral es la tensin en la que la compuerta comienza a cambiar de estado lgico.
Margen de ruido: Es el lmite de tensin de ruido admisible a la entrada del elemento
lgico, sin registrar cambios en el estado de la salida. Existen dos mrgenes de un
ruido, uno para el estado lgico uno y otro para el estado lgico cero.

Vsal, 0 mx = Mxima tensin en la salida de una compuerta cuando su estado lgico es


cero y con cargabilidad de salida mxima.

Vsal, 1 mn = Mnima tensin a la salida de una compuerta cuando su estado lgico es uno y
con cargabilidad mxima posible.

Vu, 0 = Tensin de umbral del estado lgico de entrada cero.

Vu, 1 = Tensin de umbral del estado lgico de entrada uno.

En circuitos digitales es comn conectar dos puertas de las mismas caractersticas, una
enseguida de otra, tal como indica la siguiente. Por consiguiente, la tensin mxima de
entrada en estado cero VE,0mx, es equivalente a la mxima tensin de salida en
estado cero Vs,0 mx. De igual forma, la tensin mnima de entrada en estado uno
VE,1mn es igual a la tensin mnima de salida en estado uno Vs,1 mn.
Los mrgenes de ruido se definen de la forma siguiente:

Margen de ruido en estado cero a la entrada: Es la diferencia entre Vu, 0 y VE,0 mx.

M0 = Vu, 0 - VE,0mx = Vu, 0 - Vs,0 mx

Margen de ruido en estado uno a la entrada: Es la diferencia entre VE,1mn y Vu, 1.

M1 = VE,1mn - Vu, 1 = Vs,1 mn - Vu, 1

Tiempo de programacin medio (TPD): Es el tiempo de retardo promedio en la


transicin de una seal de la entrada a la salida en los casos que esta pasa del estado 1 a
0 y viceversa.
Potencia disipada: Es la potencia consumida por la compuerta. La disipacin de
potencia en funcin de la frecuencia de una compuerta TTL es constante dentro del
rango de operacin. En cambio, la compuerta CMOS depende de la frecuencia.

Producto potencia disipada-tiempo de propagacin: Es el producto de los dos tipos


de caractersticas mencionadas.
La velocidad de la compuerta es inversamente proporcional al retardo de propagacin.

Familia TTL (Lgica de Transistor - Transistor):


Esta fue la primera familia de xito comercial, se utiliz entre 1965 y 1985. Los circuitos
TTL utilizan transistores bipolares y algunas resistencias de polarizacin. La tensin
nominal de alimentacin de los circuitos TTL son 5 V DC.
Niveles Lgicos TTL:
En el estudio de los circuitos lgicos, existen cuatro especificaciones lgicos diferentes:
VIL, VIH, VOL y VOH.
En los circuitos TTL, VIL es la tensin de entrada vlida para el rango 0 a 0.8 V que
representa un nivel lgico 0 (BAJO). El rango de tensin VIH representa la tensiones
vlidas de un 1 lgico entre 2 y 5 V. El rango de valores 0.8 a 2 V determina un
funcionamiento no predecible, por lo tanto estos valores no son permitidos. El rango
de tensiones de salida VOL, VOH se muestra en la siguiente figura.

-Circuitos Lgicos CMOS (Metal xido Semiconductor Complementario):

La tecnologa CMOS es la ms utilizada actualmente para la construccin de circuitos


integrados digitales, como las compuertas, hasta los circuitos como las memorias y los
microprocesadores. La tensin nominal de alimentacin de los circuitos CMOS son +5
V y +3,3 V.

-Niveles Lgicos CMOS:

En la figura siguiente. se muestran las tensiones VIL, VIH, VOL, VOH vlidas para los
dispositivos CMOS de nivel +5 VDC.
3. Presente un resumen del sistema de numeracin binario. Muestre
otros sistemas de numeracin.

-Sistema Binario:

Se utiliza en los procesos de la electrnica digital, porque solo requiere dos dgitos el 0
y el 1. Con estos dgitos se representan las dos modalidades de un circuito Voltaje ALTO
(1) y BAJO (0) o, tambin, conectado o desconectado ON (1) y OFF (0).

En general se pueden escribir 2n 1 nmeros distintos. Donde N es el nmero de BITS.


Si tenemos 4 bits entonces podemos escribir 24 1 o sea 15 nmeros

-Conversin de Binario a Decimal:

Interpretar el nmero 3594

3 x 103 + 5 x 102 + 9 x 101+ 4 x 100 = 3.000 + 500 + 90 + 4 = 3.594

Interpretar el nmero binario 1 0 1 1 0

1 0 1 1 0

(1 x 24) + (0 x 23) + (1 x x22) + (1 x 21) + ( 0 x 21)

Convertir el nmero binario 1000111 en un nmero decimal

1 0 0 0 1 1 1

(1 x 26) + (0 x 25) + (0 x 24) + (0 x 23) + (1 x 22) + (1 x 21) + (1 x 20)

64 + 0 + 0 + 0 + 4 + 2 + 1

Sumando tenemos: 7110

-Conversin de un Nmero Decimal a Binario:

METODO 1. Utiliza una serie invertida formada por las potencias de 2, desde la potencia
0 hasta la potencia inmediatamente superior al nmero decimal que se desea convertir
a binario. Convertir el nmero 4510 a binario.
1 0 1 1 0 1

26 25 24 23 22 21 20

64 32 16 8 4 2 1

45 no contiene a 64 pero si contiene a 32

Restamos 32 de 45 y obtenemos 13 y colocamos a nivel de 25 el primer digito binario


que es un 1 por que es posible la resta.

13 no contiene a 16, pero si contiene a 8. Por tanto los dos nmeros binarios siguientes
son 0 y 1.

Restamos ahora 8 de13 y obtenemos 5. Por tanto el siguiente binario es 1

Restamos 4 de 5 y obtenemos 1. Por tanto el siguiente binario es 1.

El residuo 1 no contiene a 2. Por tanto el siguiente binario es 0

Restamos 1 de 1 y obtenemos 0. Por tanto el ltimo digito es 1.

METODO 2. Utiliza la divisin sucesiva entre 2 ignorando los residuos y anotando 1 si


hay residuo o 0 si no hay residuo. Luego se lee hacia arriba el nmero binario.

Convertir en nmero binario el decimal 45

45/2 =22 hay residuo 1

22/2 = 11 no hay residuo 0

11/2 = 5 Hay residuo 1 Entonces 4510 es en binario 1011012

5/2 = 2 Hay residuo 1

2/2 = 1 No hay residuo 0

= 0 Hay residuo 1

-Sistema Numrico Octal:

Es un sistema numrico de base ocho. Para contar en octal, se inicia la primera columna
y se cuenta desde cero hasta siete. Luego la primera columna reinicia con cero y la
segunda columna inicia con uno.

Interpretar el nmero 64058


6 4 0 5

6 x83 + 4 x82 + 0 x 81 + 5 x 80

6 x 512 + 4 x 64 + 0 x 8 + 5 x 1

3072 + 256 + 0 +5

Sumando los valores tenemos la cifra de 333310

-Comparacin de los Nmeros Decimal, Binario y Octal:

Decimal Binario Octal

0 000 0

1 001 1

2 010 2

3 011 3

4 100 4

5 101 5

6 110 6

7 111 7

8 1000 10

9 1001 11

10 1010 12

11 1011 13

12 1100 14

-Conversin de un Binario a Octal:

El hecho de que tres bits binarios representen ocho dgitos octales distintos permite el
siguiente sistema de conversin.
Se divide en tres bits de derecha a izquierda al nmero binario Si es necesario se aaden
ceros al tro ms significativo para completarlo. Luego se emplean los factores de
ponderacin 4,2 y 1 para hacer la conversin.

La representacin de un binario de ocho bits puede hacerse con tres nmeros octales que
son ms fciles de manejar.

-Conversin de Octal a Binario:

Por cada dgito octal se escriben los tres dgitos binarios correspondientes.

El nmero octal 3062 se convierte as:

3 0 6 2

011 000 110 010

-Sistema Numrico Hexadecimal:

Tiene como base 16 dgitos, que son: 0 1 2 3 4 5 6 7 8 9 A B C D E y F

Interpretaremos el nmero hexadecimal A 6 F 016

A 6 F 0

10 x 163 +6 x 162 + 15 x 161 + 0 x 160

10 x 4096 + 6 x 256 + 15 x 16 + 0x1

40960 + 1536 + 240 + 0 = 4273610

Significa A6F016 = 4273610

COMPARACIN DE LOS NMEROS DECIMAL BINARIO Y HEXADECIMAL.

Decimal Binario Hexadecimal

0 0000 0

1 0001 1

2 0010 2

3 0011 3

4 0100 4
5 0101 5

6 0110 6

7 0111 7

8 1000 8

9 1001 9

10 1010 A

11 1011 B

12 1100 C

13 1101 D

14 1110 E

15 1111 F

16 10000 10

-Conversin de Binario a Hexadecimal:

Cuatro Bits corresponden a un dgito hexadecimal. O sea para contar desde cero hasta
F. Entonces formamos grupos de cuatro bits del nmero binario comenzando por la
derecha y convertimos al nmero hexadecimal correspondiente.

4. Cdigos binarios: explique las caractersticas del cdigo BCD.


Muestre otros cdigos binarios.

Las siglas B C D corresponden a BINARIAN CODIFIC DECIMAL. Cada dgito decimal est
representado por cuatro bits de acuerdo con el sistema de ponderacin 8, 4, 2, 1.

Con cuatro bits es posible contar de 0 a 15. Los seis nmeros posteriores al nueve no
son vlidos en B C D ya que no pueden convertirse en un solo dgito decimal.

El siguiente diagrama muestra los diferentes sistemas numricos y sus interrelaciones.


Las flechas indican la manera de convertir de un sistema a otro. No hay lugar a
convertir del sistema octal al BCD en forma directa; primero se convierte a binario
luego a decimal y luego a BCD.
5. El algebra de Boole: Presentar los postulados y teoremas.

Un lgebra de Boole es toda clase o conjunto de elementos que pueden tomar dos
valores perfectamente diferenciados, que designaremos por 0 y 1 y que estn
relacionados por dos operaciones binarias denominadas suma (+) y producto (.) (la
operacin producto se indica en general simplemente mediante la ausencia de smbolo
entre dos variables) lgicos que cumplen los siguientes postulados:

a) Ambas operaciones son conmutativas, es decir, si a y b son elementos del lgebra, se


verifica:

a+b=b+a a . b = b .a

b) Dentro del lgebra existen dos elementos neutros, el 0 y el 1, que cumplen la


propiedad de identidad con respecto a cada una de dichas operaciones:

0+a=a 1.a=a

c) Cada operacin es distributiva con respecto a la otra:

a . (b + c) = a . b + a .c a + (b . c) = (a + b) . (a + c)

d) Para cada elemento, a, del lgebra existe un elemento denominado, , tal que:

a+=1 a.=0

Este postulado define realmente una nueva operacin fundamental que es la inversin
o complementacin de una variable. La variable se encuentra siempre en un estado
binario contrario al de a.

La primera ecuacin expresa la imposibilidad de que a y tomen el valor lgico cero al


mismo tiempo y la segunda ecuacin indica que nunca pueden tener el valor lgico uno
al mismo tiempo.
6. Funciones y circuitos lgicos bsicos: Tabla de verdad de una
funcin lgica. Dibujar el smbolo lgico y la tabla de verdad para
cada uno de los circuitos lgicos bsicos.
7. Habilitacin/inhabilitacin para el control de datos:
Uno de los usos ms comunes de las compuertas bsicas esta en el
control de flujo de datos de la entrada a la salida. En este modo de
operacin se emplea una entrada como control, mientras que la otra
lleva los datos que sern transferidos a la salida. Si se permite el
paso de estos, se dice entonces que la compuerta est habilitada. Si
no se permite el paso de los datos, entonces la compuerta esta
inhabilitada.
-Muestre para cada una de las compuertas bsicas, las condiciones
necesarias para la habilitacin/inhabilitacin de estas, analizando la
tabla de verdad.

-Anlisis de las Tablas de Verdad:

HABLITAR

a) AND

A B X
0 1 0
1 1 1
b) NAND

A B X
0 1 1
1 1 0

c) OR

A B X
0 0 0
1 0 1

d) NOR

A B X
0 0 1
1 0 0

DESHABLITAR

a) AND

A B X
0 0 0
1 0 0

b) NAND

A B X
0 0 1
1 0 1

c) OR

A B X
0 1 1
1 1 1
d) NOR

A B X
0 1 0
1 1 0

-Mediante el algebra de Boole, implementar tericamente


utilizando solo circuitos NAND un circuito que simule:
Un inversor
Una compuerta OR de dos entradas
Una compuerta XOR de dos entradas
Una compuerta AND de dos entradas
Una compuerta NOR de dos entradas
una compuerta NAND de tres entradas

Un inversor.
Para el inversor usando NAND simple.

A X
0 1
1 0

Una compuerta OR de dos entradas


Dos entradas en dos NAND diferentes, conectando las salidas de estos a otro
NAND.
X Y A B F
0 0 1 1 0
0 1 1 0 1
1 0 0 1 1
1 1 0 0 1

Una compuerta XOR de dos entradas


Cada entrada debe alimentar a dos terminales de entrada de dos NAND
diferentes, siendo el central el comn alimentado por las dos entradas el que
alimente con su salida a los 2 terminales faltantes de los NAND que han sido
alimentados en un terminal con las seales de entrada. Finalmente estos 2
ltimos alimentan con su salida los 2 terminales de un ltimo NAND.

X Y A B C F
0 0 1 1 1 0
0 1 1 1 0 1
1 0 1 0 1 1
1 1 0 1 1 0

Una compuerta AND de dos entradas


Un NAND con 2 entradas independientes conectado a la salida a otro NAND.
X Y A F
0 0 1 0
0 1 1 0
1 0 1 0
1 1 0 1

Una compuerta NOR de dos entradas


El circuito es similar al anterior, slo se conecta un NAND ms seguido al de la
salida.

X Y A B C F
0 0 1 1 0 1
0 1 1 0 1 0
1 0 0 1 1 0
1 1 0 0 1 0

Una compuerta NAND de tres entradas

Las entradas X y Z se unen a la en el primer NAND para generar una secuencia


que facilite el circuito, luego se invierte est usando el circuito inversor hecho
anteriormente. Finalmente se conecta la salida del inversor y la entrada Y al
ltimo
X Y Z A B F
0 0 0 1 0 1
0 0 1 1 0 1
0 1 0 1 0 1
0 1 1 1 0 1
1 0 0 1 0 1
1 0 1 0 1 1
1 1 0 1 0 1
1 1 1 0 1 0

Вам также может понравиться