Вы находитесь на странице: 1из 17

LABORATORIO DE CIRCUITOS ELECTRONICOS II

UNIVERSIDAD NACIONAL MAYOR DE SAN MARCOS


Universidad del Per, DECANA DE AMRICA

FACULTAD DE INGENIERA ELECTRNICA Y ELCTRICA


E.A.P. de Ingeniera Electrnica

INFORME PREVIO 1

TEMA:

AMPLIFICADOR CASCADA

ALUMNO:

Quisperima Galdos, Washington

HORARIO:

MIERCOLES 10-12

CODIGO:

15190128

PROFESOR:

ING WILFREDO SARMIENTO

FECHA:06-09-17

CICLO:2017-2

2017-2
LABORATORIO DE CIRCUITOS ELECTRONICOS II

AMPLIFICADOR CASCADA
INTRODUCCIN

Es muy fcil imaginarse que es un amplificador multietapa. A primera impresin nos


damos cuenta que es un circuito que recibe una seal y devuelve una seal idntica
pero de otra amplitud. (Menor o mayor). Y que tiene ms de una etapa en la que
realiza dicha operacin. Ahora si bien es fcil ver de qu estamos hablando el estudio
es un poco ms complejo. Los 2 factores ms importantes en un amplificador mult
ietapa son: Las
etapas amplificadoras y los modos de acoplamiento.
Las etapas amplificadoras ms conocidas y usadas son: Transistorizada con
emisor comn, seguidor emisor (colector
comn), base comn, diferencial, yamplificacin con operacionales.Los modos de
acoplamiento Ms usuales son: Acoplamiento directo, Capacitivo,y por
transformador.Estas configuraciones tienen sus ventajas y desventajas. Ya que por
ejemplorecibimos una mayor amplificacin y podemos reducir los problemas por
impedancias. Pero tenemos la desventaja de agregar ms componentes y perde
rancho de banda de trabajo.Conociendo estas distintas etapas, ventajas, y
desventajas podemos realizar circuitos amplificadores para diferentes utilidades.

Qu es?

El amplificador cascada o multietapas, es un tipo de conexin en la cual la salida de


una etapa del circuito se conecta a la entrada de la segunda etapa de este mismo.

Su construccin:

Su construccin es muy sencilla segn el circuito que se tenga, como decamos


anteriormente, simplemente en un circuito los terminales de salida de la primera red
son los terminales de entrada de la segunda, como se ilustra en la siguiente figura:

Para que sirve:

La conexin en cascada proporciona una multiplicacin de la ganancia en cada una de


las etapas para tener una mayor ganancia en total.

2017-2
LABORATORIO DE CIRCUITOS ELECTRONICOS II

Diseo y funcionamiento:

En forma general AV = AI(Rcarga/Ri), por lo que para lograr una ganancia de voltaje
elevada se requiere de etapas con valores altos de AI y de Rcarga , pero con Ri
pequeo. Por lo general, en las etapas intermedias de una cascada se emplean las
configuraciones emisor comn fuente comn por tener AI y AV grandes; no se
emplea el base comn por tener AI < 1 y su Ri es tan baja que carga violentamente a
la etapa que lo excita. Por otro lado, las configuraciones colector comn drenaje
comn que tienen AV < 1, presentan una Ri muy alta que toman poca corriente del
paso que lo excita y tienden a no amplificar corriente. Para las etapas de entrada y de
salida, se deben considerar los requerimiento de acople de impedancias. Para el caso
de la etapa de salida, por lo general si la RL es baja tiene efectos capacitivos, es
conveniente terminar la cascada con una etapa colector comn drenaje comn que
tiene una Ro muy pequea. Con relacin a la entrada, segn los fabricantes, ciertos
transductores trabajan en forma ptima cuando operan a circuito abierto y otros
cuando tienen un cortocircuito en su salida. Para el primer caso se recomienda como
etapa de entrada el empleo de FET de colector comn por su alta R; para el
segundo caso se recomienda el empleo de la configuracin base comn.

Como ya sabemos un circuito en cascada consiste en acoplar o unir dos etapas


amplificadoras una a la salida de la anterior. Ahora viene la preguntar Cmo acoplar?

Existen distintas formar de acoplar se mencionaras las 3 ms conocidas:

- Directa
- Por condensador
- Por transformador

Directa:

En los amplificadores integrados y en algunos discretos, con el objetivo de eliminar el


empleo de los capacitores de acoplamiento se utiliza la conexin directa entre las
etapas. Como se muestra en la figura 2 para dos etapas en cascada, la salida por el
colector de la primera etapa E-C alimenta directamente la base del transistor Q2. La
polarizacin de la primera etapa se logra a travs de Rb1 conectada del emisor de Q2
a la base de Q1.

Este tipo de conexin provoca


que las polarizaciones de las
diferentes etapas interacten
lo que limita la libertad en el
diseo, aunque tiene como
ventaja sobre la de
acoplamiento R-C, que es ms
econmica al ser ms sencillo
el circuito que tiene un menor
nmero de elementos pasivos.

2017-2
LABORATORIO DE CIRCUITOS ELECTRONICOS II

Esta configuracin tiene como ventaja adicional, la de poder amplificar seales muy
pequeas (del orden de V), pues elimina la posible influencia de la ondulacin de VCC
sobre el punto de operacin de Q1, por estar conectada la base de este al emisor de
Q2 y no directamente a la batera. Esto mejora considerablemente la resolucin de la
seal pues se reduce el ruido a la entrada del circuito.

En la polarizacin con acoplamiento directo, la estabilidad del punto de operacin se


alcanza por medio del empleo de la realimentacin negativa de CD. Este efecto
regulador en el circuito anterior, se logra al muestrear la corriente de emisor de Q2 que
circula a travs de RE2 e introducir dicha muestra por la base de Q1 (IB1 es
proporcional a IE2 = IC2 si F >> 1). Para que sea realimentacin negativa, la corriente
que se realimente a la base de Q1 debe tener un sentido tal que tienda a contrarrestar
favorablemente cualquier cambio en ICQ2. Al analizar la estabilidad del punto de
operacin de Q2 en el esquema anterior, si la temperatura aumenta, Tiende a crecer
ICQ2 as como la cada ICQ2RE2 lo que provoca que IBQ1 crezca. Al aumentar IBQ1,
crece ICQ1 y mayor es la cada ICQ1RC1 por lo que se reduce la polarizacin de la
segunda etapa. Por tanto al decrecer el voltaje en la base de Q2, la corriente IBQ2
tiende a decrecer, por lo que el incremento inicial de ICQ2 se reduce hasta que no
sobrepase un valor dado. Como ambas etapas tienen resistores de emisor, la
estabilidad del punto de operacin se ve mejorada. El capacitor CE2 debe tener un
valor elevado (tpicamente de 1000 F) para que el voltaje de directa que aparece a
travs de RE2 se mantenga constante y se comporte como una referencia de voltaje
interna de valor (ICQ2RE2). La reactancia de este capacitor a la menor frecuencia de
la seal a amplificar, debe tener un valor despreciable frente a RE2.

Por Condensador:

En la Figura 14.19 se muestra el acoplamiento de dos amplificadores de emisor comn


mediante el condensador C2

Esta forma de acoplamiento


es vlida cuando las seales
de entrada son de corriente
alterna. El condensador
bloquea las seales de C.C.
de un amplificador a otro y
permite el paso de la seal de
C.A. De esta forma, se
consigue que las diferentes
etapas queden aisladas en lo
que se refiere a la C.C. y, as,
se evita el desplazamiento de
los puntos Q de
funcionamiento del transistor de cada etapa. Para entender mejor esto, tomemos como
ejemplo el amplificador en cascada de la figura 14.19. Al medir la tensin esttica del
colector de T1, nos da una tensin de 10 V. Sin embargo, la tensin esttica de la
base de T2 es algo inferior, unos 7 V. En este caso, cada uno de estos transistores

2017-2
LABORATORIO DE CIRCUITOS ELECTRONICOS II

posee un punto de funcionamiento independiente. Esto se consigue gracias al


aislamiento que produce el condensador a la C.c. En el caso de que se cortocircuite el
condensador de acoplamiento C2 la tensin de 10 V quedara aplicada a la base de T2
llevando a este transistor a la saturacin y la respuesta de este ltimo ya no sera
lineal El tipo de condensadores que se suelen utilizar para este tipo de acoplamiento
son los electrolticos. Con ellos se consigue un valor elevado de la capacidad; aspecto
de gran inters para reducir la reactancia de los mismos a las bajas frecuencias de las
seales de C.A. No obstante, este tipo de acoplamiento deja de ser ventajoso para
frecuencias demasiado bajas, pudindose afirmar que su aplicacin es aceptable para
frecuencias de seal de C.A. superiores a los 10 Hz.

Por Transformador:

En la Figura 14.23 se representa un amplificador acoplado con transformador. El


bobinado primario del mismo hace las veces de carga del colector del transistor. En el
secundario se conecta la carga, que puede ser un altavoz u otra etapa amplificadora.
La seal se acopla de una etapa a otra mediante el transformador.

Las ventajas del transformador estn en la adaptacin de impedancias que con l se


consiguen. La relacin de transformacin de un transformador viene dada por la
relacin que existe entre el nmero de espiras del bobinado primario y el secundario.
Esta relacin se cumple tambin y con bastante aproximacin para las tensiones y
corrientes de ambos bobinados, es decir:

1 1 2
= = =
2 2 1

Si llamamos ZI a la impedancia del bobinado primario y Z a la impedancia de la carga


que se conecta en el secundario se cumplir que:

1 2
1 = ; 2 =
1 2

Sustituyendo estos valores en la expresin indicada COI anterioridad, tendremos que:

2017-2
LABORATORIO DE CIRCUITOS ELECTRONICOS II

2 22 2 1 1 1 1
= = = = , : 2 =
1 11 1 2 2 2

De aqu se deduce que la impedancia que aparece en el secundario es igual a:

Esta expresin nos indica que con un transformador se con


sigue reducir la impedancia y mejorar la eficacia del acopla
miento para cargas de baja impedancia.

GANANCIA:

A la hora de amplificar seales no siempre se puede conseguir que un amplificador


mono-etapa logre amplificar la seal con las caractersticas de amplificacin deseadas.
La razn de ello puede ser que el valor de amplificacin que se necesita sea excesivo
para conseguirlo con una sola etapa, o porque las caractersticas de la fuente de seal
o de la carga final, condicionan las impedancias de entrada y/o de salida del mdulo
amplificador, y por tanto pueden condicionar la ganancia de las etapas de entrada y de
salida.

Un aspecto a contemplar es la seleccin del tipo de etapas. Una posibilidad a


contemplar en la realizacin de la cadena en cascada de los N amplificadores, es que
los N sean iguales. En la figura 6.1 se puede observar el esquema de un sistema
amplificador formado por N amplificadores en cascada.

Si los n amplificadores son iguales, la ganancia de las etapas segunda hasta la etapa
N-1 ser:

2017-2
LABORATORIO DE CIRCUITOS ELECTRONICOS II

(AI)i es la ganancia de corriente de la etapa i. La ganancia de la primera etapa ser:

ya que (Ze)i =
(Ze)i+1 = Ze para todo i.

-La ganancia de la ltima etapa, N, ser:

Por tanto la ganancia total de la cadena amplificadora ser:

La expresin previa lleva a la conclusin de que no tiene sentido usar como unidad
bsica amplificadora la configuracin del BJT en base comn, ya que su ganancia de
corriente es algo menor que la unidad. Se obtiene ms ganancia de tensin con una
sola etapa amplificadora en base comn que con N etapas en cascada de este
amplificador. Una posible alternativa es usar la configuracin de emisor comn para
realizar el amplificador de N etapas en cascada, ya que la configuracin de emisor
comn puede tener una ganancia de corriente muy importante. Si no hace falta que las
etapas amplificadoras sean iguales, se ha de realizar un anlisis particularizado de la
configuracin elegida. La seleccin de las etapas ir en funcin del tipo de
amplificacin que se desea realizar. Como ejemplo si se desea realizar amplificacin
en tensin, normalmente convendr que la primera etapa tenga alta impedancia de
entrada, la primera etapa podra ser una etapa en emisor comn o en colector comn.
La etapa de salida normalmente convendr que sea de baja impedancia de salida, es
decir una etapa en colector comn.

RESPUESTA EN FRECUENCIA DE UN AMPLIFICADOR


MULTIETAPA:

A la hora de encadenar etapas amplificadoras se ha de seleccionar el tipo de acoplo


entre las diferentes etapas: acoplo en continua acoplo en alterna. El acoplo en
continua entre dos etapas amplificadoras implica que en rgimen esttico el nivel de
continua de salida de una etapa debe ser el mismo que el nivel de continua del punto
de entrada de la siguiente etapa. Esta situacin, con las etapas que habitualmente se
usan, es difcil de solventar salvo que se recurra a complicar en exceso el circuito, con

2017-2
LABORATORIO DE CIRCUITOS ELECTRONICOS II

dobles fuentes de alimentacin u otros elementos adicionales tales como diodos


zeners. En general siempre se encontrar una solucin ms o menos compleja, pero
no es difcil que an, realizando un cuidadoso diseo, no se den problemas de deriva
en los puntos de funcionamiento. Si bien los amplificadores con acoplo directo tienen
la gran virtud de no tener frecuencia inferior de corte, salvo si hay condensadores de
desacoplo, los problemas previamente expuestos los hacen poco prcticos, salvo en
contados casos con configuraciones muy simples.

Por tanto se centrar el anlisis en el acoplo en alterna, y de los mtodos posibles de


acoplo en alterna, en el ms sencillo de ellos: el acoplo mediante condensadores de
paso. Los condensadores de paso, junto con los de desacoplo, son los responsables
de la existencia de una frecuencia inferior de corte. Por otra parte las etapas tienen
tambin una frecuencia superior de corte.

Se realizar un anlisis conjunto de ambos temas. Cada una de las etapas tendr su
propia frecuencia inferior de corte fi y frecuencia superior de corte fs. Si la ganancia del
amplificador a frecuencias medias es A0, la ganancia del amplificador AV(jw) es:

Ya que w = 2 f. A bajas frecuencias la ganancia se puede aproximar por:

A frecuencias medias:

Y a altas frecuencias:

Expresiones en las que se ha aproximado por los ceros y polos dominantes. Es decir
que para baja frecuencia solo se ha tenido en cuenta el cero de valor en frecuencia
ms alto y se han supuesto los dems de valor en frecuencia mucho ms bajo. Para
alta frecuencia igualmente, solo se ha considerado el polo de valor en frecuencia ms
bajo y se ha considerado los dems de valor en frecuencia mucho ms alto. Si ahora
se analiza el comportamiento de la ganancia del amplificador multietapa en el dominio
de la frecuencia, un primer caso a considerar es aqul en que las N etapas del

2017-2
LABORATORIO DE CIRCUITOS ELECTRONICOS II

amplificador multietapa tienen la misma frecuencia inferior de corte y la misma


frecuencia superior de corte. Por tanto la ganancia del amplificador multietapa ser:

A bajas frecuencias la ganancia del amplificador ser:

Donde fIN es la frecuencia inferior de corte del amplificador multietapa. A frecuencias


medias:

Y a frecuencias altas:

Donde fsN es la frecuencia superior de corte del amplificador multietapa. Como a la


frecuencia inferior de corte del amplificador multietapa, el mdulo de la ganancia es
igual al mdulo de la ganancia a frecuencias medias partido por raz de dos, de las
expresiones previas se deduce que:

Donde fiN es la frecuencia inferior de corte del amplificador multietapa y fi es la


frecuencia inferior de corte de cada etapa. Despejando fiN se obtiene:

2017-2
LABORATORIO DE CIRCUITOS ELECTRONICOS II

Igualmente a la frecuencia superior de corte del amplificador multietapa, el mdulo de


la ganancia es igual al mdulo de la ganancia a frecuencias medias partido por raz de
dos. Por tanto:

Donde fsN es la frecuencia superior


de corte del amplificador
multietapa y fs es la frecuencia superior de corte de cada etapa. Despejando fsN se
obtiene:

Para disear un amplificador multietapa, de N etapas iguales, con un determinado


ancho de banda, se ha de tener en cuenta las expresiones previamente obtenidas y
utilizar unas etapas individuales con un ancho de banda mayor que la que se necesita
para el amplificador global, teniendo en cuenta la tabla 6.1. Para el clculo de estas
frecuencias, en los casos en que las frecuencias de corte no son parecidas, se ha de
recurrir a expresiones ms complejas, donde si estas son algo prximas, una cota es
el clculo mediante las expresiones de todas las frecuencias de corte iguales a la de
mayor valor para la frecuencia inferior de corte, y a la de menor valor para la
frecuencia superior de corte. El resultado obtenido es peor que el real, pero es una
buena aproximacin.

2017-2
LABORATORIO DE CIRCUITOS ELECTRONICOS II

Ejemplo 1:

Anlisis en DC:

En anlisis en DC, los condensadores se comportan como circuitos abiertos.

2017-2
LABORATORIO DE CIRCUITOS ELECTRONICOS II

Por divisor de tensin:

VB=20 V*22 K / (150 K + 22 K) ---- VB=2.56 V


VE=VB-VBE

VE=2.56 V 0.7 V ---- VE=1.86 V


IE=VE / RE

IE=1.86 V / 1.2 K ---- IE=1.55 mA

Como IE es aproximadamente igual a IC: IC=1.55 mA

Vcc=VC + IC*RC
VC=Vcc IC*RC

VC=20 V (1.55 mA*4.7 K) ---- VC=12.72 V


VC=VCE + VE

VCE=12.72 V 1.86 V ---- VCE=10.86 V


Anlisis en AC:

En el anlisis en AC los condensadores se comportan como circuitos cerrados.

Donde:

150 K // 22 K..........19.2 K

RC4.7 K

RL (Resistencia de Carga)1 K

2017-2
LABORATORIO DE CIRCUITOS ELECTRONICOS II

Usando el modelo Hbrido:

ib1 ib2
Vi Vo
hie1 hfe1
hie2 hfe2
ib1
ib2

Impedancia de entrada
entrada Impedancia de salida

Usamos un =100 para los dos transistores.

hie1 = *re
hie1 = 100(26 mV / IE). IE=1.55 mA
hie1 = 100(26 mV / 1.55 mA)
hie1 = 1.68 K

Como es 100 para los dos transistores, entonces:

hie1 = hie2 = 1.68 K


hfe1 = hfe2 = hfe =

Zi = 19.2 K // hie
Zi = 19.2 K // 1.68 K
Zi = 1.55 K
El valor de Zo siempre va a ser el valor de la Resistencia de colector (RC), en
caso hubiera o no resistencia de carga (RC) se sigue considerando Zo = RC;
para nuestro caso:

RC = 4.7 K

Zo = 4.7 K

2017-2
LABORATORIO DE CIRCUITOS ELECTRONICOS II

Hallando Av1 Y Av2:

ViAv1
1 = Vo1
ib1/ Vi1 Vo1 Vi 2 ib2
Vo2
Vi Vo
Vo1 = -hfe*ib1*4.7 K
hie1 hfe1 ib1
hie2 hfe2 ib2
Vi1 =

Av1 = Vo1 / Vi 1 4.7 K // 19.2 K // hie2 = 1.16 K 4.7 K // 1 K = 0.83 K

Vo1 = -hfe * ib1 * 1.16 K


Vo1 = -100 * ib1 * 1.16 Kvoltaje de salida del transistor 1

Vi 1 = ib1*hie1
Vi 1 = ib1 * 1.68 K voltaje de entrada del transistor 1

Av1 = (-100*ib1*1.16 K) / (ib1*1.68 K)


Av1 = -69.05
------------------------------------------------------------------------------------------------------------------------------

Av2 = Vo2 / Vi 2

Vo2 = -hfe * ib2 * 0.83 K


Vo2 = -100 * ib2 * 0.83 K

Vi 2 = -hfe*ib2*hie2
Vi 2 = ib2*1.68 K

Av2 = (-100 * ib2 * 0.83 K) / (ib2 * 1.68 K)

Av2 = -49.41

2017-2
LABORATORIO DE CIRCUITOS ELECTRONICOS II

EJEMPLO 2
Calcule la ganancia de voltaje, voltaje de salida, impedancia de entrada e
impedancia de salida para el amplificador BJT en cascada de la figura 7.4.
Calcule el voltaje de salida resultante si una carga de 10 k se conecta a la
salida.

Figura 7.4. Amplificador BJT con acoplamiento RC.

Solucin
El anlisis de polarizacin de cd resulta en:

VB = 4.8 V, VE = 4.1 V, VC = 11 V, IC = 4.1 mA

En el punto de polarizacin:

26 26
re 6.3
I C 4.1

La ganancia de voltaje de la etapa 1 es por consiguiente:

RC R1 R2 hie
Av1 2.2k 15k 4.7k (200)(6.3) 654.6 104
6.3 6.3
re

Mientras que la ganancia de voltaje de la etapa 2 es:

Rc 2.2k
Av2 349
re 6.3

Para una ganancia de voltaje total de:

Av Av1 Av2 104 349 36296

2017-2
LABORATORIO DE CIRCUITOS ELECTRONICOS II

El voltaje de salida es entonces:

Vo AvVi 3629625V 0.9V

La impedancia de entrada del amplificador es:

Zi R1 R2 re 4.7k 15k (200)(6.3) 932

Mientras que la impedancia de salida del amplificador es:

Zo Rc 2.2k

Si se conecta una carga de 10 k a la salida del amplificador, el voltaje


resultante a travs de la carga es:

RL 10k
VL VO (0.9V ) 07V
Z O RL 2.2k 10k

Una combinacin de etapas BJT y FET tambin puede utilizarse para


proporcionar una alta ganancia de voltaje y una alta impedancia de entrada.

Desventaja: Sabemos que a ms etapas conectadas tenemos mayor amplificacin,


pero hay que tener en cuenta que tambin estamos amplificando el ruido que siempre
est presente en la seal de entrada o los que se introducen en cada etapa; estos se
hacen ms notorios mientras ms etapas tenga el diseo.

2017-2
LABORATORIO DE CIRCUITOS ELECTRONICOS II

BIBLIOGRAFA:
Prcticas de Electrnica, Sptima Edicin [Paul B Zbar Albert P Malvino
Michael A Miller].
http://www.monografias.com/trabajos91/amplificador-4-
etapas/amplificador-4-etapas.shtml#ixzz4jwcssl19
https://es.slideshare.net/jorgegaxiola/amplificadores-en-cascada
http://146.83.206.1/~jhuircan/PDF_CTOI/MultIee2.pdf
B. Guio, Electrnica Bsica, Quinta Edicin (Segunda versin en Espaol),
McGraw-Hill, Mxico, 1989.
Boylestard, Robert. Electrnica Teora de circuitos y dispositivos electrnicos.
https://referencias111.wikispaces.com/file/view/Capitulo3_ce1.pdf
https://es.wikipedia.org/wiki/Amplificador_operacional

2017-2

Вам также может понравиться