Академический Документы
Профессиональный Документы
Культура Документы
INFORME PREVIO 1
TEMA:
AMPLIFICADOR CASCADA
ALUMNO:
HORARIO:
MIERCOLES 10-12
CODIGO:
15190128
PROFESOR:
FECHA:06-09-17
CICLO:2017-2
2017-2
LABORATORIO DE CIRCUITOS ELECTRONICOS II
AMPLIFICADOR CASCADA
INTRODUCCIN
Qu es?
Su construccin:
2017-2
LABORATORIO DE CIRCUITOS ELECTRONICOS II
Diseo y funcionamiento:
En forma general AV = AI(Rcarga/Ri), por lo que para lograr una ganancia de voltaje
elevada se requiere de etapas con valores altos de AI y de Rcarga , pero con Ri
pequeo. Por lo general, en las etapas intermedias de una cascada se emplean las
configuraciones emisor comn fuente comn por tener AI y AV grandes; no se
emplea el base comn por tener AI < 1 y su Ri es tan baja que carga violentamente a
la etapa que lo excita. Por otro lado, las configuraciones colector comn drenaje
comn que tienen AV < 1, presentan una Ri muy alta que toman poca corriente del
paso que lo excita y tienden a no amplificar corriente. Para las etapas de entrada y de
salida, se deben considerar los requerimiento de acople de impedancias. Para el caso
de la etapa de salida, por lo general si la RL es baja tiene efectos capacitivos, es
conveniente terminar la cascada con una etapa colector comn drenaje comn que
tiene una Ro muy pequea. Con relacin a la entrada, segn los fabricantes, ciertos
transductores trabajan en forma ptima cuando operan a circuito abierto y otros
cuando tienen un cortocircuito en su salida. Para el primer caso se recomienda como
etapa de entrada el empleo de FET de colector comn por su alta R; para el
segundo caso se recomienda el empleo de la configuracin base comn.
- Directa
- Por condensador
- Por transformador
Directa:
2017-2
LABORATORIO DE CIRCUITOS ELECTRONICOS II
Esta configuracin tiene como ventaja adicional, la de poder amplificar seales muy
pequeas (del orden de V), pues elimina la posible influencia de la ondulacin de VCC
sobre el punto de operacin de Q1, por estar conectada la base de este al emisor de
Q2 y no directamente a la batera. Esto mejora considerablemente la resolucin de la
seal pues se reduce el ruido a la entrada del circuito.
Por Condensador:
2017-2
LABORATORIO DE CIRCUITOS ELECTRONICOS II
Por Transformador:
1 1 2
= = =
2 2 1
1 2
1 = ; 2 =
1 2
2017-2
LABORATORIO DE CIRCUITOS ELECTRONICOS II
2 22 2 1 1 1 1
= = = = , : 2 =
1 11 1 2 2 2
GANANCIA:
Si los n amplificadores son iguales, la ganancia de las etapas segunda hasta la etapa
N-1 ser:
2017-2
LABORATORIO DE CIRCUITOS ELECTRONICOS II
ya que (Ze)i =
(Ze)i+1 = Ze para todo i.
La expresin previa lleva a la conclusin de que no tiene sentido usar como unidad
bsica amplificadora la configuracin del BJT en base comn, ya que su ganancia de
corriente es algo menor que la unidad. Se obtiene ms ganancia de tensin con una
sola etapa amplificadora en base comn que con N etapas en cascada de este
amplificador. Una posible alternativa es usar la configuracin de emisor comn para
realizar el amplificador de N etapas en cascada, ya que la configuracin de emisor
comn puede tener una ganancia de corriente muy importante. Si no hace falta que las
etapas amplificadoras sean iguales, se ha de realizar un anlisis particularizado de la
configuracin elegida. La seleccin de las etapas ir en funcin del tipo de
amplificacin que se desea realizar. Como ejemplo si se desea realizar amplificacin
en tensin, normalmente convendr que la primera etapa tenga alta impedancia de
entrada, la primera etapa podra ser una etapa en emisor comn o en colector comn.
La etapa de salida normalmente convendr que sea de baja impedancia de salida, es
decir una etapa en colector comn.
2017-2
LABORATORIO DE CIRCUITOS ELECTRONICOS II
Se realizar un anlisis conjunto de ambos temas. Cada una de las etapas tendr su
propia frecuencia inferior de corte fi y frecuencia superior de corte fs. Si la ganancia del
amplificador a frecuencias medias es A0, la ganancia del amplificador AV(jw) es:
A frecuencias medias:
Y a altas frecuencias:
Expresiones en las que se ha aproximado por los ceros y polos dominantes. Es decir
que para baja frecuencia solo se ha tenido en cuenta el cero de valor en frecuencia
ms alto y se han supuesto los dems de valor en frecuencia mucho ms bajo. Para
alta frecuencia igualmente, solo se ha considerado el polo de valor en frecuencia ms
bajo y se ha considerado los dems de valor en frecuencia mucho ms alto. Si ahora
se analiza el comportamiento de la ganancia del amplificador multietapa en el dominio
de la frecuencia, un primer caso a considerar es aqul en que las N etapas del
2017-2
LABORATORIO DE CIRCUITOS ELECTRONICOS II
Y a frecuencias altas:
2017-2
LABORATORIO DE CIRCUITOS ELECTRONICOS II
2017-2
LABORATORIO DE CIRCUITOS ELECTRONICOS II
Ejemplo 1:
Anlisis en DC:
2017-2
LABORATORIO DE CIRCUITOS ELECTRONICOS II
Vcc=VC + IC*RC
VC=Vcc IC*RC
Donde:
150 K // 22 K..........19.2 K
RC4.7 K
RL (Resistencia de Carga)1 K
2017-2
LABORATORIO DE CIRCUITOS ELECTRONICOS II
ib1 ib2
Vi Vo
hie1 hfe1
hie2 hfe2
ib1
ib2
Impedancia de entrada
entrada Impedancia de salida
hie1 = *re
hie1 = 100(26 mV / IE). IE=1.55 mA
hie1 = 100(26 mV / 1.55 mA)
hie1 = 1.68 K
Zi = 19.2 K // hie
Zi = 19.2 K // 1.68 K
Zi = 1.55 K
El valor de Zo siempre va a ser el valor de la Resistencia de colector (RC), en
caso hubiera o no resistencia de carga (RC) se sigue considerando Zo = RC;
para nuestro caso:
RC = 4.7 K
Zo = 4.7 K
2017-2
LABORATORIO DE CIRCUITOS ELECTRONICOS II
ViAv1
1 = Vo1
ib1/ Vi1 Vo1 Vi 2 ib2
Vo2
Vi Vo
Vo1 = -hfe*ib1*4.7 K
hie1 hfe1 ib1
hie2 hfe2 ib2
Vi1 =
Vi 1 = ib1*hie1
Vi 1 = ib1 * 1.68 K voltaje de entrada del transistor 1
Av2 = Vo2 / Vi 2
Vi 2 = -hfe*ib2*hie2
Vi 2 = ib2*1.68 K
Av2 = -49.41
2017-2
LABORATORIO DE CIRCUITOS ELECTRONICOS II
EJEMPLO 2
Calcule la ganancia de voltaje, voltaje de salida, impedancia de entrada e
impedancia de salida para el amplificador BJT en cascada de la figura 7.4.
Calcule el voltaje de salida resultante si una carga de 10 k se conecta a la
salida.
Solucin
El anlisis de polarizacin de cd resulta en:
En el punto de polarizacin:
26 26
re 6.3
I C 4.1
RC R1 R2 hie
Av1 2.2k 15k 4.7k (200)(6.3) 654.6 104
6.3 6.3
re
Rc 2.2k
Av2 349
re 6.3
2017-2
LABORATORIO DE CIRCUITOS ELECTRONICOS II
Zo Rc 2.2k
RL 10k
VL VO (0.9V ) 07V
Z O RL 2.2k 10k
2017-2
LABORATORIO DE CIRCUITOS ELECTRONICOS II
BIBLIOGRAFA:
Prcticas de Electrnica, Sptima Edicin [Paul B Zbar Albert P Malvino
Michael A Miller].
http://www.monografias.com/trabajos91/amplificador-4-
etapas/amplificador-4-etapas.shtml#ixzz4jwcssl19
https://es.slideshare.net/jorgegaxiola/amplificadores-en-cascada
http://146.83.206.1/~jhuircan/PDF_CTOI/MultIee2.pdf
B. Guio, Electrnica Bsica, Quinta Edicin (Segunda versin en Espaol),
McGraw-Hill, Mxico, 1989.
Boylestard, Robert. Electrnica Teora de circuitos y dispositivos electrnicos.
https://referencias111.wikispaces.com/file/view/Capitulo3_ce1.pdf
https://es.wikipedia.org/wiki/Amplificador_operacional
2017-2