Академический Документы
Профессиональный Документы
Культура Документы
Arnaldo Arias Barrera, Diego Alejandro Gmez y Cristian Fabin Romero Rojas
Universidad de La Salle
Facultad de Ingeniera elctrica
Bogot
2015
INTRODUCCIN
Amplificador inversor:
La seal de salida es inversa de la de entrada, en polaridad, aunque pude ser
mayor, igual o menor, dependiendo esto de la ganancia que le demos al
amplificador en lazo cerrado. La seal, como vemos en la figura, se aplica al
terminal inversor o negativo del amplificador y el positivo o no inversor se lleva a
masa. La resistencia R2, que va desde la salida al terminal de entrada negativo,
se llama de realimentacin.
Amplificador No inversor
La seales introduce por el terminal no inversor, lo cual va a significar que la seal
de salida estar en fase con la seal de entrada y amplificada. El anlisis
matemtico se hace igual que le montaje inversor.
Fig 2. Representacin configuracin no inversora
Vo R
A= = 1 + R1 (2)
Vi 2
Slew rate
V/s = 2 (Max)
Dnde:
SR=Imax/C
Limitaciones
1. Saturacin
2. Tensin de offset
Es la diferencia de tensin que se obtiene entre los dos pines de entrada cuando
la tensin de salida es nula, este voltaje es cero en un amplificador ideal lo cual no
se obtiene en un amplificador real. Esta tensin puede ajustarse a cero por medio
del uso de las entradas de offset (solo en algunos modelos de operacionales) en
caso de querer precisin. El offset puede variar dependiendo de la temperatura (T)
del operacional como sigue:
= (0 ) + ( 0 )
METODOLOGA
RESULTADOS PRCTICOS
Circuito N1
2
100 = 1 + (1)
39
R2 = 25,6 (2)
Vo = 2,4mV (3)
V a = 1,3mV (4)
Pin2 = 1.3 (5)
= 34,3 = 30,7 (7)
La configuracin inversora del circuito N1 tiene una salida de 2.4 mV. Lo cual fue resultado de calcular las
resistencias con una ganancia ideal de 1000, con estos valores se calcul tanto R 1 como R2 las cuales
idealmente eran muy pequeas, el integrado fue alimentado con Vcc de 15 V, pero la resistencia de entrada
como la inversora no permitan el rango de ganancia ideal y arrojo solo el doble de la ganancia como se
precia en Vo y Va.
Circuito N 2
Rx 1 = 2,8 (8)
Rx 1 = 87,5 (9)
Rx 1 = 6,76K (10)
Rx = 73,3K (11)
2
= 1+ = 1585,3 (12)
1
2,3
= 3
= 1769,2 (13)
1,3 10
47,530
= 1+ = 1585,3 (14)
30
0 = 0,88 (15)
En este esquema se puede observar como la ganancia en la entrada al poner un potencimetro que es una
resistencia variable en los pines 5 y 1 que corresponden al voltaje offset nule, este voltaje est siempre
presente en el amplificador as las entradas sean 0 por lo tanto afecta el esquema de manera muy
significativa, en el anlisis terico vemos como a partir de las resistencias se puede calcular el valor de la
ganancia pero esta es por lo general ideal y un poco alejada de la ganancia real que se mide dividiendo la
salida por la entrada, en el anlisis circuital del potencimetro ser reemplazado por Rx y R(x-1), y sern
tratadas como resistencias por aparte dependiendo de la configuracin, cuando se mueve la perilla del
potencimetro cambia el valor de los pines teniendo una resistencia muy alta y otra muy pequea.
Circuito N 3
1
= (+ ) (16)
2
= (+ ) (17)
+ = 160 (18)
= 160 (19)
= 160 (20)
= 320 (21)
ANLISIS GRFICO
Grfica N 1
Grfica N 2
Grfica N 3
Grfica N 4
Grfica N 5
Grfica N 6
Grfica N 7
Grfica N 8
6. Bibliografa
http://ocw.unican.es/ensenanzas-tecnicas/senales-y-sistemas/material-
declase-2/Tema1.pdf
http://www.virtual.unal.edu.co/cursos/ingenieria/2001603/lecciones/cap1/cap
1lec5/cap1lec5.htm
http://ocw.unican.es/ensenanzas-tecnicas/senales-y-sistemas/material-
declase-2/Tema1.pdf
Adel S. Sedra & Kenneth C. Smith, 4ta Edicin, microelectronic circuits