Вы находитесь на странице: 1из 14

INSTITUTO DE ELETRNICA DE POTNCIA

Departamento de Engenharia Eltrica


Centro Tecnolgico

UNIVERSIDADE FEDERAL DE SANTA CATARINA

RELATRIO EXPERINCIA 3

OSCILADOR CONTROLADO POR TENSO - VCO

Responsvel pelos ensaios:


Anderson Alves (INEP/EEL UFSC)
Claudenei Simo (INEP/EEL UFSC)
Clvis Antnio Petry (INEP/EEL UFSC)

Professores Participantes:
Prof. Arnaldo Jos Perin (INEP/EEL UFSC)

Abril/2000

Caixa Postal 5119, CEP: 88.040-970 - Florianpolis - SC


Tel. : (048) 331.9204 - Fax: (048) 234.5422 Internet: www.inep.ufsc.br
2

NDICE

1- Objetivo______________________________________________________________________3
2- Introduo____________________________________________________________________3
3- Circuito_______________________________________________________________________3
4- Princpio de Funcionamento______________________________________________________4
6- Diagrama em Blocos____________________________________________________________4
7- Funo de Transferncia________________________________________________________4
8- Equipamentos Utilizados:________________________________________________________5
9- Lista de Componentes Utilizados:__________________________________________________5
10- Resultados___________________________________________________________________6
10.1 Comparao entre Resultado Terico e Prtico_______________________________________6
10.2 Formas de Ondas nas sadas dos estgios que compoem o VCO__________________________8
10.3 Formas de Ondas na sada do VCO mostrando a no linearidade do sistema para Vcont
maior que 10VDC____________________________________________________________________10
11- Concluso___________________________________________________________________12
12- Bibliografia_________________________________________________________________13
3

1- OBJETIVO

O objetivo deste trabalho a montagem e verificao do funcionamento do oscilador


controlado por tenso (VCO). Observando a linearidade da freqncia do sinal de sada (f out) com a
tenso de entrada (Vcont).

2- INTRODUO
Os osciladores controlados por tenso, so circuitos utilizados como geradores de
freqncia em inversores. Estes circuitos tem a vantagem de ter uma relao linear entre tenso de
controle (Vcont) e freqncia de sada (fout). Esta caracterstica facilita o uso deste circuito para
converso tenso freqncia em controle de circuitos usados em eletrnica de potncia.
Neste trabalho apresentar-se- os resultados terico e prtico da anlise de um circuito
VCO discreto.

3- CIRCUITO

47

Vout

Figura 1 Circuito VCO.


4

4- PRINCPIO DE FUNCIONAMENTO

O circuito oscilador controlado por tenso formado por um amplificador de ganho 1 que
promove um sinal quadrado em sua sada a partir do sinal de entrada constante (Vcont) e de um
circuito de controle formado por um interruptor (JFET). O sinal de sada do amplificador de ganho
1 aplicado a entrada de um circuito integrador, de forma a se obter na sada deste um sinal em
rampa (onda tringular). O sinal de sada do integrador aplicado a um comparador com histerese
fornecendo o sinal de sada Vout que limitado pela tenso dos diodos zener dispostos na sada da
estrutura. O circuito VCO analisado um circuito discreto que utiliza amplificadores operacionais
para montagem dos blocos citados. O diagrama em blocos visto na Fig. 2.

6- DIAGRAMA EM BLOCOS

Figura 2 Diagrama em Blocos do Circuito VCO.

7- FUNO DE TRANSFERNCIA
A funo de tranferncia deste circuito dada pela seguinte equao:
R8 Vcont
f OUT
4 R5 R7 C Vout
onde:
VCONT Tenso de controle de entrada
Vout Tenso de sada limitada pelos diodos zener
fout freqncia de sada
Vout = VDZ+VD ; VDZ tenso no diodo zener e VD tenso direta no diodo zener
VD arbitrado = 0,7V
Substituindo os valores dos componentes usados na equao da freqncia de sada tem-se:

f ou 97,5633 Vcont
5

8- EQUIPAMENTOS UTILIZADOS:

Osciloscpio TEKTRONIX TDS520B (500 MHz);


Fonte CC simtrica +/- 18V 1A;
Proto Board.

9- LISTA DE COMPONENTES UTILIZADOS:


Tabela 1-Lista de Componentes

Descrio Referencia Quantidade


Resistor 120k - 5% -1/8W R1 1
Resistor 100k - 5% -1/8W R2, R8 2
Resistor 15k - 5% -1/8W R3, R4 2
Resistor 20k - 5% -1/8W R5, R6 2
Resistor 47k - 5% -1/8W R7 1
Resistor 33k - 5% -1/8W R9 1
Resistor 220 - 5% -1/8W R10 1
Capacitor Poliester Metalizado 47nF C 1
Diodo de Sinal 1n4148 D 1
Diodo Zener 5,1V W DZ1 , DZ2 2
Amplificador Operacional LF351 U1, U2, U3 3
Transistor JFET BF245 Q1 1
6

10- RESULTADOS

10.1 COMPARAO ENTRE RESULTADO TERICO E PRTICO

Tabela 2-Resultados Tericos, Prticos e Erro %.

Freqncia do Sinal de Sada


Tenso de Entrada fout [Hz] Erro %
Vin [V] Terico Prtico
0,0 0,00 0,00 0
0,375 36,6 33,00 9,8021
1,0 97,6 87,90 9,9046
1,5 146,3 133,30 8,9138
2,0 195,1 176,68 9,4536
2,5 243,9 222,60 8,7361
3,0 292,7 264,96 9,4741
3,5 341,5 309,02 9,5034
4,0 390,3 348,94 10,5862
4,5 439,0 394,84 10,0663
5,0 487,8 434,00 11,0321
5,5 536,6 476,62 11,1774
6,0 585,4 526,12 10,1233
6,5 634,2 567,36 10,5338
7,0 682,9 608,96 10,8329
7,5 731,7 651,52 10,9610
8,0 780,5 695,12 10,9398
8,5 829,3 737,21 11,1032
9,0 878,1 776,76 11,5377
9,5 926,9 823,20 11,1831
10,0 975,6 841,00 13,7995
10,5 1024,4 867,32 15,3350
11,0 1073,2 869,36 18,9934
11,5 1122,0 863,24 23,0608
12,0 1170,8 855,48 26,9295
7

Resposta do Circuito VCO:Freqncia x Tenso de Entrada


1200

1000

Terico
800

Prtico
f[Hz]

600

400

200

0
0 2 4 6 8 10 12
Vin [V]

Figura 3 Curva de freqncia de sada (fout) x Tenso de entrada (Vcont).

Resposta do Circuito VCO:Erro% x Tenso de Entrada


28

26

24

22

20
Erro[%]

18

16

14

12

10

8
0 2 4 6 8 10 12
Vin [V]

Figura 4 Curva do Erro em % entre a freqncia terica e prtica.


8
10.2 FORMAS DE ONDAS NAS SADAS DOS ESTGIOS QUE COMPOEM O
VCO

Nas figuras 5 e 6 tem-se as formas de onda na sada do amplificador de ganho 1, na sada


do integrador e na sada do comparador com histerese para uma tenso de controle de 5VDC.

Vcont

V1

Figura 5 Sinal de entrada (Vcont) e Sinal de sada do amplificador de ganho 1 (V1).

V2

Vout

Figura 6 Sinal de sada do integrador (V2) e Sinal de sada do comparador com histerese (Vout),
9
para Vcont igual a 5V.
Nas figuras 7 e 8 tem-se as formas de onda na sada do amplificador de ganho 1, na sada
do integrador e na sada do comparador com histerese para uma tenso de controle de 13VDC. Para
este valor de tenso de controle j se tem a no linearidade da resposta do sistema. Pode-se observar
que o tempo em nvel baixo diferente do tempo em nvel alto (Razo cclica).

Vcont

V1

Figura 7 Sinal de entrada (Vcont) e Sinal de sada do amplificador de ganho 1 (V1).

V2

Vout

Figura 8 Sinal de sada do integrador (V2) e Sinal de sada (Vout),


10
para Vcont = 13V.
11
10.3 FORMAS DE ONDAS NA SADA DO VCO MOSTRANDO A NO LINEARIDADE
DO SISTEMA PARA VCONT MAIOR QUE 10VDC

Vcont

Vout

Figura 9 Sinal de Entrada em 10V (Vcont = 10V) e Sinal de Sada freqncia de 843Hz. Com
tempos em nvel Alto e Baixo iguais.

Vcont

Vout

Figura 10 Sinal de Entrada em 11V (Vin) e Sinal de Sada com freqncia de 869,7Hz. Com
tempos em nvel Alto e Baixo diferentes (incio do problema de no linearidade).
12

Vcont

Vout

Figura 11 Sinal de Entrada em 14,04V (Vcont = 14,04V) e Sinal de Sada com freqncia de
770,28Hz. Com tempos em nvel Alto e Baixo muito diferentes (visualizao da no linearidade
do circuito).
13

11- CONCLUSO

Esta experincia teve como objetivo observar a linearidade da freqncia do sinal de sada
(fout) com a tenso de entrada (Vcont) do oscilador controlado por tenso (VCO).
Para tenses de controle (Vcont) menores que 10VDC o circuito apresentou uma resposta
linear, porm houve uma pequena diferna entre os valores medidos e calculados. Esta diferena se
justifica devido a no se ter considerado a preciso dos componentes e as no idealidades dos
mesmos nos valores calculados. Como se pode verificar na figura 6 a tenso de sada limitada em
6Vpico, nos clculos tericos foi considerada uma tenso de sada de 5,8Vpico. Caso seja usado o
valor medido de 6Vpico no clculo terico a diferena entre os valores medidos e calculados ficam
bem menores, caindo de 10% para 2% .
Para tenses maiores que 10V a resposta no obedece mais a linearidade. Isto devido as
no idealidades do amplificador operacional, pois para tenses acima de 10V j est-se trabalhando
com uma freqncia de cerca de 800Hz , sendo a resposta do sistema influenciada pelo slew rate
dos trs amplificadores operacionais e devido a realimentao tem-se um maior efeito desta
caracterstica (ver figuras 10 e 11).
Para minimizar os efeitos de no linearidade na resposta do circuito deve-se usar
amplificadores operacionais com alto slew rate, nesta experincia usou-se o amplificador
operacional LF351 que possui um slew rate de 13V/us.
14

12- BIBLIOGRAFIA

[1] ABREU, Eulgio Chagas Orientador:Ivo Barbi Inversores Trifsicos a Transistor de


Potncia Dissertao de Mestrado INEP/UFSC cap. 4 pgs 54 a 65.

[2] PERTENCE, Antonio Jnior Amplificadores Operacionais e Filtros Ativos 3 ed McGraw-


Hill 1988.

[3] LF 351 National Semiconductor www.national.com/

Вам также может понравиться