Академический Документы
Профессиональный Документы
Культура Документы
RELATRIO EXPERINCIA 3
Professores Participantes:
Prof. Arnaldo Jos Perin (INEP/EEL UFSC)
Abril/2000
NDICE
1- Objetivo______________________________________________________________________3
2- Introduo____________________________________________________________________3
3- Circuito_______________________________________________________________________3
4- Princpio de Funcionamento______________________________________________________4
6- Diagrama em Blocos____________________________________________________________4
7- Funo de Transferncia________________________________________________________4
8- Equipamentos Utilizados:________________________________________________________5
9- Lista de Componentes Utilizados:__________________________________________________5
10- Resultados___________________________________________________________________6
10.1 Comparao entre Resultado Terico e Prtico_______________________________________6
10.2 Formas de Ondas nas sadas dos estgios que compoem o VCO__________________________8
10.3 Formas de Ondas na sada do VCO mostrando a no linearidade do sistema para Vcont
maior que 10VDC____________________________________________________________________10
11- Concluso___________________________________________________________________12
12- Bibliografia_________________________________________________________________13
3
1- OBJETIVO
2- INTRODUO
Os osciladores controlados por tenso, so circuitos utilizados como geradores de
freqncia em inversores. Estes circuitos tem a vantagem de ter uma relao linear entre tenso de
controle (Vcont) e freqncia de sada (fout). Esta caracterstica facilita o uso deste circuito para
converso tenso freqncia em controle de circuitos usados em eletrnica de potncia.
Neste trabalho apresentar-se- os resultados terico e prtico da anlise de um circuito
VCO discreto.
3- CIRCUITO
47
Vout
4- PRINCPIO DE FUNCIONAMENTO
O circuito oscilador controlado por tenso formado por um amplificador de ganho 1 que
promove um sinal quadrado em sua sada a partir do sinal de entrada constante (Vcont) e de um
circuito de controle formado por um interruptor (JFET). O sinal de sada do amplificador de ganho
1 aplicado a entrada de um circuito integrador, de forma a se obter na sada deste um sinal em
rampa (onda tringular). O sinal de sada do integrador aplicado a um comparador com histerese
fornecendo o sinal de sada Vout que limitado pela tenso dos diodos zener dispostos na sada da
estrutura. O circuito VCO analisado um circuito discreto que utiliza amplificadores operacionais
para montagem dos blocos citados. O diagrama em blocos visto na Fig. 2.
6- DIAGRAMA EM BLOCOS
7- FUNO DE TRANSFERNCIA
A funo de tranferncia deste circuito dada pela seguinte equao:
R8 Vcont
f OUT
4 R5 R7 C Vout
onde:
VCONT Tenso de controle de entrada
Vout Tenso de sada limitada pelos diodos zener
fout freqncia de sada
Vout = VDZ+VD ; VDZ tenso no diodo zener e VD tenso direta no diodo zener
VD arbitrado = 0,7V
Substituindo os valores dos componentes usados na equao da freqncia de sada tem-se:
f ou 97,5633 Vcont
5
8- EQUIPAMENTOS UTILIZADOS:
10- RESULTADOS
1000
Terico
800
Prtico
f[Hz]
600
400
200
0
0 2 4 6 8 10 12
Vin [V]
26
24
22
20
Erro[%]
18
16
14
12
10
8
0 2 4 6 8 10 12
Vin [V]
Vcont
V1
V2
Vout
Figura 6 Sinal de sada do integrador (V2) e Sinal de sada do comparador com histerese (Vout),
9
para Vcont igual a 5V.
Nas figuras 7 e 8 tem-se as formas de onda na sada do amplificador de ganho 1, na sada
do integrador e na sada do comparador com histerese para uma tenso de controle de 13VDC. Para
este valor de tenso de controle j se tem a no linearidade da resposta do sistema. Pode-se observar
que o tempo em nvel baixo diferente do tempo em nvel alto (Razo cclica).
Vcont
V1
V2
Vout
Vcont
Vout
Figura 9 Sinal de Entrada em 10V (Vcont = 10V) e Sinal de Sada freqncia de 843Hz. Com
tempos em nvel Alto e Baixo iguais.
Vcont
Vout
Figura 10 Sinal de Entrada em 11V (Vin) e Sinal de Sada com freqncia de 869,7Hz. Com
tempos em nvel Alto e Baixo diferentes (incio do problema de no linearidade).
12
Vcont
Vout
Figura 11 Sinal de Entrada em 14,04V (Vcont = 14,04V) e Sinal de Sada com freqncia de
770,28Hz. Com tempos em nvel Alto e Baixo muito diferentes (visualizao da no linearidade
do circuito).
13
11- CONCLUSO
Esta experincia teve como objetivo observar a linearidade da freqncia do sinal de sada
(fout) com a tenso de entrada (Vcont) do oscilador controlado por tenso (VCO).
Para tenses de controle (Vcont) menores que 10VDC o circuito apresentou uma resposta
linear, porm houve uma pequena diferna entre os valores medidos e calculados. Esta diferena se
justifica devido a no se ter considerado a preciso dos componentes e as no idealidades dos
mesmos nos valores calculados. Como se pode verificar na figura 6 a tenso de sada limitada em
6Vpico, nos clculos tericos foi considerada uma tenso de sada de 5,8Vpico. Caso seja usado o
valor medido de 6Vpico no clculo terico a diferena entre os valores medidos e calculados ficam
bem menores, caindo de 10% para 2% .
Para tenses maiores que 10V a resposta no obedece mais a linearidade. Isto devido as
no idealidades do amplificador operacional, pois para tenses acima de 10V j est-se trabalhando
com uma freqncia de cerca de 800Hz , sendo a resposta do sistema influenciada pelo slew rate
dos trs amplificadores operacionais e devido a realimentao tem-se um maior efeito desta
caracterstica (ver figuras 10 e 11).
Para minimizar os efeitos de no linearidade na resposta do circuito deve-se usar
amplificadores operacionais com alto slew rate, nesta experincia usou-se o amplificador
operacional LF351 que possui um slew rate de 13V/us.
14
12- BIBLIOGRAFIA