Вы находитесь на странице: 1из 4

INSTITUTO TECNOLGICO SUPERIOR SUCRE

ELECTRNICA DIGITAL
PRIMER HEMISEMESTRE
SEMESTRE. MAYO 2017 OCTUBRE 2017

CARRERA: ELECTRONICA DOCENTE: Fabricio Tipantocta

ESTUDIANTE: SARANGO SARANGO VCTOR PAUL FECHA: 24/11/2017

NIVEL: SEGUNDO PARALELO: 2B SESIN: DIURNA NOTA:

PRACTICA N1
TEMA: Compuertas bsicas And, Or, Not, Nand, Nor, Nand.
1. Objetivos:
Comprobar el funcionamiento de las compuertas lgicas (funciones
lgicas y tablas de verdad).
Analizar las compuertas basicas y su universalidad.
2. Trabajo Preparatorio.
a) Consulte y describa las diferencias existentes entre TTL y CMOS.
Tienen muchas diferencias pero una de las ms importantes es el precio, siendo as
los componentes CMOS ms caros que los TTL, pero a nivel de sistema es lo
contrario, esto es debido a que requieren una menos regulacin por su menor tamao.
b) Consulte y describa el funcionamiento de un Probador Lgico.
El probador lgico es un instrumento que sirve para revisar la presencia de seales
digitales (Voltaje y Tierra), son capaces de detectar y mostrar niveles lgicos en un
punto o nodo de un circuito.

1
INSTITUTO TECNOLGICO SUPERIOR SUCRE
ELECTRNICA DIGITAL
PRIMER HEMISEMESTRE
SEMESTRE. MAYO 2017 OCTUBRE 2017

CARRERA: ELECTRONICA DOCENTE: Fabricio Tipantocta

ESTUDIANTE: SARANGO SARANGO VCTOR PAUL FECHA: 24/11/2017

NIVEL: SEGUNDO PARALELO: 2B SESIN: DIURNA NOTA:

c) Presente la estructura interna de las compuertas digitales: AND, OR,


NOT, XOR y NAND; de dos entradas, con tecnologa TTL.

COMPUERTAS DIGITALES

AND 7408

OR 7432

NOT 7404

XOR 7486

NAND 7400

2
INSTITUTO TECNOLGICO SUPERIOR SUCRE
ELECTRNICA DIGITAL
PRIMER HEMISEMESTRE
SEMESTRE. MAYO 2017 OCTUBRE 2017

CARRERA: ELECTRONICA DOCENTE: Fabricio Tipantocta

ESTUDIANTE: SARANGO SARANGO VCTOR PAUL FECHA: 24/11/2017

NIVEL: SEGUNDO PARALELO: 2B SESIN: DIURNA NOTA:

d) Disee e implemente la compuerta NAND de tres entradas utilizando


compuertas AND, OR, NOT de dos entradas.

e) Disee e implemente la compuerta NOR de tres entradas utilizando


compuertas AND, OR y NOT de dos entradas.

f)
g) Disee e implemente la compuerta XOR de tres entradas utilizando
compuertas AND, OR y NOT de dos entradas.

h) Disee e implemente la compuerta XNOR de dos entradas utilizando


compuertas AND, OR y NOT de dos entradas.

3
INSTITUTO TECNOLGICO SUPERIOR SUCRE
ELECTRNICA DIGITAL
PRIMER HEMISEMESTRE
SEMESTRE. MAYO 2017 OCTUBRE 2017

CARRERA: ELECTRONICA DOCENTE: Fabricio Tipantocta

ESTUDIANTE: SARANGO SARANGO VCTOR PAUL FECHA: 24/11/2017

NIVEL: SEGUNDO PARALELO: 2B SESIN: DIURNA NOTA:

Вам также может понравиться