Вы находитесь на странице: 1из 9

Universidad Nacional Abierta y a Distancia

Vicerrectoría Académica y de Investigación


Formato guía de actividades y rúbrica de evaluación

1. Descripción general del curso

Escuela o Unidad Escuela de Ciencias Básicas, Tecnología e


Académica Ingeniería
Nivel de Profesional
formación
Campo de Formación disciplinar
Formación
Nombre del Electrónica Digital
curso
Código del curso 243004
Tipo de curso Metodológico Habilitable Si ☒ No ☐
Número de 4
créditos

2. Descripción de la actividad

Tipo de Número de
Individual ☐ Colaborativa ☒ 3
actividad: semanas
Momento de
Intermedia,
la Inicial ☐ ☒ Final ☐
unidad:2
evaluación:
Entorno de entrega de actividad:
Peso evaluativo de la
Seguimiento y evaluación
actividad: 70
Aprendizaje Colaborativo
Fecha de inicio de la
Fecha de cierre de la actividad:
actividad: 5 de marzo de
25 de marzo de 2018
2018
Competencia a desarrollar:
Diseña circuitos combinacionales de forma correcta, a través del uso
apropiado de los conceptos básicos y utilizando VHDL.
Temáticas a desarrollar:
Multiplexores, Sumadores, Restadores, Codificadores y
Decodificadores.
Pasos, fases o etapa de la estrategia de aprendizaje a
desarrollar
Paso 3: Diseño de circuitos combinacionales.
Actividades a desarrollar
Resolver los siguientes ejercicios:

1. Describa en VDHL tres multiplexores utilizando la sentencia with-select.


Los tres multiplexores deben tener un tamaño diferente (2 a 1, 8 a 1,
etc.) y cada entrada un número de bits diferente.
a. Un pantallazo de la descripción en VHDL (Ver la advertencia al
final de la guía, con respecto a los pantallazos válidos)
b. Un pantallazo del resultado (diagrama) de la simulación, en el cual se
debe evidenciar el correcto funcionamiento del diseño. NO se debe
incluir el código VHDL de la simulación.

2. Describa en VDHL un decodificador de 3 entradas utilizando la sentencia


with-select.
El diseño debe contener:
a. Un pantallazo de la descripción en VHDL.
b. Un pantallazo de la simulación, en el cual se debe evidenciar el
correcto funcionamiento del diseño.

3. Describa en VDHL un codificador de 4 entradas, sin prioridad, utilizando


la sentencia with-select.
El diseño debe contener:
a. Un pantallazo de la descripción en VHDL.
b. Un pantallazo de la simulación, en el cual se debe evidenciar el
correcto funcionamiento del diseño.

4. Describa en VDHL el circuito que se muestra en la siguiente figura:


a. Utilizando la sentencia with-select.
b. Utilizando la sentencia when-else.

Figura 1

El diseño debe contener:


a. Un pantallazo de la descripción en VHDL.
b. Un pantallazo de la simulación, en el cual se debe evidenciar el
correcto funcionamiento del diseño.

5. Describa en VDHL el circuito que se muestra en la siguiente figura,


utilizando la sentencia when-else.

Figura 2

El diseño debe contener:


a. Un pantallazo de la descripción en VHDL.

b. Un pantallazo de la simulación, en el cual se debe evidenciar el


correcto funcionamiento del diseño.

6. Describa en VDHL el circuito que se muestra en la siguiente figura. El


diseño debe contener tres módulos diferentes (tres COMPONENTs) y un
archivo de alto nivel, tal como se muestra en la siguiente figura.

Figura 3

El diseño debe contener:


a. Un pantallazo de la descripción en VHDL.
b. Un pantallazo con el RTL del alto nivel.
c. Un pantallazo de la simulación, en el cual se debe evidenciar el
correcto funcionamiento del diseño.
ADVERTENCIA: Todas las implementaciones en VHDL se
deben hacer utilizando el software Vivado. La
implementación se debe evidenciar en el informe con el
pantallazo de la descripción de VHDL y el resultado de la simulación.
El Pantallazo debe seguir la indicaciones dadas en guía de la
actividad de reconocimiento de lo contrario el aporte NO se
considerará válido.

Entornos  Aprendizaje Colaborativo


para su  Aprendizaje práctico
desarrollo  Evaluación y seguimiento
Individuales:
 Aportes en el foro colaborativo, en los que cada
estudiante evidencie el desarrollo de los ejercicios,
tanto la parte escrita como la implementación en
el software Vivado.

Colaborativos:

Productos Un informe en el entorno de Entorno de Evaluación,


a entregar Paso 3.
por el
estudiante El archivo se deberá entregar en formato pdf con el
nombre: Paso3_Grupo##. La estructura del informe
colaborativo debe ser la siguiente:

o Portada con los datos de los participantes que


contribuyeron al trabajo.
o Contenido del informe:
 Ejercicios resueltos
 Pantallazos de las implementaciones en VHDL.

Lineamientos generales del trabajo colaborativo para el


desarrollo de la actividad
Cada estudiante deberá revisar comprensivamente la
Planeación
bibliografía propuesta en el entorno de Conocimiento.
de
actividades
Cada estudiante irá desarrollando los ejercicios
para el
propuestos en esta guía e irá compartiendo sus
desarrollo
respuestas en el foro colaborativo. Se sugiere que los
del trabajo
aportes se hagan en Word y utilizando un editor de
colaborativo
ecuaciones de ser necesario.
Roles a
desarrollar
por el
No se requiere que los estudiantes seleccionen un rol
estudiante
específico para el desarrollo de la actividad.
dentro del
grupo
colaborativo
Siguiendo los principios de acción responsable
estipulados por la UNAD, se debe llegar a un trabajo
coordinado, argumentado y que cumpla con los
tiempos de entrega de los productos solicitados, por
esto es importante que cada estudiante diseñe un
plan de trabajo a partir de las actividades planteadas,
de la siguiente manera:
Roles y
responsabili Responsabilidades individuales:
dades para  Establecer un cronograma para hacer la lectura
la del texto guía.
producción  Revisar los video tutoriales que se encuentran
de en el entorno de conocimiento.
entregables  Realizar los ejercicios y las implementaciones
por los en VHDL.
estudiantes  Hacer aportes en el foro colaborativo, con los
ejercicios que se van realizando.

Responsabilidades grupales:

 Preparación de los entregables.


 Revisión de los entregables.
 Entrega del producto final.

Para la entrega de los productos solicitados, tener


presente lo siguiente:

1. Si el estudiante ingresa tres días antes del


cierre de la actividad y/o realiza menos de tres
participaciones (aportes reales al trabajo) en el foro,
no se tendrá en cuenta en el trabajo entregado y su
nota será cero (0).
2. No se reciben trabajos enviados a espacios
diferentes al creado para tal fin.
3. No se calificarán trabajos enviados fuera de la
fecha y hora de cierre de las actividades establecidas
en la agenda del curso.
El informe NO requiere una sección de Bibliografía. Si
Uso de
el grupo colaborativo desea incluir algunas referencias
referencias
deberá utilizar el formato IEEE.
En el acuerdo 029 del 13 de diciembre de 2013,
artículo 99, se considera como faltas que atentan
contra el orden académico, entre otras, las
siguientes: literal e) “El plagiar, es decir, presentar
como de su propia autoría la totalidad o parte de una
obra, trabajo, documento o invención realizado por
otra persona. Implica también el uso de citas o
referencias faltas, o proponer citad donde no haya
coincidencia entre ella y la referencia” y liberal f) “El
reproducir, o copiar con fines de lucro, materiales
Políticas de
educativos o resultados de productos de
plagio
investigación, que cuentan con derechos intelectuales
reservados para la Universidad.

Las sanciones académicas a las que se enfrentará el


estudiante son las siguientes:
a) En los casos de fraude académico demostrado en
el trabajo académico o evaluación respectiva, la
calificación que se impondrá será de cero punto cero
(0.0) sin perjuicio de la sanción disciplinaria
correspondiente.
b) En los casos relacionados con plagio demostrado
en el trabajo académico cualquiera sea su naturaleza,
la calificación que se impondrá será de cero punto
cero (0.0), sin perjuicio de la sanción disciplinaria
correspondiente

Para conocer la forma como se referencian los


documentos consulte el siguiente documento: Centro
de Escritura Javeriano ( ) Normas APA. Sexta edición.
Recuperado de
http://centrodeescritura.javerianacali.edu.co/index.ph
p?option=com_content&view=article&id=138:normas
-apa&catid=45:referencias-bibliograficas&Itemid=
4. Formato de Rubrica de evaluación

Formato rúbrica de evaluación


Actividad Actividad
Tipo de actividad: ☐ ☒
individual colaborativa
Momento de la Intermedia,
Inicial ☐ ☒ Final ☐
evaluación unidad 2
Aspectos Niveles de desempeño de la actividad individual Puntaj
evaluados Valoración alta Valoración media Valoración baja e
El estudiante desarrolla El estudiante El estudiante
oportunamente la desarrolla más de 4 desarrolla
totalidad de los ejercicios y sus oportunamente menos
Participación ejercicios y sus aportes aportes evidencian de 4 ejercicios y sus
en la solución evidencian una una compresión aportes NO evidencian
teórica de compresión significativa parcial de los una compresión de los 20
ejercicios de los conceptos conceptos conceptos
relacionados con el relacionados con el relacionados con el
diseño de circuitos diseño de circuitos diseño de circuitos
combinacionales. combinacionales. combinacionales.
(Hasta 20 puntos) (Hasta 10 puntos) (Hasta 0 puntos)
El estudiante hace El estudiante hace
El estudiante NO hace
aportes de VHDL aportes de VHDL
aportes de VHDL
oportunamente de oportunamente de
Participa en oportunamente en el
todos los ejercicios de más de tres
la foro y sus aportes
VHDL y sus aportes ejercicios de VHDL
implementaci evidencia que el
evidencia que el y sus aportes
ón de las estudiante NO tiene la 20
estudiante tiene la evidencia que el
funciones capacidad de
capacidad de estudiante es capaz
lógicas en implementar en VHDL
implementar en VHDL implementar en
VDHL circuitos
circuitos VHDL circuitos
combinacionales.
combinacionales. combinacionales.
(Hasta 20 puntos) (Hasta 10 puntos) (Hasta 0 puntos)
Aspectos Niveles de desempeño de la actividad colaborativa Puntaj
evaluados Valoración alta Valoración media Valoración baja e
El grupo colaborativo El grupo El grupo colaborativo
Desarrollo de
desarrolló colaborativo desarrolló menos de 4
los
completamente los desarrolló al menos ejercicios 15
ejercicios
ejercicios propuestos y 4 ejercicios completamente y NO
teóricos
se evidencia una completamente y se evidencia una
compresión significativa se evidencia una compresión
de los conceptos compresión parcial significativa de los
relacionados con el del diseño de conceptos relacionados
diseño de circuitos circuitos con el diseño de
combinacionales. combinacionales. circuitos
combinacionales.
(Hasta 15 puntos) (Hasta 8 puntos) (Hasta 0 puntos)
El grupo
El grupo colaborativo colaborativo
implementó los implementó al
ejercicios solicitados en menos 3 ejercicios
El grupo colaborativo
VHDL y estas en VHDL y estas
no realizó
implementaciones implementaciones
Implementaci implementaciones en 15
evidencian que evidencian se tiene
ón en VHDL VHDL.
habilidad para el diseño una habilidad
de circuitos parcial para el
combinacionales. diseño de circuitos
combinacionales.
(Hasta 15 puntos) (Hasta 8 puntos) (Hasta 0 puntos)
Calificación final 70

Вам также может понравиться