Академический Документы
Профессиональный Документы
Культура Документы
DE SAN MARCOS
FACULTAD DE INGENIERIA
ELECTRONICA Y ELECTRICA
EXPERIENCIA Nº1:
TEMPORIZADORES
CURSO:
LABORATORIO DE SISTEMAS DIGITALES
G4 – MARTES 14:00 a 16:00 hrs.
PROFESOR:
ING. TEJADA MUÑOZ GUILLERMO
ALUMNOS:
AVILA REVILLA CARLOS ALONSO 15190101
CASTILLO ZARATE JAIR 16190157
GONZALES CARHUAPOMA JUAN JOSE 16190095
FECHA DE REALIZACION:
28/08/2018
FECHA DE ENTREGA:
04/09/2018
I. OBJETIVOS
II. PROCEDIMIENTO
1. Implemente el circuito de la figura 1 (Astable), de acuerdo a las
consideraciones de la pregunta 4 del cuestionario previo.
Coloque el canal del Osciloscopio al pin 2 (voltaje en el capacitor ) y el
canal B a la señal de salida (pin 3 del CI), dibuje ambas señales
sincronizadas con el voltaje del capacitor (anotando amplitudes y
tiempos).
Teniendo el valor fijo del capacitor 10uf, probamos los valores de las
resistencias hasta obtener un valor cercano:
XSC1
12V
R1
VCC U1 Ext Trig
56kΩ +
RST OUT _
A B
DIS _ _
+ +
R4 THR
120kΩ TRI
CON
C1 GND
C2
10µF LM555CM
0.01µF
Experimental:
V1
XSC1
U1 12V
R1 VCC Ext Trig
R3 +
180kΩ RST OUT
10kΩ A B
_
DIS _ _
R4 + +
THR
220Ω
TRI
S1 CON
Tecla = Espacio C1 LED1
GND
C2
10µF LM555CM
0.01µF
Parte experimental:
Conclusión:
Al desarrollar todos estos temporizadores podemos obtener
diferentes relojes para nuestros circuitos síncronos con
diferentes ciclos de trabajo.