El variador controlard la velocidad de! ventilador mediante un algoritmo de contro! realimentada
mediante el sensor de diferencial de presiOn.
Referencias y aprobaciones: UL S08C, CE, NEC, IEEE519-1992.
El VFD deberd convertir la entrada de potencia de CA trifasica de frecuencia fija a frecuencia y
voltaje variable para controlar la velocidad de los motores de induocion de CA tfasices. El VFD
deberd ser con disefto de entrada de seis pulsos, y el rectificador de voltaje debera de emplear un
puente de diodos de cnda completa; los VFD's utilizando rectificadores controlades SCR no seran
aceptados. La forma de onda de salida deberd aproximarse cercanamente a una onda sinusoidal.
El VED deberd ser de un disefio de salida PWM (modulacion por ancho de puiso) utiizando la
tecnologia actual de IGBTs y control del vector voltaja de la forma de onda de salda PWM,
El VFO deberd inchir un puente rectificador de diodes de onda completa y mantener un
desplazamiento del factor de polencia cercano a la unkdad independientemente de la velocidad y
Carga.
El fabricante del VFD debera demostrar un period continua de manufactura y desarolio de VFD's
por un minimo de 30 afios, VFO's que sean ne-stiquetades no son aceptables.
El VFD seleccionado debera ser capaz de suministrar el amperaje de placa del motor a plena carga
(RMS fundamental) de manera continua, y ser capaz de operar al motor a sus RPM, volaje,
comiente y destizamiento de placa sin tener que: utilizar el factor de servicio del motor.
Una funcién de rampa inicial deberd estar disponible para proveer un diferente tiempo de rampa de
inicio, hasta 80 segundos, para aplicaciones que requieren de una rampa mas rapida o lenta que la
fampa normal,
EI VFO deberd de ofrecer hasta 4 controladores PID separades. Un controlador deberd controlar el
drive en lazo cerrado, mientras que jes ofros 3 propercionaran sefiales de control & otros equipos.
‘\VFO's con solo controladores Pl no son aceptables. Una caracteristica de auto sintonia debera de
simplificar fa programacion de la ganancla proporcional (P} y el tempo de integral (|) de cualquier
‘controlador PID.
La conmutacién de energia a ia entrada del VFD deberd ser posible sin bloquecs de seguridad o
dafio al VFD en un intervale minimo de 2 minutos.
La conmutacin de ka energia sobre-el lado de salida entree! VFD y él motor debera ser posible sin
ninguna limitacién 0 dafo al VED y no dabera requanr dispesitives de seguridad adicionales.
El VFD debera provesr reactores en el Bus dé CD para minimizar los armdnicos a le linea de
‘alimentacion y proporcionar un Factor de Potencia real > 0.9. VFD's sin reactores en el Bus: de CD
deberan suministrarse con reactores en él lado de entrada con un 5% de impedancia
El VFO debera tener proteccitn contra trensitorios de voltale por utilizar MOV's, “spark gaps *, y
diodos Zener para soportar sobrecargas de 2.3 veces el voltajé de linea por 1.3 ms.
EI VFO debera de ser capaz de manejar uns situaciin de pérdida de fase dependiendo de la carga.
Si la carga es mayor que el 30% el drive deberd de fallar innediatamente y si la carga es menor
‘que el 30% el drive deberd de ser capaz de mantener la operacién y solo dar una advertencta. La
funcidn en caso de pardida de fase en sislemas donde la carga es menor que él 30% debe ser
‘Seleccionabie por el usuario.
El VFO deberd incluir sensors de corriente en las tres fases de salida para detectar e indicar una
perdida de fase del motor. El VFD Kentificars en cual de las fases de salida este le perdida.
El teclado debera incluir una pantalla grafica capaz de mostrer digitalmente hasta cinco diferentes
parametros de operacién o valores de estado simultaneamente (incluyendo valores del proceso con
la unidad de ingenieria apropiada) ademas de Manual/Desconectado’Automatico, control local o
remota y estado de operacién.