Вы находитесь на странице: 1из 10

INSTITUTO TECNOLÓGICO SUPERIOR GUAYAQUIL AMBATO

EXAMEN COMPLEXIVO
ESTRUCTURA DE LA DE EVALUACIÓN PRÁCTICA

TEMA: Multiplicador y comparador de dos números de 2 bits Carrera: Electrónica.


Dificultad
Baja Media Alta
priori:
Realizado por: Ing. Diego Vásconez Tiempo de Valoración
duración: Procedimental 8 Pts.

Referencia Bibliográfica: 180 Actitudinal 2 Pts.


Sistemas Digitales de Ronald J. Tocci minutos
Fundamentos de Sistemas Digitales de Thomas L.Floyd

Indicaciones Generales:
Primera parte
 En la primera parte de la práctica se realizará el circuito de un multiplicador de dos números de 2 bits,
que mostrará el resultado en un display 7 segmentos de cátodo común. Haciendo uso exclusivamente
de compuertas lógicas. Como máximo resultado se tendrá "9", y como mínimo resultado se tendrá "0".
Las entradas serán A (A1 y A0) y B (B1 y B0). Hay dos maneras de poder realizar esta multiplicación.
La primera mediante una tabla de la verdad, las entradas son los dos números a multiplicar y la salida
el resultado. La segunda forma es hacer la multiplicación normal y usar semisumadores.
 Diseñe el circuito lógico para el multiplicador. (sugerencia: el circuito lógico tendrá cuatro entradas y
cuatro salidas).
 Haciendo uso exclusivamente de compuertas lógicas. Como máximo resultado se tendrá "9", y como
mínimo resultado se tendrá "0".
 La multiplicación se realizará con compuertas lógicas o con semisumadores.
 El circuito debe mostrar en un display el resultado

Forma 1(Tablas de verdad) Se realiza la tabla de la verdad, luego los mapas de karnaugh y finalmente el
circuito.
Forma 2 Se realiza una multiplicación normal de la siguiente manera:

Entonces M0 es B0A0, M1 es la suma entre B0A1 y B1A1, M2 es la suma entre el acarreo de la suma M1 y
B1A1, y M3 es el acarreo de la suma M2.
Segunda parte
 La segunda parte de la práctica es un comparador de dos números de 2 bits. Como entrada se tendrán
dos números A (A1,A0) y B (B1,B0), y como salida tres leds indicadores, uno para cuando B es igual
a A, otro para cuando B es mayor a A, y otro para cuando B es menor a A. Se hará uso de compuertas
lógicas, dipswitch, resistores, y leds. El diseño se realizará por comparación de bit a bit, las sentencias
lógicas son las siguientes:
- Si (B1 es igual a A1) y si (B0 es igual a A0), entonces B es igual a A.
- Si (B1 es mayor a A1) o si [(B1 es igual a A1) y (B0 es mayor a A0)], entonces B es mayor a A.
- Si (B no es igual que A) y si (B no es mayor que A), entonces B es menor que A.
 Ahora estas sentencias se reescriben en forma de lógica combinacional:

 Donde X indica cuando B es igual a A, Y indica cuando B es mayor a A, y Z indica cuando B es menor
a A.
SECCIÓN PROCEDIMENTAL

Orden Detalles del Proceso Tiempo Herramienta /Equipos Normas de Criterios de evaluación Valoración Cuantitativa
Estimado seguridad (Puntos)
protoboard, -9 resistores de
2.2 kΩ 1/4w
- 15 resistores de 10kΩ
1/4w
- 1 CI 74xx08 (contiene 4
compuertas and)
- 1 CI 74xx32 (contiene 4
compuertas or)
- 1 CI 74xx04 (contiene 6
Trabajar
compuertas not) Respeta las normas de
con el EPP
- 2 CI 74xx86 (cada uno seguridad.
adecuado
contiene 4 compuertas xor)
-2 CI 74HC7266 (cada Selecciona
Analizar los parámetros del Utilizar
uno contiene 4 compuertas adecuadamente los
1 multiplicador para la elaboración 00H15 correctame 0,5
xnor elementos necesarios.
de la tabla de verdad nte las
- 2 CI 74LS83 (sumador de
funciones
4 bits) Ejecuta los pasos
disponibles
- 4 CI 74LS48 necesarios para obtener
en el
(decodificador bcd a 7 la las salidas
software.
segmentos de cátodo
común)
- 4 displays 7 segmentos de
cátodo común
- 1 led de chorro verde
- 2 dip switch de 4
posiciones
- 1 dipswitch de 1 posición
- 1 fuente de 5 voltios
Realizar la reducción del circuito
Ejecuta los pasos
utilizado mapas K Mapa de Karnaugh
2 00H20 necesarios para obtener 0,5
.
la las salidas
Trabajar
con el EPP
adecuado
Realiza adecuadamente
Utilizar
Simula el circuito multiplicador con Computador la simulación del
3 00H25 correctame 2
compuertas lógicas Proteus multiplicador con
nte las
compuertas lógicas
funciones
disponibles
en el
software
protoboard, -9 resistores de
2.2 kΩ 1/4w
- 15 resistores de 10kΩ
1/4w
- 1 CI 74xx08 (contiene 4
compuertas and)
- 1 CI 74xx32 (contiene 4
compuertas or)
- 1 CI 74xx04 (contiene 6
Trabajar
compuertas not) Respeta las normas de
con el EPP
- 2 CI 74xx86 (cada uno seguridad.
adecuado
contiene 4 compuertas xor)
-2 CI 74HC7266 (cada uno Selecciona
Utilizar
Analizar los parámetros del contiene 4 compuertas adecuadamente los
4 00H20 correctame 0,5
comparador con semisumadores xnor elementos necesarios.
nte las
- 2 CI 74LS83 (sumador de
funciones
4 bits) Ejecuta los pasos
disponibles
- 4 CI 74LS48 necesarios para obtener
en el
(decodificador bcd a 7 la las salidas
software.
segmentos de cátodo
común)
- 4 displays 7 segmentos de
cátodo común
- 1 led de chorro verde
- 2 dip switch de 4
posiciones
- 1 dipswitch de 1 posición
- 1 fuente de 5 voltios
Trabajar
con el EPP
adecuado
Realiza adecuadamente
Utilizar
Simula el circuito comparador Computador la simulación del
00H25 correctame 2
con compuertas lógicas Proteus multiplicador con
nte las
compuertas lógicas
funciones
5
disponibles
en el
software
protoboard, -9 resistores de
2.2 kΩ 1/4w
- 15 resistores de 10kΩ
1/4w
- 1 CI 74xx08 (contiene 4
compuertas and)
- 1 CI 74xx32 (contiene 4
Trabajar
compuertas or)
con el EPP
- 1 CI 74xx04 (contiene 6
adecuado
compuertas not)
Respeta las normas de
- 2 CI 74xx86 (cada uno
Utiliza seguridad
contiene 4 compuertas xor)
correctame
-2 CI 74HC7266 (cada uno
Armado del circuito multiplicador nte el
contiene 4 compuertas
6 en protoboard 00H20 datasheet Coloca todos los 0,5
xnor
con compuertas lógicas de cada elementos
- 2 CI 74LS83 (sumador de
elemento adecuadamente en la
4 bits)
para su protoboard
- 4 CI 74LS48
correcto
(decodificador bcd a 7
funcionami
segmentos de cátodo
ento en
común)
protoboard.
- 4 displays 7 segmentos de
cátodo común
- 1 led de chorro verde
- 2 dip switch de 4
posiciones
- 1 dipswitch de 1 posición
- 1 fuente de 5 voltios
protoboard, -9 resistores de
2.2 kΩ 1/4w
- 15 resistores de 10kΩ
1/4w
- 1 CI 74xx08 (contiene 4
compuertas and)
- 1 CI 74xx32 (contiene 4
Trabajar
compuertas or)
con el EPP
- 1 CI 74xx04 (contiene 6
adecuado
compuertas not)
Respeta las normas de
- 2 CI 74xx86 (cada uno
Utiliza seguridad
contiene 4 compuertas xor)
correctame
-2 CI 74HC7266 (cada uno
Armado del circuito comparador en nte el
contiene 4 compuertas
7 protoboard 00H20 datasheet Coloca todos los 0,5
xnor
con compuertas lógicas de cada elementos
- 2 CI 74LS83 (sumador de
elemento adecuadamente en la
4 bits)
para su protoboard
- 4 CI 74LS48
correcto
(decodificador bcd a 7
funcionami
segmentos de cátodo
ento en
común)
protoboard.
- 4 displays 7 segmentos de
cátodo común
- 1 led de chorro verde
- 2 dip switch de 4
posiciones
- 1 dipswitch de 1 posición
- 1 fuente de 5 voltios
protoboard, -9 resistores de Trabajar
2.2 kΩ 1/4w con el EPP
- 15 resistores de 10kΩ adecuado
1/4w Respeta las normas de
- 1 CI 74xx08 (contiene 4 Utiliza seguridad
Pruebas de funcionamiento de los compuertas and) correctame
8 00h15 0,5
circuito realizado en Protoboard. - 1 CI 74xx32 (contiene 4 nte el El circuito funciona
compuertas or) datasheet correctamente en
- 1 CI 74xx04 (contiene 6 de cada protoboard.
compuertas not) elemento
- 2 CI 74xx86 (cada uno para su
contiene 4 compuertas xor) correcto
-2 CI 74HC7266 (cada uno funcionami
contiene 4 compuertas ento en
xnor protoboard.
- 2 CI 74LS83 (sumador de
4 bits)
- 4 CI 74LS48
(decodificador bcd a 7
segmentos de cátodo
común)
- 4 displays 7 segmentos de
cátodo común
- 1 led de chorro verde
- 2 dip switch de 4
posiciones
- 1 dipswitch de 1 posición
- 1 fuente de 5 voltios
protoboard, -9 resistores de
2.2 kΩ 1/4w
- 15 resistores de 10kΩ
1/4w
- 1 CI 74xx08 (contiene 4
compuertas and)
- 1 CI 74xx32 (contiene 4
compuertas or)
- 1 CI 74xx04 (contiene 6 Trabajar
compuertas not) con el EPP
Respeta las normas de
- 2 CI 74xx86 (cada uno adecuado
seguridad.
contiene 4 compuertas xor)
-2 CI 74HC7266 (cada uno Utiliza los
Realiza las pruebas de
contiene 4 compuertas voltajes
9 Pruebas de funcionamiento Final 00h20 funcionamiento final. 1,0
xnor adecuados
- 2 CI 74LS83 (sumador de para el
Comprueba que legue el
4 bits) funcionami
voltaje adecuado a cada
- 4 CI 74LS48 ento de
etapa.
(decodificador bcd a 7 cada
segmentos de cátodo elemento
común)
- 4 displays 7 segmentos de
cátodo común
- 1 led de chorro verde
- 2 dip switch de 4
posiciones
- 1 dipswitch de 1 posición
- 1 fuente de 5 voltios
INSTITUTO TECNOLÓGICO SUPERIOR GUAYAQUIL AMBATO
EXAMEN COMPLEXIVO
PARTE PRÁCTICA
RÚBRICA DE EVALUACIÓN
Tema: Multiplicador de dos números de 3 bits Carrera: Electrónica.

Evaluado : Examen Complexivo


Normal De gracia
Dificultad: Baja Media Alta
Fecha: Tiempo de duración: 180 minutos Nota:

Docente Encargado: Tiempo de ejecución:

Indicaciones Generales:
Primera parte
 En la primera parte de la práctica se realizará el circuito de un multiplicador de dos números de 2 bits,
que mostrará el resultado en un display 7 segmentos de cátodo común. Haciendo uso exclusivamente
de compuertas lógicas. Como máximo resultado se tendrá "9", y como mínimo resultado se tendrá "0".
Las entradas serán A (A1 y A0) y B (B1 y B0). Hay dos maneras de poder realizar esta multiplicación.
La primera mediante una tabla de la verdad, las entradas son los dos números a multiplicar y la salida
el resultado. La segunda forma es hacer la multiplicación normal y usar semisumadores.
 Diseñe el circuito lógico para el multiplicador. (sugerencia: el circuito lógico tendrá cuatro entradas y
cuatro salidas).
 Haciendo uso exclusivamente de compuertas lógicas. Como máximo resultado se tendrá "9", y como
mínimo resultado se tendrá "0".
 La multiplicación se realizará con compuertas lógicas o con semisumadores.
 El circuito debe mostrar en un display el resultado
Segunda parte
 La segunda parte de la práctica es un comparador de dos números de 2 bits. Como entrada se tendrán
dos números A (A1,A0) y B (B1,B0), y como salida tres leds indicadores, uno para cuando B es igual
a A, otro para cuando B es mayor a A, y otro para cuando B es menor a A. Se hará uso de compuertas
lógicas, dipswitch, resistores, y leds. El diseño se realizará por comparación de bit a bit, las sentencias
lógicas son las siguientes:
- Si (B1 es igual a A1) y si (B0 es igual a A0), entonces B es igual a A.
- Si (B1 es mayor a A1) o si [(B1 es igual a A1) y (B0 es mayor a A0)], entonces B es mayor a A.
- Si (B no es igual que A) y si (B no es mayor que A), entonces B es menor que A.
 Las sentencias se reescriben en forma de lógica combinacional
SECCIÓN PROCEDIMENTAL

Orden Detalle del Proceso Tiempo Tiempo Valoración Calificación Observación


Estimado utilizado cuantitativa
Analizar los parámetros del
1 multiplicador para la elaboración 00H15 0,5
de la tabla de verdad
Realizar la reducción del circuito
utilizado mapas K
2 00H20 0,5

Simula el circuito multiplicador con


3 00H25 2
compuertas lógicas
Analizar los parámetros del
4 00H20 0,5
comparador con semisumadores

Simula el circuito comparador


00H25 2
con compuertas lógicas

5
Armado del circuito multiplicador
6 en protoboard 00H20 0,5
con compuertas lógicas
Armado del circuito comparador en
7 protoboard 00H20 0,5
con compuertas lógicas
Pruebas de funcionamiento de los
8 00h15 0,5
circuito realizado en Protoboard.
9 Pruebas de funcionamiento Final 00h20 1,0

SECCIÓN ACTITUDINAL
Actitudes: Si No Pts. Descripción
Orden Mantiene su espacio de trabajo ordenado mientras realiza la experiencia y se comporta en forma
0,25 ordena mientras realiza las actividades.
Mantiene su espacio de trabajo limpio mientras realiza la experiencia y se preocupa de que quede
Limpieza 0,25 limpio al finalizar la actividad.

Cuidado 0,25 Realiza la experiencia cuidando no producir daños físicos a los componentes, y a sí mismo.

Seguridad 0,25 Observa las normas y ocupa los implementos de seguridad al trabajar.

Se mantiene controlado a pesar de los intentos fallidos y ante la presión del tiempo para realizar
Autocontrol 1,00 las actividades.

Observaciones:

Firma del Docente Firma del Evaluado