Вы находитесь на странице: 1из 8

UNIVERSIDAD NACIONAL INGENIERIA

FACULTAD DE INGENIERIA ELECTRICA Y ELECTRÓNICA

Curso: EE635 Laboratorio de Sistemas Digitales I

LABORATORIO 1: COMPUERTAS TTL y CMOS


INTRODUCCIÓN:

El término “Interface” se usa en electrónica digital para hacer referencia a la interconexión eficiente de
dos dispositivos, circuitos o sistemas que no son compatibles, es decir, que poseen características
eléctricas diferentes. Las interfaces que realizaremos en este laboratorio nos permitirán que dispositivos
de diferentes familias puedan comunicarse entre sí y con dispositivos del mundo real.

Fundamento Teórico:

 Familias lógicas de los circuitos integrados:


Una familia lógica es un conjunto de componentes digitales que comparten una tecnología
común de fabricación y tienen estandarizadas sus características de entrada y salida, es
decir, son compatibles unos con otros.

Como consecuencia de la estandarización, la interconexión entre dispositivos lógicos de una


misma familia es particularmente sencilla y directa, no requiere de etapas adicionales de
acoplamiento.

- Familia de los TTL

La familia lógica TTL es quizás la más antigua y común de todas las familias lógicas de
circuitos integrados digitales. La mayor parte de los chips SSI y MSI se fabrican
utilizando tecnología TTL.
Los circuitos integrados TTL implementan su lógica interna, exclusivamente a base de
transistores NPN y PNP, diodos y resistencias.
La primera serie de dispositivos digitales TTL fue lanzada por Texas Instruments en
1964. Los chips TTL se usan en toda clase de aplicaciones digitales, desde el mas
sencillo computador personal hasta el mas sofisticado robot industrial. Los circuitos
TTL son rápidos, versátiles y muy económicos.

La familia TTL está disponible en dos versiones: la serie 54 y la serie 74, la primera
se destina a las aplicaciones militares y la segunda a aplicaciones industriales y de
propósito general. La familia TTL o bipolar se divide en las siguientes categorías o
subfamilias básicas:

 TTL STANDART.
 TTL SHOTTKY (S).
 TTL DE BAJA POTENCIA (L).
 TTL SHOTTKY DE BAJA POTENICA (LS).
 TTL DE ALTA VELOCIDAD (H).
 TTL SHOTTKY AVANZADO (AS).
 TTL SHOTTKY DE BAJA POTENCIA AVANZADA (ALS).

1 Ing. Mauricio Galvez Legua


UNIVERSIDAD NACIONAL INGENIERIA
FACULTAD DE INGENIERIA ELECTRICA Y ELECTRÓNICA

Curso: EE635 Laboratorio de Sistemas Digitales I

Otra familia bipolar muy popular es la ECL (lógica de emisor acoplado). Los
dispositivos de esta familia se caracterizan por su rapidez, pero consumen mucha
potencia, son costosos y su manufactura es relativamente compleja. Su uso se limita
a aplicaciones de muy alta velocidad.

- Característica de los circuitos integrados TTL

Las características que mas se notan de los circuitos integrados de la familia TTL, los
estándares son los siguientes:

Alta velocidad de operación. Pueden trabajar con frecuencias de 18MHz a 20MHz. La


velocidad de operación se expresa casi siempre en términos del tiempo o retardo de
propagación del C.I.

El tiempo o retardo de propagación de un circuito digital es el tiempo que toma un cambio


lógico en la entrada en propagarse a través del dispositivo y producir un cambio lógico en
la salida.

OBJETIVOS:
 Estudiar las características eléctricas de las distintas familias lógicas.
 Diseñar, simular e implementar circuitos digitales combinacionales.

INTERCONEXIÓN TTL/CMOS Y CMOS/TTL

Muchas veces es necesario interconectar dispositivos de diferentes familias lógicas con el objeto de
aprovechar las ventajas que ofrece cada tecnología. Para que la interconexión sea eficiente es necesario
conocer las características de entrada y salida de cada familia lógica.

1. Interfaces de Dispositivos TTL a CMOS


Una entrada CMOS es fácil de manejar desde una salida TTL cuando ambos operan a partir de una
misma fuente de 5V. Las corrientes de salida TTL son más que suficientes para manejar una entrada
CMOS, solo debemos adaptar los niveles de tensión. Veremos a continuación algunos circuitos para
interconectar una entrada CMOS a una salida TTL.

De las hojas de datos correspondientes extraiga las características de los siguientes dispositivos y
complete la tabla. Colocar las unidades correspondientes.

VCC VOH VOL VIH VIL IOL IOH IIL IIH


74LS00 5V 3.4V 0.35V -0.36uA 20uA
CD4011
74LS07
CD4049

2 Ing. Mauricio Galvez Legua


UNIVERSIDAD NACIONAL INGENIERIA
FACULTAD DE INGENIERIA ELECTRICA Y ELECTRÓNICA

Curso: EE635 Laboratorio de Sistemas Digitales I

A. Armar la siguiente interface. Excitar la entrada (ENT) con niveles “alto” y “bajo”, medir las
tensiones en los puntos indicados (TP: Test Points) y anotarlos en la tabla adjunta. Al realizar las
mediciones comparar con los valores teóricos esperados. Los puntos TP, son puntos de
medida.

3 Ing. Mauricio Galvez Legua


UNIVERSIDAD NACIONAL INGENIERIA
FACULTAD DE INGENIERIA ELECTRICA Y ELECTRÓNICA

Curso: EE635 Laboratorio de Sistemas Digitales I

Tensión Medida Entrada = “1” Entrada = “0”


TP1 5V 0V
TP2 0.01V 5V
TP3 5V 0V

o ¿En este circuito por qué se puede excitar una entrada CMOS desde una salida TTL si
tenemos incompatibilidad en los niveles lógicos? Explique qué función cumple la
resistencia R1?
Se puede excitar una entrada CMOS desde una salida TTL porque es fácil de
manejar y la corriente de salida del TTL es suficiente para manejar una entrada
en CMOS. La interface es la interconexión entre dos dispositivos incompatibles
de tal manera que aprovechemos los dos dispositivos incompatibles tal como
vemos en este caso.
La R1 cumple la función que al variar su valor el voltaje cambia en TP2 de
manera inversa (R1=3k TP2=0.01V, R1=1K TP2=0.05V, R1=0.5K TP2=0.09V) .

B. Armar la siguiente interface, excitar las entradas con niveles “alto” y “bajo”, medir las tensiones
en los puntos indicados y anotarlos en la tabla adjunta.

Observar la conexión de la resistencia de Pull-Up del 74LS07.


Los puntos TP, son puntos de medida.

Tensión Medida Entrada = “1” Entrada = “0”


TP1
TP2
TP3
TP4

o ¿Si la entrada del 74LS07 y la alimentación poseen niveles TTL, porque se puede excitar
la entrada CMOS con este dispositivo?
o ¿En este circuito podemos omitir la resistencia R1? Justifique.
o ¿Se puede reemplazar el 74LS07 por un 74LS04? Justifique.

4 Ing. Mauricio Galvez Legua


UNIVERSIDAD NACIONAL INGENIERIA
FACULTAD DE INGENIERIA ELECTRICA Y ELECTRÓNICA

Curso: EE635 Laboratorio de Sistemas Digitales I


C. Armar la siguiente interface. Excitar las entradas con niveles “alto” y “bajo”, medir las tensiones
en los puntos indicados y anotarlos en la tabla adjunta. Los puntos TP, son puntos de
medida.

5 Ing. Mauricio Galvez Legua


UNIVERSIDAD NACIONAL INGENIERIA
FACULTAD DE INGENIERIA ELECTRICA Y ELECTRÓNICA

Curso: EE635 Laboratorio de Sistemas Digitales I

Tensión Medida Entrada = “1” Entrada = “0”


TP1 5V 0V
TP2 9V 0.07V
TP3 0V 5V

o En este circuito explique la función que cumple el transistor BC 337.


El transistor BC 337 cumple la función de aumentar la corriente que sale por el TTL
74LS00. Al colocar 2 amperímetros en el circuito vemos que la corriente en la Base
del TTL es 0.09mA y la corriente en el Colector es 1.59mA
o ¿Qué característica importante presenta esta interface a nivel lógico?
La característica importante es que si su entrada esta en 0 o en BAJA, su salida
estará en 1 o en ALTA mientras que cuando su entrada esta en 1 o ALTA, su salida
estará en 0 o en BAJA. Este caso vemos en el puerto lógico NOT.

2. Interfases de dispositivos CMOS a TTL


Una salida CMOS puede excitar una entrada 74LSxx o 74Lxx si ambos dispositivos operan a partir de
una fuente de 5V. En el estado bajo, una entrada LS puede retornar hasta 400uA. Este es el valor
máximo de corriente que puede drenar una salida CMOS en ese estado.
A. Armar la siguiente interface CMOS –TTL. Excitar las entradas con nivel alto y bajo, medir las
tensiones en los puntos indicados y anotarlos en la tabla adjunta. CD 4049 es un CMOS buffer.

Los puntos TP, son puntos de medida.


Tensión Medida Entrada = “1” Entrada = “0”
TP1
TP2
TP3
TP4

6 Ing. Mauricio Galvez Legua


UNIVERSIDAD NACIONAL INGENIERIA
FACULTAD DE INGENIERIA ELECTRICA Y ELECTRÓNICA

Curso: EE635 Laboratorio de Sistemas Digitales I

o ¿En este circuito, se puede alimentar el CD 4049 con 9V en lugar de 5V? ¿Porque?

7 Ing. Mauricio Galvez Legua


UNIVERSIDAD NACIONAL INGENIERIA
FACULTAD DE INGENIERIA ELECTRICA Y ELECTRÓNICA

Curso: EE635 Laboratorio de Sistemas Digitales I

8 Ing. Mauricio Galvez Legua

Вам также может понравиться