Вы находитесь на странице: 1из 3

UNIVERSIDAD TÉCNICA DE ORURO

FACULTAD NACIONAL DE INGENIERÍA


CARRERA DE INGENIERÍA ELÉCTRICA-ELECTRÓNICA

PRACTICA Nº 1 ELT – 2682 “A”


ELECTRÓNICA II
Docente: Ing. Pacheco Tarqui Antonio
Auxiliar: Egr. Alfaro Maygua Limberth Gabriel
Fecha de entrega: Primer parcial (Entrega al Docente) Semestre: 02/2017

1). Diseñar una fuente de alimentación en serie como se presenta en la Figura 1, que suministre una tensión de
salida de 25[V] y una corriente de carga ≤ 1[A]. Si se tiene como datos: Ui= 50±5[V], RA= 10[Ω], β1= 125, β2=
220, los diodos Zener a utilizar son DZ1=DZ2= 1N755=7,5[V]
Determinar:
a), IRB, IZ, RB, PRB, IC1, IR1, R1, PR1, IC2, IB2, R2, R3.
c). Normalizar las resistencias y recomendar los transistores Q1 y Q2 a utilizar para montar el circuito.

2). El circuito regulador de tensión con diodo zener Fig. 2 se sabe: Ui=25[V], se utiliza un diodo zener 1N 752ª
de potencia, ILMax=70[mA], RA= 100[Ω], RB=220[Ω]. Calcular:
a). La resistencia de protección al diodo zener Rs, la resistencia mínima y máxima de la carga (RLmin, RLMax) que
se puede conectar al circuito regulador.
b). Si Ucc=30[V], verificar el trabajo del diodo zener, para la resistencia RS y RLMax calculado en el inciso
anterior.
c). ¿Qué sucede si en diodo zener está en polarización inversa? Justifique su respuesta

3). Para el circuito regulador de voltaje de la Fig. 3 se tiene una tensión de ingreso de 24[V], la resistencia en la
carga de 10 [Ω], las características de diodo zener de: UZ=6,7[V], PZ=1[W], hFE1=50, hFE2=10. Calcular: Uo,
UCE1, IL, IC1, R, IRB, RB, R1, R2, R3, IB1, las potencias de disipación de todas las resistencias, como actúa el diodo
D4? ¿Si se sacase el diodo D4 que sucede con el circuito?

4). Para el circuito regulador de voltaje integrado de la figura 4 realizar el diseño si se tiene como
Datos: Ui= 35[V], UO= 12[V] Determinar:
a). R1, R2, Ux, cual es el valor mínimo que se puede conectar como carga RL.
b). Mencionar los valores de C1, C2.
c). Explicar cómo funciona el circuito integrado y que protecciones debe tener para que no se malogre el
regulador de voltaje integrado 7805.

5). Para el Circuito de la Fig. 5 se tiene como datos: Ui=22[V], U1=15[V], IReg Max=1[A], IR1=IR2=10[mA],
IL=400[mA], UZ2=3,1[V], UBE=0,6[V], UO=8,1[V]. Calcular: RL, PRL, R2, PR2, R1, PR1, R3, PR3.¿ Qué circuito
integrado regulador de voltaje se está usando? Si RL=10[Ω], cual es el valor de IL y cuál es el comportamiento
del circuito regulador.

6). En el circuito de la Fig.6 Se tiene conectado un transistor JFET 2N5485 que trabaja con los parámetros
máximos de hoja técnica (revisar hoja técnica), y UDD= 15[V], RD= 100[Ω] encontrar:
a). El Valor de la corriente de Drain si RS= 500[Ω]
b). El valor de RS si la corriente de Drain es ID= 5[mA]
c). Hallar el máximo y mínimo valor de RG para que el JFET se encuentre polarizado en la zona de saturación

7). Para el circuito de la Fig. 7 se tiene un JFET que tiene los siguientes datos: VP= -3[V], IDSS= 9[mA],
UDD= 20[V], encontrar todos los valores de los resistores y las potencias disipadas de todas las resistencias
si: VG= 6[V], ID= 4[mA], VD= 11[V], graficar su curva característica del transistor.

8). En el circuito de la Fig. 8, JFET, encontrar los voltajes y las corrientes de polarización, la ganancia de voltaje,
la impedancia de entrada y el voltaje de entrada mínimo para evitar recortes. IDSS= 6[mA], VGS_OFF= -8[V],
rd= 100[KΩ], UDD= 28[V], RD= 3.3[KΩ], RS1= 220[Ω], RS2= 280[Ω], RG1= 100[KΩ], RG2= 10[KΩ],
RO= 3.3[KΩ]

9). Para el circuito amplificador de la Fig. 9, se tiene un JFET discreto tipo 2N3819 de parámetros:
IDSS= 10[mA], VGS_OFF= -3[V]. Se pide: a). Realizar el análisis en DC. Para encontrar ID, UGS, UDS.
b). realizar el análisis en AC, dibujar el circuito equivalente para el análisis dinámico de bajo nivel y calcular.
Rd, Ri, Ro, la ganancia AV, la ganancia de tensión del sistema amplificador referida al generador ideal de
excitación AVS.

10). Realice un diseño de un circuito regulador de tensión variable con circuito integrado de las siguientes
características:
a) Debe tener una tensión de salida variable desde 0[V] a 10[V], una corriente en la carga de 1,5[A]
b). Leds de señalización tanto en la entrada como en la salida, los capacitores a usar.
c). Si tiene una tensión de entrada es AC 24[V]
d). Normalizar todas las resistencias calculadas en valores comerciales así mismo las potencias comerciales y
código de colores de las mismas.
e). Justificar su diseño con hojas técnicas, y realizar la simulación en software. Proteus 8.1 o versión superior.

Ui
Q1
RA
RA
IR2

+
RB R2
R1
IRB

IR1
+ +
Ui Q2 RL Uo RB RL Uo
- UZ
UZ1 R3
- -
IZ

UZ2
Fig. 2
Fig. 1

R
Q1

+ 78 05
+
D1 D2 D3 R1
C1 Id C2 Ux
R1 D4 RB + Ui +
Ui
RL Uo
Q3 RL Uo
- - R2
UZ R4 -
R2
- R3

Fig. 3 Fig. 4
Q1 UDD
78 XX
+
+
RG
R1 U1 R2 RL Uo
Ui
UZ1 UZ2 -
R3
-
RS
Fig. 5

Fig. 6
UDD UDD

RG1 RD RG1 RD

CD

CG
RS1
Vin
RO
RG2 RS
RG2 RS2
CS

Fig. 7 Fig. 8
UDD

Ci UO
RS
CO
RL
VS RG R

Fig. 9

Ing. Pacheco T. Antonio Egr. Alfaro M. Limberth G.


DOCENTE DE CÁTEDRA AUXILIAR

Вам также может понравиться