Академический Документы
Профессиональный Документы
Культура Документы
panchinisf_l@hotmail.com
damianviscarra@yahoo.com
fabian.perez@epn.edu.ec
DECLARACIÓN
CERTIFICACIÓN
Certifico que el presente trabajo fue desarrollado por Francisco Andrés Lema
Chiliquinga y Damián Jahiel Viscarra Calero, bajo mi supervisión.
AGRADECIMIENTO
A mis hermanos Xavier, Paúl y Wendy por compartir y estar conmigo en momentos
buenos y malos, por tenerme paciencia y por su cariño.
A mis tíos y primos, por haber hecho placentera mi estadía lejos del hogar, por
brindarme su confianza y apoyo.
Al Dr. Fabián Pérez, por la ayuda en el desarrollo del proyecto, el tiempo prestado
y sobre todo por su amistad.
AGRADECIMIENTO
A mi madre Irene, que con su infinito amor ha sido y será el centro de mi universo,
mi punto de referencia en todo momento de la vida.
A mi tía Jamileth y mi tío Patricio, quienes han sido pilar fundamental en mi vida.
Al Dr. Fabián Pérez, que sin su apoyo, tiempo y amistad brindados no hubiese sido
posible la culminación de este proyecto.
A todos los familiares, amistades y personas muy apreciadas que han estado para
apoyarme y darme ánimos en este proceso.
DEDICATORIA
Dedico este trabajo a mi madre, por ser el pilar más importante de mi vida, por la
gran paciencia que me ha tenido, por brindarme su cariño y apoyo incondicional. A
mi padre, por sus consejos y motivación. A mis hermanos, que a pesar de las
diferencias que tenemos, siempre me han demostrado su cariño.
DEDICATORIA
Este trabajo está dedicado a mi madre y a mi padre, por su amor y apoyo infinito.
A mi hermana Gaby por estar siempre en las buenas y en las malas. A mi tía
Jamileth y tío Patricio por ser un ejemplo de vida y motivación.
A todas las personas que me han acompañado en este proceso y han sido fuente
de inspiración.
CONTENIDO
DECLARACIÓN ....................................................................................................................... II
CERTIFICACIÓN.................................................................................................................... III
AGRADECIMIENTO .............................................................................................................. IV
AGRADECIMIENTO ................................................................................................................ V
DEDICATORIA ....................................................................................................................... VI
DEDICATORIA ...................................................................................................................... VII
CONTENIDO ........................................................................................................................ VIII
RESUMEN ............................................................................................................................... XII
PRESENTACIÓN .................................................................................................................. XIII
CAPÍTULO 1 ...............................................................................................................................1
1.1. INTRODUCCIÓN ..........................................................................................................1
1.2. OBJETIVOS ..................................................................................................................1
1.2.1. OBJETIVO GENERAL ..........................................................................................1
1.2.2. OBJETIVOS ESPECÍFICOS ..................................................................................2
1.3. ALCANCE .....................................................................................................................2
1.4. JUSTIFICACIÓN ...........................................................................................................3
CAPÍTULO 2 ...............................................................................................................................5
2. MARCO TEÓRICO.............................................................................................................5
2.1. INTRODUCCIÓN ..........................................................................................................5
2.2. TRANSFORMADORES DE MEDIDA ..........................................................................6
2.2.1. TRANSFORMADOR DE CORRIENTE (TC) ........................................................6
2.2.2. TRANSFORMADORES DE VOLTAJE (TV) ........................................................7
2.2.2.1. Transformadores de voltaje capacitivos ...........................................................7
2.2.2.2. Transformadores de voltaje inductivos.............................................................7
2.3. RELÉS DE PROTECCIÓN ............................................................................................8
2.3.1. RELÉ DE SOBRECORRIENTE .............................................................................8
2.3.1.1. Característica del relé se sobrecorriente instantáneo .........................................9
2.3.1.2. Característica del relé de sobrecorriente temporizado .....................................11
2.3.1.2.1. Relé de tiempo definido .............................................................................. 11
2.3.1.2.2. Relé de tiempo inverso ............................................................................... 12
2.3.2. RELÉ DE DISTANCIA ........................................................................................ 15
2.3.2.1. Característica de operación del relé de distancia............................................. 15
2.3.2.1. Clasificación de los relés de distancia ............................................................ 17
2.3.2.2. Zonas de protección ...................................................................................... 18
IX
CAPÍTULO 3 ............................................................................................................................. 19
3. LENGUAJE DE SIMULACIÓN DIgSILENT DSL – APLICACIÓN A
MODELAMIENTO DE RELÉS ............................................................................................... 19
3.1. REVISIÓN DE RELÉS DE SOBRECORRIENTE Y DE DISTANCIA DE LA
BIBLIOTECA GENERAL DEL PROGRAMA POWERFACTORY DE DIgSILENT ............. 20
3.2. ESTRUCTURA DEL RELÉ ......................................................................................... 29
3.2.1. TIPOS DE BLOQUES .......................................................................................... 29
3.2.1.1. Bloques de medición ..................................................................................... 30
3.2.1.2. Bloques de cálculo ........................................................................................ 31
3.2.1.3. Bloques de corriente ...................................................................................... 31
3.2.1.3.1. RelIoc ........................................................................................................ 31
3.2.1.3.2. RelToc ....................................................................................................... 32
3.2.1.3.3. RelDir ........................................................................................................ 32
3.2.1.4. Bloques del relé de distancia.......................................................................... 32
3.2.1.4.1. RelZpol ...................................................................................................... 33
3.2.1.4.2. RelDisdir ....................................................................................................33
3.2.1.4.3. RelFdetec ...................................................................................................33
3.2.1.4.4. RelDismho .................................................................................................34
3.2.1.4.5. RelDispoly .................................................................................................34
3.2.1.4.6. RelTimer ....................................................................................................34
3.2.1.5. Bloque lógico ................................................................................................ 35
3.2.2. ARQUITECTURAS DE RELÉS DE SOBRECORRIENTE Y DE DISTANCIA DE
LA BIBLIOTECA GENERAL DEL PROGRAMA POWERFACTORY DE DIgSILENT....35
3.2.2.1. Arquitectura de relés de sobrecorriente .......................................................... 36
3.2.2.2. Arquitectura de relés de distancia ..................................................................43
3.2.2.2.1. Frame de distancia de fase .......................................................................... 43
3.2.2.2.2. Frame de distancia de fase y neutro ............................................................ 44
3.3. TIPO DE RELÉ ............................................................................................................ 47
3.4. ELEMENTO RELÉ ...................................................................................................... 48
3.5. SUBRELÉS.................................................................................................................. 51
CAPÍTULO 4 ............................................................................................................................. 52
4. MODELACIÓN DE LOS RELÉS GENÉRICOS ............................................................. 52
4.1. ESTRUCTURA DEL RELÉ ......................................................................................... 53
4.1.1. ESTRUCTURA DEL RELÉ DE SOBRECORRIENTE ........................................ 54
4.1.2. ESTRUCTURA DEL RELÉ DE DISTANCIA...................................................... 70
4.2. TIPO DE RELÉ ............................................................................................................ 81
4.2.1. FRAME DEL SUBRELÉ DE SOBRECORRIENTE DE FASE............................. 81
X
RESUMEN
Una vez definidos los bloques que conforman el diseño básico de los relés de
sobrecorriente y de distancia, se procedió a la creación de los relés genéricos. Los
cuales, posterior a la configuración de los parámetros de sus bloques internos, se
los utilizó en un estudio de coordinación de protecciones.
PRESENTACIÓN
CAPÍTULO 1
1.1. INTRODUCCIÓN
Por otro lado, la complejidad en el uso de una base de datos está asociada de
manera directa con la cantidad de equipos modelados. De modo que, al tener
una base de datos más grande, pueden existir dificultades en la realización de
estudios de coordinación de protecciones.
1.2. OBJETIVOS
1.3. ALCANCE
1.4. JUSTIFICACIÓN
El desarrollo del presente estudio permitirá generar una base de datos de mayor
utilidad para los laboratorios de la Carrera de Ingeniería Eléctrica, que posibilite
representar de una manera ágil y efectiva las características de relés de
protección utilizados en el sector eléctrico ecuatoriano y en la industria,
independientemente del año de fabricación, marca, tecnología, etc.
4
Para esto se requiere analizar todas las arquitecturas planteadas para los relés
en la librería general de la herramienta computacional mencionada, luego de lo
cual se plantearán nuevas arquitecturas de bloques, una para el relé genérico
de sobrecorriente y una para el relé genérico de distancia. Estas arquitecturas
serán desarrollo propio de los autores del trabajo y constituirán la base para
representar todas las características requeridas.
CAPÍTULO 2
2. MARCO TEÓRICO
2.1. INTRODUCCIÓN
A continuación, la Figura 2.1 ilustra el sistema de protecciones con cada uno de sus
elementos.
Este equipo reduce corrientes altas de un sistema a corrientes que son manejables
para el relé y los elementos de medida, generalmente los valores son 1A o 5A. La
selección de los mismos es crítica ya que aseguran la correcta operación del relé
de protección. El dimensionamiento de los transformadores de corriente debe ser
tal que se evite operar en la zona de saturación (ver Figura 2.2). Si no existe
saturación, el TC trabajará en la región lineal, y su función básica podrá ser
representada como una simple relación de transformación.
Son los que se emplean comúnmente y operan con voltajes menores que los
transformadores de potencial capacitivos.
8
El ajuste de estos relés de sobrecorriente debe ser de tal manera que se discrimine
la corriente de demanda máxima frente a la corriente mínima de cortocircuito, a esto
se lo conoce como sensibilidad. Es decir, la capacidad que tiene el relé de
diferenciar la operación normal del sistema comparada con una situación de falla.
Figura 2.5 Sistema radial con alimentación en ambos extremos. [Elaboración propia]
Donde:
Donde:
$0 = Tiempo de arranque.
La desventaja de este tipo de protección es que cuando ocurre una falla cercana a
la fuente, el tiempo de operación del relé es relativamente largo dándose como
resultado, corrientes elevadas de cortocircuito durante tiempos prolongados.
Este tipo de relés son del tipo temporizado cuya característica principal es la de
operar en un tiempo que es inversamente proporcional a la corriente de
cortocircuito. La ventaja para este tipo de relés es que se tienen tiempos de disparo
pequeños con corrientes grandes de falla. Estos relés usan para su operación una
curva característica que proporciona la velocidad de actuación del mismo frente a
fallas que se puedan producir en un elemento del sistema eléctrico de potencia.
Donde:
$0 = Tiempo de arranque.
ü Ajuste de corriente
Existen varias familias de curvas que están homologadas en las normas europeas
(IEC) y la norma norteamericana (ANSI/IEEE), como se presenta continuación. [5]
• Para las Curvas ANSI C37.90 y las curvas IAC de General Electric, rige la
ecuación (2.5). De manera similar, la Tabla 2.1 para las curvas ANSI y la
Tabla 2.2 para las curvas IAC.
; ? A
7 = 8 9: + (<=>) + (<=>)@ + (<=>)B C (2.5)
14
D
<= (2.6)
DEF
CURVAS ANSI A B C D E
Extremadamente Inversa 0.0399 0.2249 0.5000 3.0094 0.7222
Muy Inversa 0.0615 0.7989 0.3400 -0.2814 4.0505
Normalmente Inversa 0.0274 2.2614 0.3000 -4.1899 9.1272
Moderadamente Inversa 0.1735 0.6791 0.8000 -0.0800 0.1271
CURVAS IAC A B C D E
Extremadamente Inversa 0.0040 0.6379 0.62 1.7872 0.2461
Muy Inversa 0.09 0.7955 0.100 -1.2885 7.9586
Normalmente Inversa 0.2078 0.8630 0.8000 -0.418 0.1947
Moderadamente Inversa 0.0428 0.0609 0.6200 -0.0010 0.0221
• Las curvas IEC se pueden graficar utilizando la ecuación (2.7) y los valores
de la Tabla 2.3.
G
7 = 8 9<A =HC (2.7)
CURVAS IEC K E
Curva Inversa Estándar 0.140 0.020
Curva Muy Inversa 13.500 1.000
Curva Extremadamente Inversa 80.000 2.000
Curva Inversa Corta 0.050 0.040
D: Corriente de entrada.
Medir voltaje y corriente para calcular una impedancia, es una manera de detectar
anomalías en un sistema eléctrico de potencia, a este tipo de protecciones se les
denomina de “Distancia” ya que sensan la impedancia de un elemento en todo
momento y operan cuando cierto valor está fuera del rango prestablecido. [7]
El relé de distancia está instalado junto con sus transformadores de medida como
se muestra en la Figura 2.9.
Si se supone que ocurre una falla trifásica a una distancia de IJK ohmios medida
desde el relé (JK es la impedancia total de la línea de transmisión), se cumple lo
siguiente:
LN = 4N ∗ IJK (2.8)
LN 4N ∗ IJK
JN = =
4N 4N
JN = IJK (2.9)
Figura 2.11 Ángulo formado entre los fasores de voltaje y corriente. [Elaboración Propia]
17
Figura 2.12 Característica de Impedancia. [8] Figura 2.13 Característica de Admitancia o Mho. [8]
Figura 2.14 Característica de reactancia. [8] Figura 2.15 Característica poligonal. [8]
18
• Zona 3: El alcance de esta zona sirve como respaldo para líneas adyacentes
y el tiempo de operación es mayor o igual a un segundo.
CAPÍTULO 3
Debido a la gran cantidad de elementos que están presentes en un SEP tal como:
generadores, transformadores, líneas, cargas, etc., se hace necesario para su
análisis una herramienta como PowerFactory de DIgSILENT para realizar en forma
adecuada los diferentes tipos de estudios que se requieran.
Un relé de protección está formado por diversos tipos de bloques (slots) que
realizan operaciones, comparaciones, entre otras funciones. Existen diferentes
tipos de bloques según la función a desempeñar, la mayoría de éstos han sido
previamente compilados por la empresa DIgSILENT.
Los bloques o slots se interconectan entre sí mediante líneas, las cuales son las
encargadas de llevar la información que necesita cada uno para su funcionamiento.
Los bloques y las líneas correspondientes a la estructura del relé están plasmadas
en un diagrama de bloques (Frame) como se muestra en la Figura 3.1.
20
Según la Figura 3.2 se observa que para un relé de sobrecorriente se tienen varias
marcas como: ABB/Westinghouse, GE Alsthom, General Electric, etc., y que, si se
mira detenidamente en cada fabricante por ejemplo ABB/Westinghouse, se
aprecian algunas series que se diferencian entre sí (ver Figura 3.3).
21
Dependiendo del tipo pueden o no tener curvas, éstas se cargan en los relés que
tienen funciones temporizadas. Para los relés mencionados se tienen creadas un
estimado de 193 curvas. Algunos relés comparten el mismo frame debido a que
tienen la misma estructura y solo cambia la configuración interna de los bloques.
29
Para los relés de distancia se tiene una clasificación como la que se aprecia en la
Tabla 3.2.
Existe la posibilidad de utilizar una misma estructura para varios tipos de relés.
Estos bloques se encuentran ubicados al inicio del frame, son los únicos bloques
que no tienen puntos de entrada (los puntos de entrada son de color verde y los de
salida son de color rojo).
Estos bloques se encargan de tomar medidas, las cuales son enviadas mediante
señales a los demás bloques para que realicen sus operaciones correspondientes.
Las señales de salida de estos bloques corresponden a valores de voltajes y
corrientes en magnitudes reales e imaginarias (fasores).
3.2.1.3.1. RelIoc
3.2.1.3.2. RelToc
3.2.1.3.3. RelDir
wIop;wIopr;wIopi 0
wUpol;wUpolr;wUpoli 1
Dir yout
RelDir
wIpol;wIpolr;wIpoli 2
3.2.1.4.1. RelZpol
wIr_A;wIi_A 0 0 Iopr_A;Iopi_A;Iopr_B;Iopi_B;Iopr_C;Iopi_C
wIr_B;wIi_B 1 1 Uopr_A;Uopi_A;Uopr_B;Uopi_B;Uopr_C;Uopi_C
wIr_C;wIi_C 2 2 Upolr_A;Upoli_A;Upolr_B;Upoli_B;Upolr_C;Upoli_C
wI0x3r;wI0x3i
Polarizing 3
3 Tmemory
RelZpol*
wUr_A;wUi_A 4 4 Igopr_A;Igopi_A;Igopr_B;Igopi_B;Igopr_C;Igopi_C
wUr_B;wUi_B 5 5 Ugopr_A;Ugopi_A;Ugopr_B;Ugopi_B;Ugopr_C;Ugopi_C
wUr_C;wUi_C 6 6 Ugpolr_A;Ugpoli_A;Ugpolr_B;Ugpoli_B;Ugpolr_C;Ugpoli_C
3.2.1.4.2. RelDisdir
wsup 0
wsupadd 1 Dir-Z 0 rev
Iopr;Iopi 2 RelDisdir 1 fwd
Upolr;Upoli 3
3.2.1.4.3. RelFdetec
0 ystart
I_A;I_B;I_C
Starting Ph-Ph
RelFdetect*
1 ys_A;ys_B;ys_C
3.2.1.4.4. RelDismho
wsup_A;wsup_B;wsup_C 0
wsupadd 1
Iopr_A;Iopi_A;Iopr_B;Iopi_B;Iopr_C;Iopi_C 2
Uopr_A;Uopi_A;Uopr_B;Uopi_B;Uopr_C;Uopi_C 3
ZDG1 yout
RelDismho*
Upolr_A;Upoli_A;Upolr_B;Upoli_B;Upolr_C;Upoli_C 4
Tmemory 5
Tdelay 6
3.2.1.4.5. RelDispoly
Iopr_A;Iopi_A;Iopr_B;Iopi_B;Iopr_C;Iopi_C 0
Uopr_A;Uopi_A;Uopr_B;Uopi_B;Uopr_C;Uopi_C 1
fwd_A;fwd_B;fwd_C 2
ZONA yout
RelDispoly*
rev_A;rev_B;rev_C 3
wsupadd 4
3.2.1.4.6. RelTimer
Este bloque contiene funciones lógicas (OR, AND, NOR Y NAND) que permiten el
paso de la señal u orden de apertura del interruptor (ver Figura 3.27).
Toc Ph y1
RelToc*
0
Logic Ph yout
0
RelLogic*
1
Ioc Ph y2
Iabs
RelIoc*
Iabs(..
wIr_A..
0 0
wIr_B..
Ct-3P/3xI01 wIr_C..
1 Measure 0
StaCt* 2 RelMeasure
2 1
wI0x3..
3 3
Iabs1..
Iabs1
Figura 3.28 Frame Toc + Ioc Ph & Earth de la serie CO marca ABB/Westinghouse. [10]
El resumen de bloques que componen el Frame Toc + Ioc Ph & Earth de la serie
CO marca ABB/Westinghouse (ver Figura 3.28) se detalla en la Tabla 3.3.
37
Tabla 3.3 Bloques que componen el Frame Toc + Ioc Ph & Earth de la serie CO marca
ABB/Westinghouse.
SI SI SI SI SI SI SI
Ia
0 0
Ib Imax Toc Ph y1
Ct-3P/3xI01 1 Measure 0
3xI0 RelToc*
Ic
StaCt* 2 RelMeasure
2 1
w3xI0
3 3
0
Toc Earth y2 yout
1 Logic
RelToc*
RelLogic*
2
Ioc Earth y3
RelIoc*
Figura 3.29 Frame Toc Ph & Earth + Ioc Earth de la serie Hi-Lo marca ABB/Westinghouse. [10]
Tabla 3.4 Bloques que componen el Frame Toc Ph & Earth + Ioc Earth de la serie Hi-Lo marca
ABB/Westinghouse.
SI SI NO SI SI SI SI
0
Imax TC(51) TC51
block51 RelToc*
0 1
0
I(50) I50
block50 RelIoc* yout1112
1 1 0 0 0
1
wIa Logic
0 0 RelLogdip*
2
wIb yout1314
Ct 1 1 Measure 0 3 1 1
wIc 3xI0
StaCt* 2 RelMeasure
2 1 0
wI0x3 TC(51N) TC51N
3 3
RelToc*
1
block51N
2 0
I(50N) I50N
block50N RelIoc*
3 1
una entrada para liberar la operación del relé de sobrecorriente, así como también
como una entrada para el control remoto del relé o a su vez como una señal de
bloqueo externo para el mismo. [13]
Esta arquitectura utiliza un bloque “RelLogdip” que es un bloque que realiza las
mismas funciones lógicas (ver Figura 3.27) pero que, a través de líneas de código,
permite implementar funciones más complejas.
Tabla 3.5 Bloques que componen el Frame IMPRS de la serie IMPRS marca ABB/Westinghouse.
SI SI SI SI SI SI SI
0
SS2 START1
1 0 1
2
Ct-3I0 wI0x3 Measure 3I0 SIGNAL1
0 0 3 1 2
StaCt* RelMeasure
Io> 4 Logic
RelToc* TS1 RelLogdip* TRIP1
1 1 5 2 3
6
Io>block TRIP2
0 7 3 4
START2 TS2
0 0 8
Io>>
Io>>block RelIoc*
1 1 1
Figura 3.31 Frame SPAJ 110C de la serie SPAJ marca ABB/Westinghouse. [10]
40
Como se puede ver en la Figura 3.31, el transformador de corriente toma los valores
de secuencia cero. Estas señales llegan al bloque de cálculo donde serán filtradas
para pasar a los bloques de corriente.
Figura 3.32 Líneas de código del bloque “RelLogdip” del relé SPAJ 110C de la serie SPAJ marca
ABB/Westinghouse. [10]
Tabla 3.6 Bloques que componen el Frame SPAJ 110C de la serie SPAJ marca
ABB/Westinghouse.
SI SI NO NO SI SI SI
41
Toc I>t y1
RelToc*
0
Iabs(..
2
wIr_A..
0 0
3 3
3xI0(..
0
Ioc Earth Ie> y21 yout1
1
LogicEarth 1
RelIoc*
RelLogic*
2
Figura 3.33 Frame Toc+2Ioc Ph & Earth de serie IAC marca General Electric. [10]
Tabla 3.7 Bloques que constituyen el Frame Toc+2Ioc Ph & Earth de serie IAC marca General
Electric.
SI SI SI SI SI SI SI
La Figura 3.34 muestra los bloques que contiene otro frame tomado como ejemplo
de la marca SIEMENS. Se tiene un TC que lleva señales de corriente de fase y
secuencia cero al bloque de medida. Este frame contiene los bloques de corriente
cuyas características son de actuación instantánea y temporizada, tanto para fase
como para neutro. De la misma manera se aprecia una señal de bloqueo que va
conectada a un bloque de disparo instantáneo.
y1
0
y2 yout
1 Logic I 0
y3
2 RelLogic
y4
3
Ioc >>>
RelToc
Ioc >>
RelIoc
RelIoc
RelIoc
Ioc >
Toc
0
Blocking I>>
wIr A;wIi A
0 0
wIr B;wIi B Iabs A;Iabs B;Iabs C
Ct-3p 1 1Measurement0
StaCt wIr C;wIi C Iabs
2 2 RelMeasure 1
wI0x3r;wI0x3i
3 3
Ioc Ie>>
RelToc
Ioc Ie>
Toc Ie
RelIoc
RelIoc
ye1
0
ye2 Logic Ie yout1
1 1
ye3 RelLogic
2
SI SI SI SI SI SI SI
Una vez que se han filtrado las señales de voltaje y corriente en valores trifásicos
RMS, monofásicos RMS, etc., estas señales llegan al bloque de polarización
“RelZpol” donde se calculan las impedancias.
Los bloques “RelDismho” comparan los valores de entrada con los valores de ajuste
de arranque, si se supera este valor entonces se activa el disparo del relé. Estos
relés vienen acompañados de bloques “RelTimer” que son temporizadores. Se los
conecta en los bloques: ZD2 “RelDismho” y ZD3 “RelDismho”, porque las zonas
dos y tres del relé son respaldo para la zona uno.
44
Como se aprecia en la Figura 3.36, el frame del relé de distancia tiene dos
transformadores, uno para sensar voltaje y otro para sensar corriente.
El frame presenta dos detectores de fallas, uno para fase y otro para neutro.
El relé posee tres zonas de protección para fallas de fase y otras tres zonas para
neutro. Siendo la primera zona de actuación instantánea y las dos restantes con
característica temporizada.
Finalmente se observa que se tiene dos bloques lógicos, de la misma manera uno
para fase y otro para neutro.
y1
0
y2 Logic Ph-Ph yout
1
y3 RelLogic
2
0
1
0
1
ZDT2
ZDT3
RelTimer*
RelTimer*
wstar..
wstar..
Tdela..
Tdela..
ZD1
0
1
2
3
4
5
0
1
2 ZD2
3
4
5
0
1
2 ZD3
3
4
5
RelDismho*
RelDismho*
RelDismho*
Tdelay
Super.. Super.. Super..
ystart
0
1
Ioper..
Ioper..
Ioper..
Uoper..
Uoper..
Uoper..
Upola..
Upola..
Upola..
Tmemo..
Tmemo..
Tmemo..
RelFdetect*
Starting Ph-P..
wIr_A.. I_A;I..
0 0 0
wIr_B..
Ct 1 1 1 I0x3
wIr_C.. wIr_A..
StaCt* 2 2 0 0
wI0x3.. wIr_B..
3 2 3 1 1
Measurement wIr_C..
3 4 2 2
RelMeasure wI0x3..
4 5 3
Polarizing3
wUr_A.. wUr_A.. RelZpol*
0 5 6 4 4 Igopr_A;Igopi_A;Igopr_B;Igopi_B;Igopr_C;Igopi_C
Vt wUr_B.. wUr_B..
1 7 5 5 Ugopr_A;Ugopi_A;Ugopr_B;Ugopi_B;Ugopr_C;Ugopi_C
StaVt* wUr_C.. wUr_C..
2 6 8 6 6 Ugpolr_A;Ugpoli_A;Ugpolr_B;Ugpoli_B;Ugpolr_C;Ugpoli_C
0
1
0
1
ZDT2
ZDT3
wsup_A;wsup_B;wsup_C
RelTimer*
RelTimer*
wstar..
wstar..
ystart
Tdelay
Tdelay1
0
1
ZD1
ZD2
ZD3
0
1
2
3RelDismho*
4
5
0
1
2
3RelDismho*
4
5
0
1
2
3RelDismho*
4
5
RelFdetect*
Tdelay
I0x3
Iopr_..
Uopr_..
wsupa..
0
1
wsup_..
Tdelay
RelFdetect*
0
1
0
1
2
4
5
6
0
1
2
4
5
6
0
1
2
4
5
6
Starting Ph-G..
ZDG1 3
ZDG2 3
ZDG3 3
RelDismho*
RelDismho*
RelDismho*
Tdela..
Tdela..
wstar..
wstar..
ZGT2
ZGT3
RelTimer*
RelTimer*
0
1
0
1
y11
0
y21 Logic Gnd yout
1 1
y31 RelLogic
2
El enlace del elemento relé con el sistema eléctrico se conforma mediante los
modelos de transformadores de corriente y voltaje. En la salida del relé se tiene una
señal de disparo que se envía a un interruptor.
Al ingresar a los bloques, se despliega una ventana donde se ajustan los valores
de operación del relé.
Los ajustes configurables por parte del usuario son pocos y puntuales, es el caso
del bloque “RelIoc”, el cual representa la característica instantánea del relé de
sobrecorriente, para este bloque el usuario solo ajusta el valor de la corriente de
arranque como se aprecia en la Figura 3.39.
También se asignan los diferentes filtros que ciertos bloques utilizan para procesar
las señales de entrada o para definir la característica de operación. Como se
50
Finalmente se definen los rangos de ajuste del relé, estos parámetros pueden ser
realizados en forma continua o discreta, se presentan como los valores mínimos y
máximos de configuración del elemento relé. En el caso de los bloques de corriente
además de los rangos de operación del relé se define la o las curvas con las que el
modelo relé actúa (ver Figura 3.42).
3.5. SUBRELÉS
CAPÍTULO 4
También se aprecia en algunos casos que los relés están contenidos como bloques
dentro de otros relés (ver Figura 4.2), es decir, existen subrelés que generalmente
cumplen con funciones específicas.
Una vez definidos los bloques que deben constituir la estructura fundamental del
relé genérico de sobrecorriente, se procede a clasificarlos. Es decir, para la
arquitectura propuesta, el relé incorpora dos características (ver Figura 4.3):
• Bloque “RelIoc”.
• Bloque “RelToc”.
• Bloque “RelLogic”.
• Bloque “RelDir”.
a. Nombrar el “Frame”.
b. Seleccionar “Block/Frame Diagram”.
c. Elegir formato.
Los bloques que contiene el frame del subrelé de fase son los bloques de corriente
para la característica instantánea, tiempo definido y temporizada, un bloque
direccional y un bloque lógico (ver Figura 4.10).
51
RelToc
LOGICO_FASE
RelLogic*
Figura 4.11 Bloques que constituyen el frame del subrelé de sobrecorriente de fase. [10]
60
61
El próximo paso, una vez que se han establecido los bloques mínimos que
componen el subrelé de sobrecorriente de neutro, es crear el frame principal que
incluya los mismos (ver Figura 4.17). La unión de éstos se verá posteriormente en
el tipo de relé (ver Sección 4.2).
LOGICO_NEUTRO
51N RelLogic*
RelToc
DIR_NEUTRO
RelDir
Figura 4.17 Bloques que constituyen el frame del subrelé de sobrecorriente de neutro. [10]
64
65
El próximo paso una vez que se han establecido los bloques mínimos que
componen los distintos subrelés, es crear el frame principal que incluya tanto los
bloques comunes como los bloques de subrelés tanto para fase como para neutro
(ver Figura 4.24).
Una vez que se han creado todos los frames, se puede encontrar en la librería del
proyecto, dentro de la carpeta “User Defined Models” (ver Figura 4.23), los tres
frames que contienen los bloques que constituyen cada una de las arquitecturas
previamente descritas.
Figura 4.23 Carpeta “User Defined Models” que contiene frames de sobrecorriente creados. [10]
SUBRELE_FASE
*
Ct
StaCt*
Cálculo
RelMeasure
Vt-3P
StaVt*
SUBRELE_NEUTRO
*
Figura 4.24 Bloques que constituyen el frame del relé genérico de sobrecorriente. [10]
69
70
Los bloques mínimos para poder modelar un relé de distancia con la mayoría de
características de operación son los siguientes:
Una vez establecidos los bloques que constituyen la estructura fundamental del relé
genérico de distancia, se clasifican los mismos de acuerdo a cada característica de
operación:
A continuación, se detallan cada uno de los bloques que forman parte de los
distintos subrelés antes mencionados.
El procedimiento para la creación del frame donde se ubican cada uno de los
bloques es el mismo que se detalló para la creación de los subrelés de
sobrecorriente (ver Figura 4.4 y Figura 4.5).
CÁLCULO RelMeasure 1
CÁLCULO II RelMeasure 2
STARTING RelFdetect 3
DIRECCIONAL RelDir 4
ZONA_1 RelDismho 5
ZONA_ 2 RelDismho 6
ZONA_ 3 RelDismho 7
ZONA_ 4 RelDismho 8
D_Z2 RelTimer 9
D_Z3 RelTimer 10
D_Z4 RelTimer 11
LOGIC RelLogic 12
CÁLCULO II DIRECCIONAL
RelMeasure RelDir*
ZONA_1
RelDismho*
LOGIC
RelLogic*
ZONA_ 2
RelDismho* D_Z2
RelTimer
ZONA_3
RelDismho* D_Z3
RelTimer
ZONA_4
RelDismho* D_Z4
RelTimer
Figura 4.26 Bloques que constituyen el frame de subrelé de distancia de característica mho de fase. [10]
73
74
CÁLCULO RelMeasure 1
CÁLCULO II RelMeasure 2
STARTING RelFdetect 3
DIRECCIONAL RelDir 4
ZONA_1 RelDismho 5
ZONA_ 2 RelDismho 6
ZONA_ 3 RelDismho 7
ZONA_ 4 RelDismho 8
D_Z2 RelTimer 9
D_Z3 RelTimer 10
D_Z4 RelTimer 11
LOGIC RelLogic 12
La lógica de construcción del frame del subrelé de distancia con característica mho
para neutro es la misma que se desarrolló para el subrelé de distancia con
característica mho para fase (ver Figura 4.26), únicamente se cambia la
configuración de los bloques de tal manera que se vea la secuencia cero,
exceptuando el elemento con característica direccional de secuencia negativa.
representación gráfica es una línea (cada zona), como se puede ver en la Figura
4.27. La tercera zona es de característica mho. Tanto la segunda como la tercera
zona presentan bloques de temporización.
Este subrelé bien puede detectar fallas de fase como fallas donde exista secuencia
homopolar.
En la Figura 4.28 se presentan los bloques que constituyen el frame del subrelé de
distancia tipo mho blinder.
NOMBRE
TIPO DE
DEL SECUENCIA
BLOQUE
BLOQUE
STARTING RelFdetect 1
ZONA_1 RelDisbl 2
ZONA_ 2 RelDisbl 3
ZONA_ 3 RelDismho 4
D_Z2 RelTimer 5
D_Z3 RelTimer 6
LOGIC RelLogic 7
STARTING
RelFdetect*
ZONA_1
RelDisbl*
D_Z2
RelTimer
ZONA_2
RelDisbl*
LOGIC
RelLogic
D_Z3
RelTimer
ZONA_3
RelDismho*
Figura 4.28 Bloques que conforman el frame de subrelé de distancia de característica mho blinder.
[10]
STARTING RelFdetect 1
DIRECCIONAL RelDisdir 2
ZONA_1 RelDispoly 3
ZONA_ 2 RelDisploy 4
ZONA_ 3 RelDispoly 5
ZONA_ 4 RelDisploy 6
D_Z2 RelTimer 7
D_Z3 RelTimer 8
D_Z4 RelTimer 9
LOGIC RelLogic 10
La Tabla 4.4 y Figura 4.29 del subrelé de característica poligonal de fase sirven
como referencia para representar los bloques que constituyen el frame del subrelé
poligonal de neutro. Se debe tener en cuenta el bloque de cálculo adicional en esta
arquitectura.
STARTING
RelFdetect*
ZONA_2
RelDispoly* D_Z2
RelTimer
LOGIC
RelLogic
DIRECCIONAL
RelDisdir ZONA_3
RelDispoly* D_Z3
RelTimer
ZONA_4
RelDispoly* D_Z4
RelTimer
Figura 4.29 Bloques que constituyen el frame de subrelé de distancia de característica poligonal para fase. [10]
78
79
En la Figura 4.30 se observan los bloques que constituyen la arquitectura del relé
genérico de distancia.
Ct StaCt 1
Vt StaVt 2
CÁLCULO RelMeasure 3
POLARIZACION RelZpol 4
MHO_FASE --- 5
POLIGONAL_FASE --- 6
MHO_BLINDER --- 7
MHO_NEUTRO --- 8
POLIGONAL_NEUTRO --- 9
LOGIC RelLogic 10
De la misma manera, una vez que se han insertado todos los bloques dentro de
cada uno de los frames, en la librería del proyecto se puede encontrar dentro de la
carpeta “User Defined Models” cada una de las arquitecturas antes mencionadas
(ver Figura 4.31).
Figura 4.31 Carpeta “User Defined Models” que contiene los frames de distancia creados. [10]
MHO_FASE
*
POLIGONAL_FASE
*
Ct
StaCt*
Vt
StaVt*
MHO_NEUTRO
*
POLIGONAL_NEUTRO
*
Figura 4.30 Bloques que componen el frame de relé genérico de distancia de fase y neutro. [10]
80
81
Una vez asignados a slots todos los subrelés, se continúa con la construcción final
del relé genérico de sobrecorriente y de distancia.
Dichas señales son comparadas con los valores que se configuran internamente en
cada bloque de corriente. Es decir, si los valores de corriente que llegan a los
bloques superan los valores de ajuste, se activa la señal de disparo y junto con el
bloque lógico se evalúa la apertura o no del interruptor.
Luego de haber unido todos los bloques, se llega a la arquitectura que se muestra
en la Figura 4.33.
Iabs
0 0
Iabs_A;Iabs_B;Iabs_C 50 y1
1 1 0
RelIoc*
Iabs_O
2 2
51 y2
1 1
RelToc
50 Tiempo Definido y3
2
RelIoc*
yout
LOGICO_FASE
RelLogic*
wIop;wIopr;wIopi
4 0
wPol;wPolr;wPoli
5 1
wIop_A;wIopr_A;wIopi_A
6 2
wIop_B;wIopr_B;wIopi_B
7 3
wIop_C;wIopr_C;wIopi_C y4
8 4 3
Dir_FASE
wUpol_A;wUpolr_A;wUpoli_A RelDir*
9 5
wUpol_B;wUpolr_B;wUpoli_B
10 6
wUpol_C;wUpolr_C;wUpoli_C
11 7
Iabs y1
0 50N 0
RelIoc*
y2
51N 1
RelToc
LOGICO_NEUTRO yout
RelLogic*
y3
50N Tiempo Definido 2
RelIoc*
wIop;wIopr;wIopi y4
1 0 DIR_NEUTRO 3
wPol;wPolr;wPoli RelDir
2 1
A continuación, se detallan las señales de entrada y salida que van en cada uno de
los bloques antes mencionados.
Al haber seleccionado el modelo común, aparecen otras interfaces como las que se
muestran en la Figura 4.39. En la primera interfaz se da clic izquierdo en la flecha
hacia abajo, se selecciona tipo de proyecto (Project Type). Dentro de la nueva
ventana que aparece, el programa direcciona al usuario a la carpeta “User Defined
Model”, en esta carpeta se selecciona el frame subrelé de sobrecorriente de fase.
Finalmente se da clic izquierdo en aceptar (OK).
Es así como se ha creado el elemento DSL en la red dentro del proyecto (ver Figura
4.40).
Iabs 0
Iabs_A;Iabs_B;Iabs_C 1
Iabs_O 2
wIop;wIopr;wIopi 3
wPol;wPolr;wPoli 4
wIop_A;wIopr_A;wIopi_A 5 SUBRELE_FASE yout
ElmRelay*
wIop_B;wIopr_B;wIopi_B 6
wIop_C;wIopr_C;wIopi_C 7
wUpol_A;wUpolr_A;wUpoli_A 8
wUpol_B;wUpolr_B;wUpoli_B 9
wUpol_C;wUpolr_C;wUpoli_C 10
Iabs 0
wIop;wIopr;wIopi 1
SUBRELE_NEUTRO yout
ElmRelay*
wPol;wPolr;wPoli 2
ii) Unir los bloques: los bloques se interconectan entre sí mediante líneas de
conexión, las cuales son las encargadas de transportar las señales de un
bloque a otro según el requerimiento para el funcionamiento de cada uno.
Las líneas de conexión tienen la información de los puntos de salida como
de los puntos de llegada.
89
Iabs1
0
yout1
1
SUBRELE_NEUTRO
1
ElmRelay*
Figura 4.43 Frame del relé genérico de sobrecorriente de fase y neutro. [10]
90
wIr_A;wIi_A
0 0
wIr_B;wIi_B
1 1
wIr_C;wIi_C wIop;wIopr;wIopi
2 2 0 0 DIRECCIONAL 0
wI0x3r;wI0x3i CÁLCULO RelDir*
3 3
wUr_A;wUi_A RelMeasure wPol;wPolr;wPoli
4 4 1 1
wUr_B;wUi_B
5 5
wUr_C;wUi_C
6 6
0
CÁLCULO II I_A;I_B;I_C STARTING
1
RelMeasure RelFdetect*
2
wsup_A;wsup_B;wsup_C
0
Iopr_A;Iopi_A;Iopr_B;Iopi_B;Iopr_C;Iopi_
7 1
Uopr_A;Uopi_A;Uopr_B;Uopi_B;Uopr_C;Uopi_ y1
8 2 ZONA_1 1
Upolr_A;Upoli_A;Upolr_B;Upoli_B;Upolr_C; RelDismho*
9 3
Tmemory
10 4
Tdelay 5
yout
0 LOGIC
1 RelLogic*
wstart y2
2 ZONA_ 2 0 0 2
RelDismho* D_Z2
3
RelTimer
4 1 1
Tdelay
1
ZONA_3 wstart1 y3
2 0 0 3
RelDismho* D_Z3
3
RelTimer
4 1 1
Tdelay1
1
ZONA_4 wstart2 y4
2 0 0 4
RelDismho* D_Z4
3
RelTimer
4 1 1
Tdelay2
Figura 4.44 Frame del subrelé de distancia de característica mho para fase. [10]
91
wIr_A;wIi_A
0 0
wIr_B;wIi_B
2 1
wIr_C;wIi_C wIop;wIopr;wIopi
4 2 0 0
wI0x3r;wI0x3i CÁLCULO DIRECCIONAL
6 3 0
wUr_A;wUi_A RelMeasure wPol;wPolr;wPoli RelDir*
8 4 1 1
wUr_B;wUi_B
10 5
wUr_C;wUi_C
12 6
I0x3 wsupadd
CÁLCULO II STARTING
RelMeasure RelFdetect*
wsup_A;wsup_B;wsup_C 0
1
Iopr_A;Iopi_A;Iopr_B;Iopi_B;Iopr_C;Iopi_
14 2
Uopr_A;Uopi_A;Uopr_B;Uopi_B;Uopr_C;Uopi_ y1
15 3 1
Upolr_A;Upoli_A;Upolr_B;Upoli_B;Upolr_C;
ZONA_1
16 4
RelDismho*
Tmemory
17 5
wands
Tdelay 6
wsup_A;wsup_B;wsup_C 0
1
2
wstart y2
3 0 0 2 LOGIC
ZONA_2
4
D_Z2 RelLogic*
RelDismho*
RelTimer yout
5 1 1
6
Tdelay
wsup_A;wsup_B;wsup_C 0
1
2
wstart1 y3
3 0 0 3
ZONA_3
4
D_Z3
RelDismho*
RelTimer
5 1 1
Tdelay1
wsup_A;wsup_B;wsup_C 0
1
2
wstart2 y4
3 0 0 4
ZONA_4
4
D_Z4
RelDismho*
RelTimer
5 1 1
6
Tdelay2
Figura 4.45 Frame del subrelé de distancia de característica mho para neutro. [10]
92
93
Tabla 4.6 Resumen de señales de entrada y salida del frame de distancia característica mho para
fase.
VARIABLES
NOMBRE DEL NOMBRE DE LA
SEÑALES DE SEÑALES DE
BLOQUE CLASE SECUENCIA
ENTRADA SALIDA
wIr_A;wIi_A,wIr_B;
wIi_B,wIr_C;wIi_C,
CÁLCULO RelMeasure 1 wI0x3r;wI0x3i,wUr_ I2;I2r;I2i,U2;U2r;U2i
A;wUi_A,wUr_B;wU
i_B,wUr_C;wUi_C
wIr_A;wIi_A,wIr_B;
CÁLCULO II RelMeasure 2 I_A;I_B;I_C
wIi_B,wIr_C;wIi_C
wIop;wIopr;wIopi,w
DIRECCIONAL RelDisdir 3 yout
Pol;wPolr;wPoli
STARTING RelFdetect 4 I_A;I_B;I_C ys_A;ys_B;ys_C
wsup_A;wsup_B;w
sup_C,Iopr_A;Iopi_
A;Iopr_B;Iopi_B;Iop
r_C;Iopi_C,Uopr_A;
Uopi_A;Uopr_B;Uo
ZONA_1 RelDismho 5 yout
pi_B;Uopr_C;Uopi_
C,Upolr_A;Upoli_A;
Upolr_B;Upoli_B;U
polr_C;Upoli_C,Tm
emory,Tdelay
wsup_A;wsup_B;w
sup_C,Iopr_A;Iopi_
A;Iopr_B;Iopi_B;Iop
r_C;Iopi_C,Uopr_A;
Uopi_A;Uopr_B;Uo
ZONA_ 2 RelDismho 6 yout
pi_B;Uopr_C;Uopi_
C,Upolr_A;Upoli_A;
Upolr_B;Upoli_B;U
polr_C;Upoli_C,Tm
emory,Tdelay
opi_B;Iopr_C;Iopi_
C,Uopr_A;Uopi_A;
Uopr_B;Uopi_B;Uo
pr_C;Uopi_C,Upolr
ZONA_3 RelDismho 7 yout
_A;Upoli_A;Upolr_
B;Upoli_B;Upolr_C;
Upoli_C,Tmemory,
Tdelay
wsup_A;wsup_B;w
sup_C,Iopr_A;Iopi_
A;Iopr_B;Iopi_B;Iop
r_C;Iopi_C,Uopr_A;
Uopi_A;Uopr_B;Uo
ZONA_4 RelDismho 8 yout
pi_B;Uopr_C;Uopi_
C,Upolr_A;Upoli_A;
Upolr_B;Upoli_B;U
polr_C;Upoli_C,Tm
emory,Tdelay
D_Z2 RelTimer 9 wstart,wors yout,Tdelay
D_Z3 RelTimer 10 wstart,wors yout,Tdelay
D_Z4 RelTimer 11 wstart,wors yout,Tdelay
LOGIC RelLogic 12 y5,y1,y2,y3,y4 yout
94
Tabla 4.7 Resumen de señales de entrada y salida del frame de distancia característica mho para
neutro.
VARIABLES
NOMBRE DEL NOMBRE DE LA
SEÑALES DE SEÑALES DE
BLOQUE CLASE SECUENCIA
ENTRADA SALIDA
wIr_A;wIi_A,wIr_B;
wIi_B,wIr_C;wIi_C,
CÁLCULO RelMeasure 1 wI0x3r;wI0x3i,wUr_ I2;I2r;I2i,U2;U2r;U2i
A;wUi_A,wUr_B;wU
i_B,wUr_C;wUi_C
CÁLCULO II RelMeasure 2 wI0x3r;wI0x3i I0x3
wIop;wIopr;wIopi,w
DIRECCIONAL RelDisdir 3 yout
Pol;wPolr;wPoli
STARTING RelFdetect 4 I0x3 ysearth
wsup_A;wsup_B;w
sup_C,wsupadd,Iop
r_A;Iopi_A;Iopr_B;I
opi_B;Iopr_C;Iopi_
C,Uopr_A;Uopi_A;
ZONA_1 RelDismho 5 Uopr_B;Uopi_B;Uo yout
pr_C;Uopi_C,Upolr
_A;Upoli_A;Upolr_
B;Upoli_B;Upolr_C;
Upoli_C,Tmemory,
Tdelay
wsup_A;wsup_B;w
sup_C,wsupadd,Iop
r_A;Iopi_A;Iopr_B;I
opi_B;Iopr_C;Iopi_
C,Uopr_A;Uopi_A;
ZONA_ 2 RelDismho 6 Uopr_B;Uopi_B;Uo yout
pr_C;Uopi_C,Upolr
_A;Upoli_A;Upolr_
B;Upoli_B;Upolr_C;
Upoli_C,Tmemory,
Tdelay
wsup_A;wsup_B;w
sup_C,wsupadd,Iop
r_A;Iopi_A;Iopr_B;I
opi_B;Iopr_C;Iopi_
C,Uopr_A;Uopi_A;
ZONA_3 RelDismho 7 Uopr_B;Uopi_B;Uo yout
pr_C;Uopi_C,Upolr
_A;Upoli_A;Upolr_
B;Upoli_B;Upolr_C;
Upoli_C,Tmemory,
Tdelay
wsup_A;wsup_B;w
sup_C,wsupadd,Iop
r_A;Iopi_A;Iopr_B;I
opi_B;Iopr_C;Iopi_
C,Uopr_A;Uopi_A;
ZONA_4 RelDismho 8 Uopr_B;Uopi_B;Uo yout
pr_C;Uopi_C,Upolr
_A;Upoli_A;Upolr_
B;Upoli_B;Upolr_C;
Upoli_C,Tmemory,
Tdelay
D_Z2 RelTimer 9 wstart,wands yout,Tdelay
D_Z3 RelTimer 10 wstart,wands yout,Tdelay
95
Tabla 4.8 Resumen de señales de entrada y salida de frame de distancia característica mho
blinder.
VARIABLES
NOMBRE DEL NOMBRE DE
SECUENCIA SEÑALES DE
BLOQUE LA CLASE SEÑALES DE ENTRADA
SALIDA
ys_A;ys_B;ys_C,
STARTING RelFdetect 1 I_A;I_B;I_C,I0x3 ystart,ys_A;ys_B;
ys_C; ysearth
Iopr_A;Iopi_A;Iopr_B;Iopi_B;Iopr_C;Iopi_C,Uopr_
ZONA_1 RelDisbl 2 A;Uopi_A;Uopr_B;Uopi_B;Uopr_C;Uopi_C,wsup_ yout
A;wsup_B;wsup_C,Iopr;Iopi,Uopr;Uopi,wsup
Iopr_A;Iopi_A;Iopr_B;Iopi_B;Iopr_C;Iopi_C,Uopr_
ZONA_ 2 RelDisbl 3 A;Uopi_A;Uopr_B;Uopi_B;Uopr_C;Uopi_C,wsup_ yout
A;wsup_B;wsup_C,Iopr;Iopi,Uopr;Uopi,wsup
Iopr_A;Iopi_A;Iopr_B;Iopi_B;Iopr_C;Iopi_C,Uopr_
A;Uopi_A;Uopr_B;Uopi_B;Uopr_C;Uopi_C,Upolr_
ZONA_3 RelDismho 4 A;Upoli_A;Upolr_B;Upoli_B;Upolr_C;Upoli_C,wsu y_A;y_B;y_C,yout
p_A;wsup_B;wsup_C,Tdelay,Iopr;Iopi,Uopr;Uopi,
Upolr;Upoli,Umpolr;Umpoli,Tmemory,wsup
D_Z2 RelTimer 5 wstart yout
D_Z3 RelTimer 6 wstart yout,Tdelay
LOGIC RelLogic 7 y1,y2,y3 yout
Iopr_A;Iopi_A;Iopr_B;Iopi_B;Iopr_C;Iopi_
2 0
Uopr_A;Uopi_A;Uopr_B;Uopi_B;Uopr_C;Uopi_
3 1
y1
2 ZONA_1 0
Iopr;Iopi
4 3RelDisbl*
Uopr;Uopi
5 4
wsup_A;wsup_B;wsup_C
1
wsup
wstart1 D_Z2 y2
2 ZONA_2 1
RelTimer
3RelDisbl*
wsup_A;wsup_B;wsup_C1
4 LOGIC
RelLogic yout
5 1
1
Upolr_A;Upoli_A;Upolr_B;Upoli_B;Upolr_C;
6 2
3
Tdelay 4
5
ZONA_3
RelDismho*
6 0
Upolr;Upoli wstart y3
7 7 1
D_Z3 0 2
Umpolr;Umpoli RelTimer
8 8 1 Tdelay
Tmemory
9 9
10
Figura 4.46 Frame del subrelé de distancia de característica mho blinder. [10]
96
97
Iopr;Iopi
0 0
Iopr_A;Iopi_A;Iopr_B;Iopi_B;Iopr_C;Iopi_
1 1
Uopr;Uopi
2 2
Uopr_A;Uopi_A;Uopr_B;Uopi_B;Uopr_C;Uopi_
3 3
ZONA_1 y1
4
RelDispoly*
5
6
7
ys_A;ys_B;ys_C
0 0
I_A;I_B;I_C ysearth
4 0 STARTING 1 1
I0x3 RelFdetect*
5 1 2
3 0
1 0
wsupadd
rev_A;rev_B;rev_C
2
rev
wsup
3
fwd_A;fwd_B;fwd_C
fwd
ZONA_2 wstar.. D_Z2 y2
4 1
RelDispoly* RelTimer
5
6
7
0 8
1 0
2 1
Upolr_A;Upoli_A;Upolr_B;Upoli_B;Upolr_C; DIRECCIONAL yout
6 3 2
RelDisdir
4 2
5 3 0
Upolr;Upoli
7 6 1
2 LOGIC
3 RelLogic
ZONA_3 wstar.. D_Z3 y3
4 2
RelDispoly* RelTimer
5
6
7
8
0
1
2
ZONA_4 wstar.. D_Z4 y4
3 3
RelDispoly* RelTimer
4
5
Figura 4.47 Frame del subrelé de distancia de característica poligonal para fase. [10]
97
98
Tabla 4.9 Resumen de señales de entrada y salida de frame de distancia característica poligonal
de fase.
Tabla 4.10 Resumen de señales de entrada y salida de frame de distancia característica poligonal
para neutro.
VARIABLES
NOMBRE DEL NOMBRE DE LA
SEÑALES DE SEÑALES DE
BLOQUE CLASE SECUENCIA
ENTRADA SALIDA
wIr_A;wIi_A,wIr_B;
CÁLCULO RelMeasure 1 wIi_B,wIr_C;wIi_C, I_A;I_B;I_C,I0x3
wI0x3r;wI0x3i
ysearth,ys_A;ys_B;y
STARTING RelFdetect 2 I_A;I_B;I_C,I0x3
s_C
wsup_A;wsup_B;ws
up_C,wsupadd,Iopr
_A;Iopi_A;Iopr_B;Io
fwd_A;fwd_B;fwd_C
DIRECCIONAL RelDisdir 3 pi_B;Iopr_C;Iopi_C,
,rev_A;rev_B;rev_C
Upolr_A;Upoli_A;Up
olr_B;Upoli_B;Upolr
_C;Upoli_C
Iopr_A;Iopi_A;Iopr_
B;Iopi_B;Iopr_C;Iopi
_C,Uopr_A;Uopi_A;
Uopr_B;Uopi_B;Uop
ZONA_1 RelDispoly 4 yout
r_C;Uopi_C,fwd_A;f
wd_B;fwd_C,rev_A;
rev_B;rev_C,wsupa
dd
Iopr_A;Iopi_A;Iopr_
B;Iopi_B;Iopr_C;Iopi
_C,Uopr_A;Uopi_A;
Uopr_B;Uopi_B;Uop
ZONA_ 2 RelDispoly 5 yout
r_C;Uopi_C,fwd_A;f
wd_B;fwd_C,rev_A;
rev_B;rev_C,wsupa
dd
Iopr_A;Iopi_A;Iopr_
B;Iopi_B;Iopr_C;Iopi
_C,Uopr_A;Uopi_A;
Uopr_B;Uopi_B;Uop
ZONA_3 RelDispoly 6 yout
r_C;Uopi_C,rev_A;r
ev_B;rev_C,fwd_A;f
wd_B;fwd_C,wsupa
dd
Iopr_A;Iopi_A;Iopr_
B;Iopi_B;Iopr_C;Iopi
_C,Uopr_A;Uopi_A;
ZONA_4 RelDispoly 7 Uopr_B;Uopi_B;Uop yout
r_C;Uopi_C,wsupad
d,wsup_A;wsup_B;
wsup_C
D_Z2 RelTimer 8 wstart yout
D_Z3 RelTimer 9 wstart yout
D_Z4 RelTimer 10 wstart yout
LOGIC RelLogic 11 y1,y2,y3,y4 yout
wI0x3.. I0x3
0 CÁLCULO STARTING
RelMeasure RelFdetect*
wsupadd
Iopr_A;Iopi_A;Iopr_B;Iopi_B;Iopr_C;Iopi_
1 0
Uopr_A;Uopi_A;Uopr_B;Uopi_B;Uopr_C;Uopi_
2 1
ZONA_1 y1
2 0
RelDispoly*
3
0 1
fwd_A.. ZONA_2 wstart D_Z2 y2
1 0
DIRECCIONAL 2 1
rev_A.. RelDispoly* RelTimer
RelDisdir 1 3
Upolr_A;Upoli_A;Upolr_B;Upoli_B;Upolr_C;
3 2 4 Logic
RelLogic yout
0
1
ZONA_3 wstart1 D_Z3 y3
2 2
RelDispoly* RelTimer
3
0
wstart2 D_Z4 y4
1 ZONA_4 3
RelTimer
2 RelDispoly*
Figura 4.48 Frame del subrelé de distancia de característica poligonal para neutro. [10]
100
101
d) Bloque de polarización: este bloque (ver Figura 4.52) toma como entradas
las corrientes y voltajes de cada fase y corrientes de secuencia cero
(todas con su parte real e imaginaria). A las salidas se tienen señales de
corrientes de operación y voltajes de polarización de cada zona, así como
las impedancias fase – fase y fase – tierra.
Al cargar los frames de cada subrelé en los distintos bloques, se obtienen las
entradas y salidas que fueron definidas para cada uno, como se muestra en la
Figura 4.53.
Iopr;Iopi 0
wI0x3r;wI0x3i 0 Iopr_A;Iopi_A;Iopr_B;Iopi_B;Iopr_C;Iopi_ 1 0 ys_A;ys_B;ys_C
Uopr;Uopi 2
ii) Unir los bloques: se conectan los bloques a través de líneas, éstas tienen
la función de transportar las señales de slot a slot. Una vez hechas todas
y2
1 1
2
POLIGONAL_FASE
ElmRelay*
3
I_A;I_B;I_C 4
Tmemory
Upolr_A;Upoli_A;Upolr_B;Upoli_B;Upolr_C; 5
Iopr_A;Iopi_A;Iopr_B;Iopi_B;Iopr_C;Iopi_
Upolr;Upoli 6
Uopr_A;Uopi_A;Uopr_B;Uopi_B;Uopr_C;Uopi_
wIr_A;wIi_A
0 0 0
Upolr_A;Upoli_A;Upolr_B;Upoli_B;Upolr_C;
wIr_B;wIi_B
Ct 1 1 1
StaCt* wIr_C;wIi_C wIr_A;wIi_A1
2 2 2 0
wI0x3r;wI0x3i wIr_B;wIi_B1
3 3 3 1
CÁLCULO wIr_C;wIi_C1
4 0 0 2
RelMeasure wI0x3r;wI0x3i1
5 1 1 3 0
wUr_A;wUi_A wUr_A;wUi_A1 yout
0 4 6 2 2 4 MHO_BLINDER
Vt wUr_B;wUi_B wUr_B;wUi_B1 ElmRelay*
1 5 7 3 3 5
StaVt* wUr_C;wUi_C wUr_C;wUi_C1 y3
2 6 8 4 4 6 1 2
5 POLARIZACION 7
6 RelZpol* 5 8
6 9
LOGIC
RelLogic
7 7
8
8 9
Umpolr;Umpoli
9 10
wsup_A;wsup_B;wsup_C;wearth Iopr_..
Uopr_..
Upolr..
0
1
2
3
4
MHO_NEUTRO y4
5 3
ElmRelay*
6
7
8
9
10
0
y5
1 4
POLIGONAL_NEUTRO
2 ElmRelay*
3
Figura 4.54 Frame del relé genérico de distancia de fase y neutro. [10]
104
105
El usuario debe situarse dentro de la librería del proyecto (ver Figura 4.55) y seguir
el procedimiento que se describe a continuación.
Figura 4.55 Nuevo objeto dentro de carpeta “Equipment Type Library”. [10]
106
SEGUNDO PASO
Una vez que se da clic en nuevo objeto, aparece una ventana como la que se
aprecia en la Figura 4.56. Se debe seguir el procedimiento descrito a continuación.
TERCER PASO
Después de haber dado clic en “OK”, aparece de nuevo una interfaz (ver Figura
4.57) en la cual se deben especificar las siguientes características.
CUARTO PASO
ASIGNACIÓN DE SUBRELÉS
Figura 4.62 Ubicación de los subrelés de sobrecorriente de fase y neutro creados. [10]
Una vez cargados los subrelés de sobrecorriente de fase y neutro, así como los
transformadores de medida, se tiene listo el relé genérico de sobrecorriente para
que el usuario pueda configurar cada uno de sus bloques de acuerdo al
requerimiento que exista (ver Figura 4.63).
Figura 4.70 Configuración del tipo sobrecorriente instantáneo correspondiente al bloque “RelIoc”.
[10]
Figura 4.72 Bloques y tipos pertenecientes al subrelé de distancia de característica mho blinder.
[10]
Figura 4.73 Configuración del tipo de subrelé de distancia de característica blinder. [10]
116
La correcta especificación de cada uno de los campos que deben ser llenados en
todos los bloques que componen el relé, se reflejará en la adecuada operación del
mismo.
El desarrollo del presente capítulo sirve como guía para modelar cualquier tipo de
relé y debido a la flexibilidad del programa computacional PowerFactory, se puede
tener varias características de operación compactadas en bloques que, al unirlos
todos en una sola estructura, se tiene un elemento más general y con mayor
aplicación en el desarrollo de estudios de protecciones eléctricas.
117
CAPÍTULO 5
El objetivo del presente estudio es determinar los ajustes necesarios de los equipos
de protección de CNEL Santa Elena y de las líneas de transmisión Posorja –
Electroquil – Pascuales a 138kV, para asegurar una operación coordinada de los
mismos.
El estudio considera los estados de demanda máxima y mínima del sistema, en los
cuales se analizan cuatro tipos de cortocircuitos: trifásicos, bifásicos, bifásicos a
tierra y monofásicos.
En las Tabla 5.1, Tabla 5.2 y Tabla 5.3 se presenta los alimentadores,
transformadores y generadores con sus respectivos parámetros.
SECUENCIA POSITIVA
CAPACIDAD
[p.u.]
NOMBRE [MVA] V1/V2 CONEXIÓN
R X
T_Playas 10,0 69/13,8 Dyn1 0,0000 0,0716
T_Cerecita 5,0 69/13,8 Dyn1 0,0000 0,0696
T_Salica 7,0 69/13,8 Dyn1 0,0000 0,0679
T_Nirsa 6,5 69/13,8 Dyn1 0,0000 0,0674
T_Posorja 12,5 69/13,8 Dyn1 0,0000 0,0772
S P V FACTOR
nominal máx. nominal DE
NOMBRE CONEXIÓN
[MVA] [MW] [kV] POTENCIA
G_Playas 6,7 5,36 13,8 0,8 YN
G_Posorja 1,8 1,44 13,8 0,8 YN
120
Los rectángulos en verde indican los puntos donde se ajustan las protecciones
mencionadas (ver Figura 5.2).
Mientras más simple sea el sistema que cumpla con el objetivo de protección, es
mejor, ya que se tendrá menos equipo y menos circuitos asociados, esto facilita la
operación del sistema y reduce el costo total del mismo. De esta manera se
consigue tener una mayor protección a un menor costo.
123
• Para los ajustes de fase del relé se han simulado fallas trifásicas y bifásicas,
al 80%, 90% y 120% de las líneas, con resistencia de falla de cero, cinco y
diez ohmios. Para los ajustes de neutro se han simulado fallas bifásicas a
tierra y monofásicas al 80%, 90% y 120% de las líneas, con resistencia de
falla de cero, diez y veinte ohmios. Los ajustes de los equipos se realizan
dependiendo de la zona de protección y han sido verificados de tal manera
que no operen con la corriente de carga de los equipos que protegen.
Con los resultados obtenidos de la simulación se verifica que el sistema cumpla con
las siguientes condiciones:
• Los niveles de voltaje admisibles en barras deben estar entre el ±5% del
voltaje nominal.
VN V V Ángulo
BARRA
[kV] [kV] [p.u.] [°]
POSORJA_69 69,00 68,77 1,00 -23,47
Playas_69 69,00 68,68 1,00 -23,59
Playas_13,8 13,80 13,65 0,99 -55,26
Cerecita_69 69,00 68,19 0,99 -24,19
Cerecita_13,8 13,80 13,51 0,98 -56,67
Posorja_69 69,00 67,33 0,98 -25,19
Posorja_13,8 13,80 13,28 0,96 -58,58
Salica_69 69,00 67,29 0,98 -25,21
Salica_13,8 13,80 13,30 0,96 -58,17
Nirsa_69 69,00 67,28 0,98 -25,22
Nirsa_13,8 13,80 13,32 0,97 -57,75
VN V V Ángulo
BARRA
[kV] [kV] [p.u.] [°]
POSORJA_69 69,00 65,94 0,96 5,54
Playas_69 69,00 65,84 0,95 5,41
Playas_13,8 13,80 13,08 0,95 -26,40
Cerecita_69 69,00 65,32 0,95 4,76
Cerecita_13,8 13,80 12,92 0,94 -27,94
Posorja_69 69,00 64,41 0,93 3,67
Posorja_13,8 13,80 12,69 0,92 -30,04
Salica_69 69,00 64,37 0,93 3,65
Salica_13,8 13,80 12,71 0,92 -29,58
Nirsa_69 69,00 64,35 0,93 3,64
Nirsa_13,8 13,80 12,73 0,92 -29,12
VN V V Ángulo
BARRA
[kV] [kV] [p.u.] [°]
Pascuales_138/BP 138,00 139,18 1,01 -21,94
Electroquil_138 138,00 139,01 1,01 -17,20
VN V V Ángulo
BARRA
[kV] [kV] [p.u.] [°]
Pascuales_138/BP 138,00 139,63 1,01 16,56
Electroquil_138 138,00 132,76 0,96 12,47
son sometidos los equipos durante el tiempo transcurrido desde que se presenta la
falla hasta que se interrumpe la circulación de la corriente. [18]
Fallas asimétricas: Interviene una o dos fases, también implica altas corrientes, pero
el sistema se presenta como desbalanceado.
3F [kA] 2F [kA]
TRANSFORMADOR REFERENCIA
UBICACIÓN DE RESISTENCIA DE FALLA [Ohm]
LA FALLA
0 5 10 0 5 10
T_Playas Playas_69 Playas_13.8 0,634 0,213 0,113 0,316 0,176 0,103
T_Cerecita Cerecita_69 Cerecita_13.8 0,356 0,224 0,139 0,179 0,148 0,112
T_Salica Salica_69 Salica_13.8 0,527 0,262 0,149 0,265 0,195 0,131
T_Salica Salica_13.8 Salica_13.8 2,634 1,308 0,743 2,296 1,689 1,136
T_Nirsa Nirsa_69 Nirsa_13.8 0,492 0,256 0,147 0,247 0,187 0,128
T_Nirsa Nirsa_13.8 Nirsa_13.8 2,459 1,278 0,736 2,143 1,616 1,111
T_Posorja Posorja_69 Posorja_13.8 0,632 0,235 0,127 0,316 0,190 0,115
Se elige una relación de vueltas de 200:1. Con la relación mencionada se tiene que
al multiplicar 200 por 20 (factor límite de precisión), se obtiene una corriente de 4
135
El relé 1 (ver Figura 5.1) tiene que brindar protección a los alimentadores DPL_PLY
de 5,37 Km y DPL_CRC de 43,00 km (ver Tabla 5.1). Debido a la diferencia de
longitud entre los alimentadores se toma como referencia el alimentador de menor
distancia para la configuración del relé.
Si la IYY UT[ > I\XU. se toma un valor entre ese rango de corrientes para configurar
la corriente de arranque.
Si la IYY UT[ < I\XU. a la corriente de demanda se le suma 150 A, para que la
corriente de arranque no se confunda con la corriente de demanda, evitando la
operación innecesaria del relé.
137
Se define el tipo de curva a utilizar, para este caso se utiliza una curva inversa. Para
el caso de protección de transformadores se debe analizar el estado del mismo
como se menciona en la sección 5.2.2.
Para la configuración del dial se tiene presente que el tiempo de operación entre
protecciones es de 200 a 400 milisegundos, de esta manera se establece el tiempo
de operación del relé en 300 milisegundos con un dial de 1,03 segundos.
1 200:1 7 200:1
2 200:1 8 200:1
3 200:1 9 200:1
4 200:1 10 300:1
5 200:1 11 200:1
6 200:1
NEUTRO
50N 51N
RELÉ
Itap toper Itap toper
Curva
[A sec.] [s] [A sec.] [s]
ABB_CO-8 curve
1 8,775 0,02 0,63 1,12
#418265
ABB_CO-8 curve
4 6,423 0,02 0,90 1,02
#418265
IAC Inverse
5 5,737 0,02 0,60 1,00
GES7001B
ABB_CO-8 curve
6 5,641 0,02 0,60 1,08
#418265
ABB_CO-8 curve
10 --- --- 0,62 1,13
#418265
ABB_CO-8 curve
11 --- --- 1,16 1,12
#418265
139
FASE
50 51
RELÉ Itap toper Itap toper
Curva
[A sec.] [s] [A sec.] [s]
ABB_CO-8 curve
1 7,607 0,02 1,050 1,03
#418265
ABB_CO-8 curve
2 --- --- 0,800 0,59
#418265
ABB_CO-8 curve
3 --- --- 0,216 0,71
#418265
ABB_CO-8 curve
4 6,619 0,02 1,500 0,63
#418265
ABB_CO-8 curve
5 6,708 0,02 1,000 1,00
#418265
ABB_CO-8 curve
6 6,635 0,02 1,000 1,01
#418265
ABB_CO-8 curve
7 --- --- 0,900 0,56
#418265
ABB_CO-8 curve
8 --- --- 0,222 2,19
#418265
ABB_CO-9 curve
9 --- --- 0,370 3,10
#418266
ABB_CO-8 curve
10 --- --- 1,033 1,06
#418265
ABB_CO-8 curve
11 --- --- 1,935 1,01
#418265
además se ajusta el factor “k0” con la finalidad de no tener subalcances de las zonas
de protección.
12 1000:1 138000:110
13 300:1 138000:110
14 300:1 138000:110
15 200:1 138000:110
FASE 67
NEUTRO 67N
Figura 5.4 Actuación del relé de la biblioteca general. Figura 5.5 Actuación del relé modelado.
Figura 5.6 Actuación del relé de la biblioteca general. Figura 5.7 Actuación del relé modelado.
144
Figura 5.8 Actuación del relé de la biblioteca general. Figura 5.9 Actuación del relé modelado.
Figura 5.10 Actuación del relé de la biblioteca general. Figura 5.11 Actuación del relé modelado.
Se analiza el RELÉ_12 (ver Figura 5.2) para verificar el funcionamiento del relé de
distancia modelado.
Para comprobar el disparo en zona 1, se simula una falla trifásica con resistencia
de falla cero al 80% de la línea L_E56D_PASC_1_1. En la Figura 5.12 y Figura 5.13
se presenta el disparo del relé de la biblioteca general y del relé modelado,
respectivamente. El tiempo de operación de la zona es instantáneo.
Para verificar el disparo en zona 2, se simula una falla trifásica con resistencia de
falla cero al 90% de la línea L_E56D_PASC_1_1. En la Figura 5.14 y Figura 5.15
se muestra el disparo del relé de la biblioteca general y del relé modelado,
respectivamente. La actuación de la zona es temporizada a los 300 milisegundos.
146
Figura 5.12 Actuación del relé de la biblioteca general. Figura 5.13 Actuación del relé modelado.
Figura 5.14 Actuación del relé de la biblioteca general. Figura 5.15 Actuación del relé modelado.
Para comprobar el disparo en zona 3, se simula una falla trifásica con resistencia
de falla de cero ohmios al 120% de la línea L_E56D_PASC_1_1. En la Figura 5.16
y Figura 5.17 se observa el disparo del relé de la biblioteca general y del relé
147
Figura 5.16 Actuación del relé de la biblioteca general. Figura 5.17 Actuación del relé modelado.
Para comprobar el disparo en zona 1, se simula una falla monofásica a tierra con
resistencia de falla cero al 80% de la línea L_E56D_PASC_1_1. En la Figura 5.18 y
Figura 5.19 se presenta el disparo del relé de la biblioteca general y del relé
modelado, respectivamente. La actuación de la zona se presenta de manera
instantánea.
Para verificar el disparo en zona 2, se simula una falla monofásica a tierra con
resistencia de falla de cero ohmios al 90% de la línea L_E56D_PASC_1_1. En la
Figura 5.20 y Figura 5.21 se presenta el comportamiento del relé de la biblioteca
general y del relé modelado, respectivamente. El tiempo de operación de la zona es
a los 300 milisegundos.
148
Figura 5.18 Actuación del relé de la biblioteca general. Figura 5.19 Actuación del relé modelado.
Figura 5.20 Actuación del relé de la biblioteca general. Figura 5.21 Actuación del relé modelado.
Para comprobar el disparo en zona 3, se simula una falla monofásica a tierra con
resistencia de falla de cero ohmios al 120% de la línea L_E56D_PASC_1_1. En la
Figura 5.22 y Figura 5.23 se presenta el disparo del relé de la biblioteca general y
del relé modelado, respectivamente. La actuación de la zona es temporizada a los
1000 milisegundos.
149
CAPÍTULO 6
6. CONCLUSIONES Y RECOMENDACIONES
CONCLUSIONES
• A pesar de que los relés tienen una arquitectura similar, están compuestos
de diferentes bloques, los cuales proporcionan características adicionales.
De esta manera se puede tener elementos modelados muy específicos cuyo
uso es limitado para casos puntuales.
para fase como para neutro, en el caso del relé de sobrecorriente. Para el
relé de distancia agrupa características mho y poligonal tanto para fase como
para neutro. De esta manera, los relés modelados permiten simular una
amplia gama de relés comerciales, independientemente de la marca, tipo o
incluso característica de operación.
RECOMENDACIONES
• Los parámetros de configuración de los relés para facilidad del usuario deben
comprender rangos extensos y deberán ser valores continuos, de esta
manera se abarca a la mayoría de relés y se proporciona de una mayor
sensibilidad al relé.
CAPÍTULO 7
7. REFERENCIAS BIBLIOGRÁFICAS