Вы находитесь на странице: 1из 7

UNIVERSIDAD DE NARIÑO 

DEPARTAMENTO DE ELECTRÓNICA 

Programa: Ingeniería Electrónica 
Asignatura: Circuitos Digitales I 
Docente: Javier Revelo 
Guía Práctica Dirigida #3 
Tema: Sistema de Transmisión Serial 
 
Esta práctica consiste en diseñar e implementar un sistema de transmisión mediante radio frecuencia en donde 
se aplica los diferentes conocimientos teóricos adquiridos sobre diversos componentes electrónicos, como lo 
son:  Compuertas  lógicas,  codificadores,  decodificadores,  multiplexores,  demultiplexores  y  otros  circuitos 
integrados. 
 
OBJETIVOS 
 
 Analizar y  comprender el  funcionamiento del sistema que se debe diseñar  de acuerdo  con todos sus 
requerimientos.  
 Aplicar los conocimientos adquiridos sobre los diferentes circuitos integrados, para lograr un acertado 
funcionamiento del sistema.  
 Lograr  
 
INTRODUCCIÓN 
 
Para  llevar  a cabo  un  mejor  control  sobre  un  determinado  proceso  es  necesario  capturar  una  serie  de  datos 
que generalmente tienen un carácter analógico, mientras que su tratamiento,  almacenamiento y análisis son 
más eficaces cuando se hace digitalmente. Esto implica una serie de módulos electrónicos que permitan llevar 
a cabo una transformación de los datos desde el campo analógico al campo digital, a este conjunto de módulos 
se  le  denomina  sistema  de  adquisición  de  datos  (SAD);  su  estructura  general  está  compuesta  por  diferentes 
elementos entre los cuales se encuentran los Multiplexores y Demultiplexores.  Un circuito multiplexor consiste 
de un arreglo de llaves electrónicas conectadas en paralelo con una línea de salida común. Las llaves se activan 
una por vez. Su diseño incluye un decodificador que activa la llave de acuerdo la  palabra binaria presente en 
sus entradas.  Por otro lado el circuito Demultiplexor es un sistema que complementa al multiplexor, conecta la 
información de una  línea de entrada hacia una de varias líneas de salida de acuerdo a un código de selección. 
La idea fundamental de utilizar multiplexores y demultiplexores radica en el ahorro de líneas de comunicación, 
es  decir,  el  uso  de  una  sola  línea  para  realizar  múltiples  funciones  o  para  conectar  a  través  de  ella  diversas 
fuentes de información.  
La  comunicación  es  el  proceso  mediante  el  cual  el  emisor  y  el  receptor  establecen  una  conexión  en  un 
momento y espacio determinados para transmitir, intercambiar o compartir ideas, información o significados 
que  son  comprensibles  para  ambos.  Hoy  en  día  la  mayoría  de  las  comunicaciones  se  realizan  sin  emplear 
cables,  es  decir,  son  comunicaciones  inalámbricas,  es  por  este  fenómeno  de  comunicación  que  se  tuvo  la 
necesidad de desarrollar elementos electrónicos capases de enviar y recibir información proveniente de sitios 
lejanos  sin  estar  interconectado  uno  con  el  otro  a  través  de  cables,  estos  elementos  electrónicos  son  el 
transmisor y el receptor.  
La  comunicación  inalámbrica  o  sin  cables  es  aquella  en  la  que  la  comunicación  (emisor/receptor)  no  se 
encuentra  unida  por  un  medio  de  propagación  físico,  sino  que  se  utiliza  la  modulación  de  ondas 
electromagnéticas  a  través  del  espacio.  En  este  sentido,  los  dispositivos  físicos  sólo  están  presentes  en  los 
emisores y receptores de la señal.   
 
¡¡Muchos éxitos!!
 
 
EJERCICIO PRÁCTICO 
 
1. Se debe diseñar e implementar un sistema de transmisión por radiofrecuencia;  el funcionamiento del 
sistema  comienza  cuando  un  dato  es  digitado  por  el  usuario  y  se  transmite  para  su  respectiva 
visualización  en  un  display,  esta  transmisión  se  debe  realizar  por  comunicación  serial  mediante 
Radiofrecuencia  con  Módulos  RF  ASK;  la  etapa  de  transmisión  envía  una  señal  compuesta  por  datos 
que  van  en  serie,  los  cuales  son  captados  por  la  etapa  de  recepción,  ésta  etapa  debe  realizar 
procedimientos que permitan obtener el respectivo dato en binario, para ser decodificado y visualizado  
en un display. Además se debe poder controlar la velocidad de transmisión. Ver figura 1.  
 

 
Fig. 1. Esquema general del sistema. 
 
Nota: En el desarrollo de la guía, se recomienda para cada figura mostrada observar las etiquetas para una 
mejor comprensión.  
 
A continuación se explican las etapas principales: 
 
A. Interfaz con el usuario (Teclado):  
      En esta sección, se encuentra un teclado compuesto por nueve pulsadores correspondientes a los dígitos 
del  1  al  9  que  presiona  el  usuario  para  después  llevar  a  cabo  la  transmisión  y  recepción  del  dato.  Para  la 
implementación de estos cada pulsador se conecta por medio de una resistencia de 1KΩ a la fuente, de esta 
conexión se desprenden cada una de las nueve entradas que irán al codificador de 9 a 4 (referencia 74HC147). 

B. Codificador: 
      En este caso el codificador que se debe usar transforma una señal a una forma codificada usada que es el 
sistema  binario.  Las  nueve  entradas  corresponden  cada  una    a  un  número  decimal  (1  a  9),  que  se  activara 
según  el  pulsador  que  presione  el  usuario,  dependiendo  de  la  línea  que  se  active,  se  obtiene  el  número 
correspondiente  a  la  salida  en  código  binario,  por  ejemplo  si  se  activa  la  línea  seis,  entonces  se  obtiene  el 
número seis a la salida en binario (0110). Se debe tener en cuenta que cada salida de este dispositivo es activo 
bajo, por esta razón las debe negar para obtener el valor requerido. Ver figura 2.  

 
¡¡Muchos éxitos!!
C. Decodificación y visualización en los display:
      En este laboratorio se deben usar dos decodificadores (referencia 74HCT4511) puesto que se debe indicar  
en dos display diferentes tanto la transmisión como la recepción del dato. El primer decodificador tendrá como 
entradas  las  salidas  negadas  del  codificador  explicado  anteriormente  pues  éstas  son  el  dato  en  binario  que 
decodificado  se  visualiza  en  el  display,  representando  verdaderamente  el  digito  pulsado  por  el  usuario.    El 
segundo decodificador  tendrá como entradas las salidas de las 4 memorias que se explicaran posteriormente, 
estos    bits  de  entrada  representan  el  número  en  binario  que  se  ha  transmitido,  que  al  pasar  por  el 
decodificador  obtendrá  el  dato  en  sistema  decimal  y    deberá  visualizar  en  el  segundo  display.  La  entrada  se 
compone de 4 pines, 1, 2, 6 y 7, donde el decodificador recibe los números binarios, se pueden ingresar valores 
de 0 a 9 en formato binario para representar los números decimales del 0 al 9, así debemos aplicar el número 
deseado  en  la  entrada  y  el  dispositivo,  automáticamente  habilita  los  segmentos  correspondientes  a  la  salida 
ver figura 3.  

Fig 2. Configuración del codificador 

                                                          

 
   
 
                                                 Fig 3. Primer y segundo decodificador con su respectivo display. 
 

D. Multiplexor (MUX): 
      En este sistema se utilizara un multiplexor de 4 a 1 donde las entradas corresponden a las salidas negadas 
del codificador. El MUX  posee dos pines de selección, 2 y 14, que son los dos bits menos significativos de salida 
del contador que se explicara posteriormente, puesto que dependiendo de la selección se obtiene la salida del 
MUX el cual permite concentrar la información en una sola línea (señal) común a la transmisión y recepción del 
sistema. Ver figura 4. La salida de este mux se transmite por lo que se conecta al módulo de Tx.  

 
¡¡Muchos éxitos!!
E. Contador: 
          De la etapa de señal de pulsos que se explica a continuación, se obtendrán los valores de entrada para el 
contador (referencia 74LS190) el cual cuenta los pulsos por flancos, puesto que este es quien recibe la señal 
utilizamos  un  solo  contador  para  de  esta  manera    sincronizar  la  etapa  de  transmisión  con  la  de  recepción  al 
llevar el conteo de 0 a 15 en sistema binario; debido a que se  toman los bits menos significativos sirven para 
llevar a cabo dos tareas. La primera función es servir como selección del MUX, ya que toman valores ordenados 
(00‐01‐10‐11) de tal manera que las líneas de entrada del MUX se seleccionan consecutivamente. La segunda 
función es ser las entradas de dos decodificadores de 2 a 4 configurados como demultiplexores. Este contador 
posee 16 pines, se alimenta como un circuito integrado normal de esta manera el pin 16 va a la alimentación y 
el 8 al punto común de referencia; los pines 15, 1, 10, y 9 son las entradas del contador, con ayuda de estas 
también se puede iniciar el conteo a partir de un número específico, que este caso no se usan porque inicia el 
conteo desde 0; los pines 3, 2, 6 y 7 son las salidas en código binario, de las cuales solo se utilizan los pines 3 y 
2; el pin 14 recibe la señal del pulso; el pin 4 es la habilitación enable en este caso activo bajo por lo cual va al 
punto de referencia; el pin 5 “up/down” es una habilitación para controlar el sentido del  conteo, en este caso, 
el  coteo  es  ascendente,  razón  por  la  cual  este  pin  se  conecta  al  punto  de  referencia;  el  pin  11  se  encuentra 
conectado a la alimentación para que siempre este habilitado el conteo; esto lo podemos observar en la fig 5. 

Fig 4. Configuración del MUX 

Fig 5. Configuracion del  contador1 y contador2  
 
F. Control del conteo a través de un Pulso: 
En  esta  etapa  se  usa  el  circuito  del  control  de  la  velocidad  de  un  motor  perteneciente  al  anterior 
laboratorio, para que mediante la salida del oscilador 555 se obtenga un pulso que controle el coteo llevado a 
cabo por el contador y de esta manera tener un sincronismo entre la transmisión y la recepción. Por lo anterior 
para  variar  la  frecuencia  de  la  transmisión  se  manipula  el  potenciómetro.  La  salida  que  proporciona  el  555 
corresponde a su pin  3, el cual se conecta al pin 14 del contador.  Esta etapa se observa en la figura  6. 
 

 
¡¡Muchos éxitos!!
 
Fig. 6. Configuración para el temporizador 555 
                                                   

G. Transmisión por RF   
En  esta  etapa  se  debe  usar  una  comunicación  serial  mediante  radiofrecuencia  con  módulos  rf  ask,  Los 
módulos  recomendados  a  usar  son:  Kit  transmisor  y  receptor  433  MHz  de  Referencia:  EF03037,  ó  Kit 
transmisor y receptor 315 MHz de Referencia: EF03036. Para los anteriores módulos se tiene un voltaje de 
operación:  Transmisor  3  V  a  12  V.  Receptor:  4.5  V  a  5.5  V.  Nota:  Mayor  voltaje=  mayor  potencia  de 
transmisión. En la figura 7 se muestra la configuración de estos módulos y en la figura 8 el circuito de prueba. 
Con base en las anteriores figuras, la salida el mux ira conectada al pin (Data) del transmisor, y la salida del 
receptor pin 2 0 3 (Data) irá conectado a la entrada del demux.  

Fig. 7. Configuración de módulos RF 
                                                   

Fig. 8. Circuito de prueba para módulos RF mediante transmisión de señal  de un timer. 
 

 
¡¡Muchos éxitos!!
H. Demultiplexores (DEMUX):  
Para  obtener  la  función  de  un  DEMUX,  se  configura  un  decodificador  de  2  a  4.  En  el  primer  DEMUX  las 
entradas del decodificador hacen las veces de selección, la habilitación es de activo bajo por lo que debe ser 
negada,  como  esta  va  conectada  a  la  etapa  de  recepción  que  se  explica  posteriormente,  se  la  conecta 
directamente.  Las  4  salidas  del  decodificador  por  ser  activo  bajo  se  niegan  para  obtener  la  información 
requerida que va a las memorias que se explicaran a continuación. El segundo DEMUX se usa como habilitación 
para las 4 memorias, de igual manera que el primer DEMUX se obtiene la selección y las salidas, la habilitación 
de este por ser activo bajo se conecta al punto de referencia. Los dos DEMUX que se usan, comparten la misma 
selección que corresponde a los dos bits menos significativos de la salida del contador que se encuentran en 
sistema binario.
  Las cuatro memorias que se explican enseguida guardan los cuatro bits en sistema binarios que representan el 
número recibido que además pasa a decodificarse y visualizarse en el display. Dependiendo de la selección del 
segundo DEMUX se elige la memoria a habilitar, debido a lo anterior,  por ejemplo si la selección en 00 indica 
que se obtiene el valor de  la entrada  en la salida 0, como las salidas son de activo bajo, en este ejemplo ܻଷ   , 
ܻଶ , ܻଵ  son 1 y  ܻ଴  toma el valor de la entrada, es decir 0, como estas salidas van negadas para obtener la función 
del DEMUX, finalmente ܻଷ   , ܻଶ , ܻଵ  son 0 y  ܻ଴  es 1 permitiendo que se habilite la última memoria para guardar 
el  bit  menos  significativo  del  dato  final  codificado  en  binario.  Este  proceso  se  realiza  dependiendo  de  la 
selección  y  de  manera  consecutiva,  por  lo  que  se  logra  que  las  cuatro  memorias  hayan  guardado  los 
respectivos cuatro bits del dato binario que arroja la recepción, ver figura 9.  

Fig 9. DEMUX 1 y 2 respectivamente  
 

I. Registro:  
Esta  etapa  del  sistema  se  compone  de  cuatro  memorias  las  cuales  almacenan  cada  bit  que  compone  el 
número codificado en binario, el cual realmente es el pulsado por el usuario. Cada una de las memorias tiene 
una  habilitación  para  determinar  que  bit  le  corresponde  almacenar  y  en  que  instante  hacerlo  lo  cual  es 
determinado por la salida del segundo DEMUX. La información que ingresa a las memorias proviene del primer 
DEMUX.  Cada  memoria  se  compone  de  4  compuertas  lógicas  NAND  que  se  conectan  entre  si  y  hacen  su 
proceso dependiendo de la habilitación. Cuando la habilitación es 0, la memoria conserva el dato en el que se 
encuentre mientras que cuando la habilitación es 1, se tiene en cuenta la información y por tanto la memoria a 
través de su configuración guarda el dato que se requiere. Se tiene en cuenta que  las últimas dos NAND de 
cada memoria, presentan una salida opuesta, mientras la primera es Set(Q), la segunda es Rset(Q’). La salida 
que se toma es Set. 
     Al  ser  cuatro  memorias  se  obtienen  cuatro  salidas,  las  cuales  representan  un  código  binario  que  es  la 
entrada  al  decodificador  de  recepción,  así  se  obtiene  el  numero  decimal  que  se  visualiza  en  el  display.  La 
configuración de las 4 memorias se muestra en la figura 10. 
 

 
¡¡Muchos éxitos!!
 

Fig 10. Registro compuesto de cuatro memorias
 
 
CONSIDERACIONES GENERALES 
‐ Un montaje experimental ordenado garantiza un correcto funcionamiento del circuito digital. 
‐  Entregar    un  documento  en  donde  se  indique;  Titulo,  abstract,  desarrollo  de  la  práctica  con  su  proceso  de 
diseño e implementación, Análisis de resultados, conclusiones y referencias a manera de informe en formato 
Latex. 
 
Referencias 
http://www.electronicoscaldas.com/modulos‐rf/554‐pareja‐transmisor‐y‐receptor‐de‐433‐mhz‐ef03037.html 
http://www.electronicoscaldas.com/datasheet/EF03037.pdf 
http://ciberconta.unizar.es/leccion/introduc/436.HTM 
http://www.ptolomeo.unam.mx:8080/xmlui/bitstream/handle/132.248.52.100/701/A7.pdf?sequence=7     
http://www.derecho.com/c/Comunicaci%C3%B3n_electr%C3%B3nica 

 
¡¡Muchos éxitos!!

Вам также может понравиться