Вы находитесь на странице: 1из 5

UNIVERSIDAD NACIONAL MAYOR DE SAN MARCOS

Laboratorio Dirigido Nro 02

TÍTULO
Comparación de prestaciones y parámetros de rendimiento en compuertas lógicas
combinacionales de múltiples entradas.

OBJETIVO

El objetivo principal de esta experiencia de laboratorio es interactuar con el software


simulador de circuitos LTspice a través del diseño, la caracterización de compuertas
lógicas diseñadas en el software y modificadas por el diseñador.

HERRAMIENTAS

Estación de trabajo.
Software de simulación LTSpice.
Librería cmosedu_models.txt

PROCEDIMIENTO
PARTE 1. DISEÑO DE ESQUEMÁTICOS

1. Diseñar una nand de cinco entradas con compuerta LTSpice.

2. Graficar la entrada que cambia el valor Vout_nand , la Vout_and vs tiempo

LABORATORIO DE MICROELECTRÓNICA MsC. LUZ ADANAQUÉ


UNIVERSIDAD NACIONAL MAYOR DE SAN MARCOS

¿En qué estado se encuentra su gráfica? ____________________________________

3. Calcule el tiempo de retardo (50% de la entrada al 50% de la salida)


Anote sus observaciones
_____________________________________________________________________
_____________________________________________________________________

4. Diseñar una nand de cinco entradas en lógica CMOS estática.

5. Graficar la entrada que cambia el valor Vout_nand , la Vout_and vs tiempo

LABORATORIO DE MICROELECTRÓNICA MsC. LUZ ADANAQUÉ


UNIVERSIDAD NACIONAL MAYOR DE SAN MARCOS

¿En qué estado se encuentra su gráfica? ____________________________________

6. Calcule el tiempo de retardo (50% de la entrada al 50% de la salida)


Anote sus observaciones
_____________________________________________________________________
_____________________________________________________________________

PARTE 2. SIMULACIÓN PARAMÉTRICA

1. Colocar una Cnand a la salida del Vout_nand y simularla paramétricamente

2. Comentar sus resultados


_____________________________________________________________________
_____________________________________________________________________

LABORATORIO DE MICROELECTRÓNICA MsC. LUZ ADANAQUÉ


UNIVERSIDAD NACIONAL MAYOR DE SAN MARCOS

3. Graficar la Vout_nand y la Corriente del capacitor

4. Modificar los parámetros de la Cnand a valores típicos y graficar.

5. Colocar una Cnand a la salida del Vout_nand y simularla paramétricamente.

LABORATORIO DE MICROELECTRÓNICA MsC. LUZ ADANAQUÉ


UNIVERSIDAD NACIONAL MAYOR DE SAN MARCOS

6. Graficar la Vout_nand_transistor y la Corriente del capacitor

7. Modificar los parámetros de la Cnand a valores típicos y graficar.

8. Comentar sus resultados


_____________________________________________________________________
_____________________________________________________________________

PARTE 3. COMPARACIÓN DE RESULTADOS

Compuerta Tiempo de Cnand 20pf - 200pf Cnand


retardo parámetros
típicos
NAND
NAND - transistor

1. ¿Qué compuerta ofrece las mejores prestaciones?

LABORATORIO DE MICROELECTRÓNICA MsC. LUZ ADANAQUÉ

Вам также может понравиться