Академический Документы
Профессиональный Документы
Культура Документы
AV = -2
RL = 22K KΩ
Zin = 100 KΩ
VCC = 40,8 V = VDD
J7 V17
I
J2SK117
0
Circuito barrido FET
IDSS=13,185 mA
VGSoff=-1 V
Como VGS=0, el voltaje VDS donde la corriente ID se satura (hombro de la curva), será el mismo
valor del voltaje VGSoff. Para el JFET de canal n, este voltaje VGSoff tiene un signo
negativo.
1
𝑔𝑚
= 53,63 Ω
Se hace un análisis en DC en la malla de salida
𝑉𝐷𝐷 − 𝑉𝐷𝑆
𝑅𝐷 + 𝑅𝑆 =
𝐼𝐷
𝑅𝐷 + 𝑅𝑆 = 3095,6 Ω
Se halla la Rdc
𝑅𝑑𝑐 = 𝑅𝐷 + 𝑅𝑆
𝑅𝑑𝑐 = 3095,06 Ω
Q33
C39 C32 TIP41 0.44 R38
C29 J8 1000u Q2N3904 8.2
Q34
R44
1000u 1000u
Q2N3904 39K
1000u
V22 V
J2SK117 C20
VOFF = 0 Q2N3904 R45
VAMPL = 50m R77 R69 R70 R66 150 0
1000u
FREQ = 10k R79 23k 1.420k R65 1.2k TIP42
AC = 1 120K 1.2K R73 R74 19.5k Q23
0 27k 1.8k R40
470
-VCC
-VCC -VCC -VCC
-VCC -VCC
20V
0V
-20V
0s 50us 100us 150us 200us 250us 300us
V(C29:1) V(C21:2)
Time