Вы находитесь на странице: 1из 12

ACTIVIDADES COMPLEMENTARIAS

Unidad 1. Circuitos secuenciales básicos

Una vez finalizadas las dos actividades complementarias de esta unidad, comprima el
archivo en formato zip o rar, dando clic derecho al archivo, Enviar a, Carpeta
comprimida. Luego envíelas a su facilitador a través del medio utilizado para tal fin en
el curso.

Actividad complementaria 1
Llenar las siguientes tablas correspondientes al funcionamiento de cada uno de los
siguientes circuitos secuenciales. Tenga en cuenta los simuladores que se encuentran
en los contenidos de la unidad 1, allí encontrará la manera de realizar la verificación de
circuito combinacional, tabla de verdad y diagrama de tiempos de cada circuito
secuencial.

Funcionamiento de latch SR con entrada activa en nivel alto


Ubica las entradas R y S y las salidas Q y Q’ (escribiendo en las
casillas en blanco) en el siguiente diagrama.

R
Circuito
Q
combinacional

Q’
S

Llena la tabla de la verdad de acuerdo al comportamiento de las


Tabla de verdad entradas

1
Entradas salidas
Comentario de funcionamiento
S R Q Q’
0 0 NC NC El latch permanece en el mismo estado
0 1 0 1 RESET
1 0 1 0 SET
1 1 0 0 Funcionamiento Inapropiado

Raye el cronograma de acuerdo al comportamiento de la tabla de


verdad. Ejemplo de cómo llenar la cuadricula del diagrama de
tiempos

Diagrama de
tiempos

2
Funcionamiento de latch SR con entrada activa en nivel Bajo
Ubica las entradas R y S y las salidas Q y Q’ (escribiendo en las
casillas en blanco) en el siguiente diagrama.

S Q
Circuito
combinacional

R Q’

Llena la tabla de la verdad de acuerdo al comportamiento de


las entradas

Entradas salidas Comentario de


S R S’ R’ Q Q’ funcionamiento
Tabla de verdad
0 0 1 1 1 0 Condición No valida
0 1 1 0 0 1 Set
1 0 0 1 1 0 Reset
1 1 0 0 1 1 Permanece mismo estado

Raye el cronograma de acuerdo al comportamiento de la tabla


de verdad. Ejemplo de cómo llenar la cuadricula del diagrama
Diagrama de de tiempos
tiempos

3
Funcionamiento de latch SR con entrada activa de validación
Ubica las entradas E, R y S y las salidas Q y Q’ (escribiendo en las
casillas en blanco) en el siguiente diagrama.

E
Circuito Q
combinacional S
Q’
R

4
Llena la tabla de la verdad de acuerdo al comportamiento de las
entradas

Entradas salidas
Comentario de funcionamiento
E S R Q Q’
Tabla de verdad 1 0 0 1 0 Permanece en el mismo estado.
1 0 1 0 1 Reset.
1 1 0 1 0 Set.
0 1 1 0 1 Condición no valida.

Raye el cronograma de acuerdo al comportamiento de la tabla de


verdad. Ejemplo de cómo llenar la cuadricula del diagrama de
tiempos
Diagrama de
tiempos

5
Actividad complementaria 2
Llenar las siguientes tablas correspondientes al funcionamiento de cada uno de los
siguientes circuitos secuenciales. Tenga en cuenta los simuladores que se encuentran
en los contenidos de la unidad 1, allí encontrará la manera de realizar la verificación de
circuito combinacional, tabla de verdad y diagrama de tiempos de cada circuito
secuencial.

Funcionamiento de latch D
Circuito Ubica las entradas E y D y las salidas Q y Q (escribiendo en las
combinacional casillas en blanco) en el siguiente diagrama.

6
E Q

D
Q’

Llena la tabla de la verdad de acuerdo al comportamiento de las


entradas

Entradas salidas
Comentario de funcionamiento
Tabla de verdad E D Q Q’
1 0 0 1 Reset.
1 1 1 0 Set.
0 X 1 0 Permanece en el mismo estado.

Raye el cronograma de acuerdo al comportamiento de la tabla de


verdad. Ejemplo de cómo llenar la cuadricula del diagrama de
tiempos
Diagrama de
tiempos

7
Funcionamiento de Flip-Flop SR
Ubica las entradas CLK, S y R y las salidas Q y Q (escribiendo en
las casillas en blanco) en el siguiente diagrama.

CLK
Circuito Q
combinacional
S

R
Q’

8
Llena la tabla de la verdad de acuerdo al comportamiento de las
entradas

Entradas salidas Comentario de


S R CLK Q Q’ funcionamiento
Tabla de verdad 0 0 X Qn-1 Q’n-1 Sin cambio.
0 1 ↑ 0 1 Reset.
1 0 ↑ 1 0 Set.
1 1 ↑ 0 0 Condición no valida.

Raye el cronograma de acuerdo al comportamiento de la tabla de


verdad. Ejemplo de cómo llenar la cuadricula del diagrama de
tiempos

Diagrama de
tiempos

9
Funcionamiento de Flip-Flop Jk
Ubica las entradas CLK, J y K y las salidas Q y Q (escribiendo en las
casillas en blanco) en el siguiente diagrama.

CLK
Circuito Q
combinacional
J

K
Q’

Llena la tabla de la verdad de acuerdo al comportamiento de las


entradas

Entradas salidas Comentario de


J K CLK Qn Qn’ funcionamiento
Tabla de
0 0 ↑ Qn-1 Q’n-1 Se mantiene el estado
verdad
0 1 ↑ 0 1 Reset.
1 0 ↑ 1 0 Set.
1 1 ↑ Q’n-1 Qn-1 Basculacion.

Raye el cronograma de acuerdo al comportamiento de la tabla de


verdad. Ejemplo de cómo llenar la cuadricula del diagrama de
Diagrama de tiempos
tiempos

10
Actividad complementaria 3
Realice una lista de aplicaciones donde estén implícitos los flip-flop tipo D, T y
maestro-esclavo.

Aplicaciones de Flip-Flop

Flip-Flop Aplicaciones

Los flip-flop tipo D se utilizan para los divisores de frecuencia


Tipo D que a su vez se usan para el diseño de contadores asíncronos.
Resultan muy útiles cuando se requiere almacenar un único
bit de datos (1 o 0).

11
El flip-flop tipo T o "toggle" (conmutación) cambia la salida
con cada borde de pulso de la señal de reloj, dando una salida
que tiene la mitad de la frecuencia de la señal de entrada en
Tipo T
T. Es de utilidad en la construcción de contadores binarios,
divisores de frecuencia, y dispositivos de sumas binarias en
general.

Este tipo de configuración nos permite llevar cabo la


Maestro-esclavo transferencia de información

12

Вам также может понравиться