Вы находитесь на странице: 1из 4

Actividad 1

Ing. Oscar Fernando Piñeros Poveda


Juan Pablo Niño Torres

1.En el primer punto de este taller se trabajará


con base en las siguientes compuertas:

NAND:
la compuerta lógica NAND también
denominada compuerta NOT-AND es una
compuerta cuya salida es falsa únicamente si
sus entradas son verdaderas, para
comprender mejor su funcionamiento es
conveniente analizar la tabla de verdad de
esta compuerta la cual se muestra a
continuación. Figura 1. Simbología compuerta NAND

NOR
La compuerta lógica NOR es la negación de la
Tabla 1. Tabla de verdad para la compuerta compuerta OR (NOT-OR), el comportamiento
NAND de 2 entradas de esta compuerta se basa en ejecutar una
suma lógica negada, esta operación se ve
reflejada en su tabla de verdad

Tabla 2. Tabla de verdad para la compuerta


NAND de 3 entradas

Como se aprecia en las tablas de verdad el


algebra booleana para esta compuerta se
Tabla 3. Tabla de verdad para la compuerta
reduce en la siguiente operación
NOR
NOR-EXCLUSIVA
La ecuación característica que describe el La compuerta lógica XNOR también conocida
comportamiento de la puerta NOR es: como NOR EXCLUSIVA realiza la función
booleana AB+~A~B. Su símbolo es un
punto (·)

Figura 2. Simbología compuerta NOR

Tabla 5. Tabla de verdad para la compuerta


OR-EXCLUSIVA NOR
La puerta lógica OR-exclusiva, más conocida
por su nombre en inglés XOR, realiza la La ecuación característica que describe el
función booleana A'B+AB'. Su símbolo es el comportamiento de la puerta XNOR es:
más (+) inscrito en un círculo

Figura 4. Simbología compuerta NXOR

Tabla 4. Tabla de verdad para la compuerta 2.Para el siguiente diagrama, realice la tabla
XOR de verdad; tenga en cuenta que son cinco
entradas y una salida
La ecuación característica que
describe el comportamiento de la
puerta XOR es:
|-

Figura 5. Diagrama de contactos completo

Figura 3. Simbología compuerta XOR Figura 6. Diagrama de contactos secuencia 1


se realiza la operación AND entre l entrada i01 Q0' QO'' Q0'*Q0''=Q0.0
e i0.2 que da como resultado Qo 0 0 0
0 1 0
O.1 O.2 0.1 * 0.2=Qo
1 0 0
0 0 0
1 1 1
0 1 0
Tabla 9. Tabla de verdad Q 0.0
1 0 0
Cabe mencionar que dentro de las tablas
1 1 1 expuestas anteriormente existe una celda
Tabla 6. Tabla de verdad 0.1 * 0.2=Qo sombreada de color azul, esto se hace con el
fin de resaltar el comportamiento que se
Posteriormente se continua con la operación maneja con los estados actuales de los
OR entre el resultado Qo y la entrada i0.5 contactos

3.Realice la tabla de verdad para el siguiente


esquema

Figura 7. Diagrama de contactos secuencia 2


Figura 8. Esquema ejercicio 3
La respuesta genera Qo’
0.1 * 0.2 O.5 (0.1 * 0.2)+0.5=Qo'
0 0 0 A BA'*B' A*B (A'*B')+(A*B)
0 1 1 0 0 1 0 1
1 0 1 0 1 0 0 0
1 1 1 1 0 0 0 0
Tabla 7. Tabla de verdad (0.1 * 0.2)+0.5=Qo' 1 1 0 1 1
Tabla 10. Tabla de verdad ejercicio 3
Finalmente se trabaja con la operación AND
entre la respuesta Qo’ y la respuesta Qo’’ la 4.Implemente un circuito mediante la
cual resulta de una operación AND entre las utilización de interruptores que simule una
entradas i0.3 e i0.4 compuerta OR exclusiva

O.3 O.4 0.3 * 0.4=Qo'' A B Z


0 0 0 0 0 0
0 1 0 0 1 1
1 0 0 1 0 1
1 1 1 1 1 0
Tabla 8. Tabla de verdad 0.3 * 0.4=Qo'' Tabla 11. Tabla de verdad XOR
A B Z
0 0 0

Figura 12. A=0 y B=1

5.Represente gráficamente la siguiente


función mediante la utilización de
Figura 9. A=0 y B=0
compuertas lógicas:
A B Z
F = (B’A + CB)*A´
1 1 0

Figura 13. Diiagrama con compuertas


lógicas
Figura 10. A=1 y B=1

A B Z
1 0 1

Figura 11. A=1 y B=0

A B Z
0 1 1

Вам также может понравиться