Вы находитесь на странице: 1из 4

FUNCIONAMIENTO

El circuito es un funcionamiento de la memoria RAM (6116), para esto lo dividiremos en


tres etapas el circuito para mejor entenderlo.

PRIMERA ETAPA
TIMER 555 CONFIGURACIÓN ASTABLE

En la primera etapa lo dividimos por el timer 555 de configuración astable este es el que se
encargare de enviar pulsaciones que será recibidas por la segunda etapa. En la resistencia
R2 lo cambiamos por un potenciómetro e 1MΩ, este nos servirá para controlar las
intensidades de las pulsaciones.
Se le agrega un suich en la salida de la pulsación (pata N°3) para que este al apretarlo hace
que el contador pase al siguiente número, esto explicaremos con más detalle en la siguiente
etapa.

SEGUNDA ETAPA
74SLOO
Este integrado sirve como compuerta NAND, en esta etapa se usará las patas 1° y 2°. En la
pata 1° se coloca la salida del suich, mientras a la pata 2° llegara un cable q esta entre la
resistencia y led del pulsador (este es el que lleva la señal del timer).
La pata 3° es la salida de la compuerta NAND, este llegara al clock del integrado 74LS191.

74SL191 (Contador binario sincrónico arriba/abajo de 4 Bits)

Las entradas les integrados, el UP/DOWM y G(Enable) están puesto a tierra


(15°,1°,10°,9°,5°y 4°) respectivamente. Las salidas serán colocadas con los leds y estos a una
resistencia de 330Ω que también está conectado a tierra, estos son los que se encargaran
de activarse a la hora que se realiza la secuencia de contados (3°,2°,6°y 7°). El resto de
salidas están libres.
La señal de salida de la integrado 74SL00 (pata 3°), ingresa al clock del integrado, este
comenzara la secuencia fija que cuando acaba vuelve a empezar, tiene 4 salidas por lo
consiguiente contara del 0 al 15. Las salidas de este contado ingresaran a la RAM que
veremos a continuación.
RAM 6116
Las entradas A0, A1, A2, A3 (8°,7°,6° y 5°) están conectadas con las salidas del integrado
74LS191 QA, QB, QC, QD respectivamente. Las entradas del A4 al A10 y CS negado están
conectados a tierra. Las salidas D0 al D7 están conectados al integrado 74HC573. EL 0E
negado esta conectado al integrado 74SL00.
Por en momento no guardamos ningún valor en la memoria asumamos que 0E esta en
alto, al suceder esto no se puede grabar números, las líneas de E/S y/o la pastilla 6116 se
ponen en estado de alta impedancia, respectivamente.

TERCERA ETAPA
74HC573

Se usa dos de estos, ambos reciben recibe las salidas de la RAM, el primero recibe del DO
al D7 de la RAM, al Q0 al Q7 del integrado respectivamente, el segundo recibe en sus
entradas, del D0 al D7 y sus salidas van a un display. Este integrado es un cierre octal tipo
D con 3 estados de salida.

DISPLAY 7 SEGMENTOS
En el display se visualizarán los valores guardados, estos se dan forma con el paquete de
suich que mencionaremos más adelante. Las entradas del display están conectadas con las
salidas del segundo integrado 74HC573.

DIP SWITCH 9 CANALES

Usamos 8 entradas del dip con estas controlamos los valores que queremos guardar el
display, cada switch controla un segmento del display cuando se mueve el display para
formar la letra o el número que se desee guardar. Para que se guarde en la memoria RAM
se usa el ultimo switch q sobraba este se active y la letra pasa a guardarse en la memoria
en el segundo q indique el contador.
Al reiniciarse el contador cuando llegue al segundo en el se guardo la letra o el numero se
mostrara en dicho segundo.

Вам также может понравиться