Академический Документы
Профессиональный Документы
Культура Документы
BUS DE DIRECCIONES
BUS DE CONTROL
EEPROM 28C64A
A0 – A12
D0 - D7
CE\
CIRCUITO DE CRISTAL
EEPROM 28C64A
A0 – A12
D0 - D7
MICROPROCESADOR CE\
80C31
SRAM MCM6264C
A0 – A12
D0 - D7
CE\
DECODIFICADOR
O7\ - O0\
A13 – A15
74LS138
ENTRADAS
A0 – A1
ANALOGICAS D0\ - D7\
ES\
A0 – A2
D0\ - D7\
ES\
ENTRADAS
ANALOGICAS
A0 – A2
D0\ - D7\
ES\
BUSES DE
EXPANCION
1. DESARROLLAR EL MAPA DE MEMORIA PARA UN SISTEMA CON MICROPROCESADOR
CON LAS SIGUIENTES CARACTERISTICAS:
Up = 80C31
EEPROM 16K
SRAM 8K
PUERTOS I/O: 8puertos de cada uno de 8 bits I/O configurables
PUERTOS ANALOGICOS: 16 entradas analógicas
15 14 13 12 11 10 9 8 7 6 5 4 3 2 1 0 64k
0 0 0 0 0 0 0 0 0 0 0 0 0
↓ ↓ ↓ ↓ ↓ ↓ ↓ ↓ ↓ ↓ ↓ ↓ ↓
0 0000-1FFF 0 0 0 8k EEPROM1 8K
↓ ↓ ↓ ↓ ↓ ↓ ↓ ↓ ↓ ↓ ↓ ↓ ↓
1 1 1 1 1 1 1 1 1 1 1 1 1
0 0 0 0 0 0 0 0 0 0 0 0 0
↓ ↓ ↓ ↓ ↓ ↓ ↓ ↓ ↓ ↓ ↓ ↓ ↓
2 2000-3FFF 0 0 1 8k EEPROM2 8K
↓ ↓ ↓ ↓ ↓ ↓ ↓ ↓ ↓ ↓ ↓ ↓ ↓
1 1 1 1 1 1 1 1 1 1 1 1 1
0 0 0 0 0 0 0 0 0 0 0 0 0
↓ ↓ ↓ ↓ ↓ ↓ ↓ ↓ ↓ ↓ ↓ ↓ ↓
4 4000-5FFF 0 1 0 8k SRAM 8K
↓ ↓ ↓ ↓ ↓ ↓ ↓ ↓ ↓ ↓ ↓ ↓ ↓
1 1 1 1 1 1 1 1 1 1 1 1 1
0 0 0 0 0 0
↓ ↓ ↓ ↓ ↓ ↓
6 6000-7FFF 0 1 1 X X X X X X X 8k PUERTO I/O Y ADC
↓ ↓ ↓ ↓ ↓ ↓
1 1 1 1 1 1
FUTURA EXPANSION
8 8000-9FFF 1 0 0 ? ? ? X X X X X X X ? ? ? 8k
8K NO UTILIZADO
FUTURA EXPANSION
A A000-BFFF 1 0 1 ? ? ? X X X X X X X ? ? ? 8k
8K NO UTILIZADO
FUTURA EXPANCION
C C000-DFFF 1 1 0 X X X X X X X X X X X X X 8k
8K NO UTILIZADO
FUTURA EXPANCION
E E000-FFFF 1 1 1 X X X X X X X X X X X X X 8k
8K NO UTILIZADO
74LS42 C B A
15 14 13 12 11 10 9 8 7 6 5 4 3 2 1 0
0 0
0 ↓ ↓
↓ ↓
6000-6007 0 1 1 0 0 0 0 0 0 0 0 0 0 1 1 8
0 0
1 ↓ ↓ PPI 2
↓ ↓
1 1
0 0
0 ↓ ↓ PPI 3
↓ ↓
6008-600F 0 1 1 0 0 0 0 0 0 0 0 0 1 1 1 8
0 0 0
↓
6018-601F 0 1 1 0 0 0 0 0 0 0 0 1 1 ↓ ↓ ↓ 8 ADC 1
1 ↓ ↓
1 1
0 0 0
6020-6027 0 1 1 0 0 0 0 0 0 0 1 0 0 ↓ ↓ ↓ 8 ADC 2
↓ ↓ ↓
1 1 1
SISTEMA DE MICROPROCASADOR