Вы находитесь на странице: 1из 11

UNIVERSIDAD NACIONAL DE

CHIMBORAZO VERSIÓN: 1

FACULTAD DE INGENIERIA Página 1 de 2


GUÍA DE PRÁCTICAS
PERIODO ACADÉMICO OCTUBRE 2019 – MARZO 2020
CARRERA: DOCENTE: SEMESTRE:
INGENIERÍA EN RODRIGO VINUEZA COBA QUINTO
ELECTRÓNICA Y PARALELO: A
TELECOMUNICACIONES
NOMBRE DE LA ASIGNATURA: CÓDIGO DE LA LABORATORIO A UTILIZAR:
ELECTRÓNICA II Y LAB. ASIGNATURA: AULA DE CLASES
EET51

Práctica No. Tema: Duración No. No.


6 LAZOS ENGANCHADOS DE FASE (horas) Grupos Estudiantes
2 4 (por Grupo)
6
Objetivos de la Práctica:
- Entender el funcionamiento de un PLL
Equipos, Materiales e Insumos:
- IC LM 565 (PLL)
- Potenciómetro de 10K
- 3 Resistencias de 4.7K
- Capacitores, 4 de 0.1uF, 0.22uF,10uF, 1uF, 0.001uF
- Generador de frecuencias
- Osciloscopio
- Fuente de alimentación
LAZOS ENGANCHADOS POR FASE (PLLS)

Los lazos de seguimiento de fase, bucles de enganche de fase, o PLL (del inglés phase-locked loop) son
dispositivos muy populares en electrónica desde la década de 1960. Se trata de un sistema en el que
la frecuencia y la fase son realimentadas.

Fig. 1 El esquema de bloques de un sistema básico PLL


El oscilador enganchado en fase es un sistema de realimentación consistente en un compador de fase, un filtro
paso bajo, un amplificador de la señal error y un oscilador controlado por tensión (VCO) en el camino de la
realimentación.
Quizás el punto más importante a tener en cuenta cuando diseñamos el PLL es que es un sistema de
realimentación como cualquier otro y, de lo que se deduce, que está caracterizado matemáticamente con las
mismas ecuaciones que aplican a los otros sistemas de realimentación más convencionales. Sin embargo, los
parámetros de las ecuaciones son algo diferentes ya que en los PLL's la señal de error de realimentación es un
error de fase mientras que en los convencionales es una señal error de voltaje o corriente.

FUNCIONAMIENTO DE UN PLL

Cuando no hay señal aplicada a la entrada del sistema, la tensión Vd(t) que controla el VCO tiene un valor cero.
El VCO oscila a una frecuencia, f0 (o lo que es equivalente en radianes Wo) que es conocida como frecuencia
librede oscilación. Cuando se aplica una señal a la entrada del sistema, el detector de fase compara la fase y la
frecuencia de dicha señal con la frecuencia del VCO y genera un voltaje de error Ve(t) que es proporcional a la
diferencia de fase y frecuencia entre las dos de señales. Este voltaje de error es entonces filtrado, ampliado, y
aplicado a la entrada de control del VCO. De esta manera, la tensión de control Vd(t) fuerza a que la frecuencia
de oscilación del VCO varíe de manera que reduzca la diferencia de frecuencia entre f0 y la señal de entrada fi. Si
la frecuencia de entrada fi está suficientemente próxima a la de f0, la naturaleza de la realimentación del PLL
provoca que el oscilador VCO sincronize y enganche con la señal entrante. Una vez enganchado, la frecuencia
del VCO es idéntica a la de la señal de entrada a excepción de una diferencia de fase finita.

Fig. 2 Diagrama en bloques y principio de funcionamiento.

ESTADOS DE FUNCIONAMIENTO

 Estado de Corrida Libre: Esta condición ocurre cuando no hay señal de entrada o hay una señal de
entrada a la cual el lazo no tiene posibilidades de enganchar. En esta condición, generalmente Vd = 0 o
Vd ≈ VDD /2, cuando el chip es alimentado con una fuente de tensión VDD no partida.

 Estado Fijo: Es el que corresponde cuando el lazo está enganchado en fase. Fo = Fs salvo una diferencia
finita de fase θd. Cuando un lazo está enganchado por cada ciclo de la señal de entrada, hay uno y solo
un ciclo de la señal de salida. Si el comparador de fase no excede su rango lineal se asegura el
cumplimiento de esta condición.
 Estado de Captura: Es el estado previo al fijo, es cuando el VCO está cambiando de frecuencia,
intentando enganchar la frecuencia de la señal de referencia.

RANGOS DE FUNCIONAMIENTO
Es conveniente definir los rangos de funcionamiento a partir de las variaciones de Vd cuando se varía la
frecuencia de la señal de referencia.

Fig. 3 Rango de funcionamiento.

• Ff: frecuencia de corrida libre


• 2Fc: rango de captura
• 2Fp: rango de tracción
• 2Fl: rango de seguimiento, siempre se cumple que 2fC < 2fP < 2fL

El rango de seguimiento 2Fl no depende de las características del filtro. Los límites superior y/o inferior
quedan definidos por el dispositivo que primero se sature, puede ser el comparador de fase, el VCO o algún
otro dispositivo activo del lazo.

El rango de captura 2Fc y el rango de tracción 2Fp dependen entre otras cosas, del filtro pasabajos.
Las características del filtro, entre otras cosas, limitan la rapidez en que el estado fijo puede ser alcanzado,
ya que la tensión del capacitor del filtro pasabajos no puede cambiar instantáneamente, oficiando el capacitor
de memoria, asegurando una rápida recaptura de la señal, si el sistema sale de sincronismo por un transitorio de
ruido.

APLICACIONES DE LOS OSCILADORES PLL

 Generadores de portadoras para emisión con modulación de ángulo o no.


 Generación de osciladores locales en recepción.
 Sintetizadores de frecuencia.
 Demoduladores de señales moduladas en ángulo.
 Recuperación de impulsos de reloj en transmisiones digitales.
 Circuitos de sincronismo para barrido horizontal y vertical en receptores de televisión.
 Recepción de señales satelitales de satélites no geoestacionarios.

El PLL LM565

Circuito Integrado LM565. Lazo amarrado en fase *P L L *. El LM565 y el LM565C son bloqueos de fase de
propósito general bucles que contienen un sistema de control de voltaje estable, altamente lineal cillator para
demodulación FM de baja distorsión, y un doble baance, detector de fase anidada con buena supresión de
portadora. La frecuencia de VCO se establece con una resistencia externa y un condensador, y un rango de
sintonía de 10: 1 se puede obtener con el mismo condensador. los características de el cerrado lazo sistema -
ancho de banda, velocidad de respuesta, captura y arrastre rango - se puede ajustar en un amplio rango con
un resistencia y condensador. El ciclo puede estar roto entre el VCO y el detector de fase para la inserción de
una frecuencia digital divisor de consultas para obtener la multiplicación de frecuencia. El LM565H está
especificado para operar a más de -55 ̊C en +125 ̊C rango de temperatura militar. El LM565CN es especifico fied
para el funcionamiento sobre la temperatura de 0 ̊C a +70 ̊C

Fig. 4 PLL LM565.

Procedimiento:
En esta práctica, se observará la operación de un sistema PLL. Se aprenderá a reconocer los estados de un
PLL y cómo los valores de los componentes electrónicos afectan su operación.

Procedimiento
1. Construye el circuito de la figura 1 usando un capacitor electrolítico de 10uF para C5. (C5 es el capacitor
para el filtro paso bajas)

Fig. 4 PLL LM565.


Fig. 5 Circuito armado en protoboard de Plls.

2. Aplique tensión al circuito, pero sin conectar la señal de referencia. Se desea configurar la frecuencia
natural del VCO. Ajuste R1 hasta que la frecuencia de salida del VCO en el pin 4 sea 1 KHz.

Fig. 6 Frecuencia.

3. Conecte la frecuencia de referencia.


4. Conecte la punta del canal 1 del osciloscopio a la señal de referencia y la punta del canal 2 del osciloscopio
a la salida del VCO.

Fig. 7 Conexion al Osciloscopio.


5. Configura el generador de señales a 600 Hz, 1Vpp.

Fig. 8 Frecuencia de 765 Hz.

6. Lentamente aumenta la frecuencia del generador hasta que el PLL se enganche. (Las señales en el
osciloscopio se mostrarán estables). Registra la frecuencia cuando suceda (Fc inferior), dicha frecuencia,
es el límite inferior del intervalo de captura.

Fig. 9 Aumento en la frecuencia a 1000 Hz.

7. Incrementa nuevamente la frecuencia hasta que el PLL se desenganche, anota la frecuencia cuando
suceda, ese valor es el límite superior del intervalo de enganche (Fe superior).

Fig. 10 Cambiando la frecuencia a 1000 Hz


8. El PLL está ahora fuera de enganche y la frecuencia de referencia está por encima del intervalo de captura.
Decrementa lentamente la señal de referencia hasta que el PLL se enganche nuevamente, anota la
frecuencia cuando suceda, esa es la frecuencia del intervalo de captura superior (Fc superior). Finalmente,
decrementa la frecuencia hasta que el PLL salga nuevamente de enganche, esa es la Frecuencia de la zona
de enganche inferior (Fe inferior). Registra esos valores.

Figura 1 Circuito de evaluación PLL usando el IC LM 565

Figura 2 Descripción del IC LM 565


Resultados:

Ilustración 1. Circuito Armado

Responde las siguientes preguntas:

 Referente al punto 5, observa el osciloscopio y anota qué es lo que observas, ¿el PLL está enganchado o
no? ¿Porqué?
Al tomar las señales con una sonda en la entrada y otra sonda en la salida del circuito armado observamos que
la señal de entrada de un 1khz se parece a la señal de la salida con la diferencia de que la señal de salida está
desfasada en 180°, como se observa en la siguiente imagen.

Ilustración 2. Señal en el osciloscopio

 Observa la salida del filtro paso baja, que sucede cuando varía la frecuencia de entrada

El comportamiento transiente del PLL y su respuesta en frecuencia dependen fuertemente de la elección


del filtro pasa bajos, con la ayuda de osciloscopio se pudo observar que la señal del filtro disminuye e
incrementa los picos de voltaje según se varia la frecuencia. El proceso de captura se vuelve más lento, y
el tiempo de recuperación aumenta.

 Referente al punto 8, dibuja el intervalo de enganche y de captura con los valores obtenidos

 Configura el osciloscopio (también se puede utilizar un multímetro) para lectura en DC y conecta una
entrada a la salida del filtro paso bajas (Pin 7 del IC). Observa que sucede cuando la frecuencia de entrada
varía.
Únicamente deja pasar aquellas frecuencias que están por debajo de una determinada frecuencia.

 El intervalo de captura depende del filtro paso baja, reemplaza C5 con los valores de la siguiente tabla,
anota los valores respectivos para los intervalos de captura y enganche.

Valor de C5 (Fc inferior Fc superior Fe inferior Fe superior


10uF
1uF
0.1uF
0.001uF

 Según los datos de la tabla anterior, describe la relación entre el intervalo de captura y el valor de C5

El impacto de la frecuencia en el es muy pequeño, pero es muy fácil tenerlo en cuenta puesto que está justo
en serie con los otros capacitores donde dominará el de menor valor por estar en serie.

 ¿Cuál es tu conclusión acerca del efecto del filtro paso bajas en el intervalo de enganche de un PLL?

Al atenuar las componentes de error de alta frecuencia en la salida del comparador de fase, mejora las
características de rechazo de interferencias.
Provee una memoria de corto plazo para el PLL y asegura una rápida recaptura de la señal, si el sistema
es sacado del enganche por un ruido transitorio.

 ¿Algo más que hayas aprendido?

El PLL, puede usarse para demodular FM, utilizando como salida la señal de control al VCO. El PLL es
sensible sólo a la fase y no a la amplitud de la señal, por lo tanto es eficaz para combatir el ruido de
amplitud.

Conclusiones

 Un PLL u oscilador enganchado en fase tiene diversas aplicaciones y que la mas usada es como un
multiplicador de frecuencia.

 Comprobamos como el PLL u oscilador enganchado en fase, trabaja basándose en unos niveles de
frecuencia, llamados frecuencia de captura y a este estado se le llama captura y si la frecuencia de entrada
sobrepasa o disminuye de estos niveles el PLL no trabaja.

Anexos:
Referencias bibliográficas:

 http://ayudaelectronica.com/pll-lazos-enganchados-en-fase/
 http://www.ifent.org/lecciones/PLL/
 http://www.profesores.frc.utn.edu.ar/electronica/ElectronicaAplicadaIII/Aplicada/Cap02RedesPLL.pdf
 https://www.electronicoscaldas.com/es/drivers-comunicaciones-linea-bus/905-pll-con-vco-lm565.html
Fecha de Revisión y Aprobación:

Deysi Inca Balseca Rodrigo Vinueza


DIRECTORA DE LA CARRERA DOCENTE DE LA CARRERA

Вам также может понравиться