Вы находитесь на странице: 1из 23

11/2/2020 Evaluacion final - Escenario 8: PRIMER BLOQUE-TEORICO - PRACTICO/SISTEMAS DIGITALES Y ENSAMBLADORES-[GRUPO1]

Evaluacion final - Escenario 8

Fecha de entrega 11 de feb en 23:55 Puntos 100 Preguntas 20


Disponible 8 de feb en 0:00 - 11 de feb en 23:55 4 días Límite de tiempo 90 minutos
Intentos permitidos 2

Instrucciones

Volver a realizar el examen

https://poli.instructure.com/courses/12562/quizzes/44638 1/23
11/2/2020 Evaluacion final - Escenario 8: PRIMER BLOQUE-TEORICO - PRACTICO/SISTEMAS DIGITALES Y ENSAMBLADORES-[GRUPO1]

Historial de intentos

Intento Hora Puntaje


MÁS RECIENTE Intento 1 26 minutos 60 de 100

 Las respuestas correctas estarán disponibles del 12 de feb en 23:55 al 13 de feb en 23:55.

Puntaje para este intento: 60 de 100


Entregado el 11 de feb en 17:16
Este intento tuvo una duración de 26 minutos.

Incorrecto Pregunta 1 0 / 5 pts

Los multiplexores, además de ser usados para la selección de datos,


pueden funcionar como generadores de funciones lógicas. Partiendo de
una tabla de verdad, se seleccionan los mintérminos y se ponen a un
nivel de voltaje ALTO (Conectados a VCC) Las demás entradas se ponen
en BAJO (Conectados a tierra). De esta manera, al poner en las entradas
de selección la combinación adecuada, se puede ver el resultado en la
salida. En el siguiente diagrama, se muestra un generador de funciones
lógicas, con la entrada de selección en 000:

https://poli.instructure.com/courses/12562/quizzes/44638 2/23
11/2/2020 Evaluacion final - Escenario 8: PRIMER BLOQUE-TEORICO - PRACTICO/SISTEMAS DIGITALES Y ENSAMBLADORES-[GRUPO1]

¿Qué valor habrá en las salidas, si la entrada de selección en el


multiplexor se pone en 011?

Y0 está en 0 y Y1 está en 1.

Y0 está en 1 y Y1 está en 0.

Y0 está en 1 y Y1 está en 1.

Y0 está en 0 y Y1 está en 0.

No es posible que ambas salidas del multiplexor estén en 0, puesto


que a la entrada de datos hay un valor ALTO.

Incorrecto Pregunta 2 0 / 5 pts

Los circuitos combinacionales ven sus salidas afectadas directamente por


los valores en las entradas. La relación entre las entradas y las salidas de
un circuito combinacional se pueden analizar mediante sus tablas de
verdad. Dado el siguiente circuito combinacional:

Es posible afirmar que su funcionamiento es equivalente al de:

Una compuerta XOR

Una compuerta OR

https://poli.instructure.com/courses/12562/quizzes/44638 3/23
11/2/2020 Evaluacion final - Escenario 8: PRIMER BLOQUE-TEORICO - PRACTICO/SISTEMAS DIGITALES Y ENSAMBLADORES-[GRUPO1]

Una compuerta XNOR.

Antes de la última compuerta NOT, se puede decir que es una


XNOR, pero esa negación al final la vuelve una XOR.

Una compuerta Negativa-OR.

Pregunta 3 5 / 5 pts

Los flip-flops son circuitos multivibradores, que oscilan entre dos estados.
El cambio de estado depende tanto de las entradas de datos, como de
los cambios en los pulsos de la entrada de control (CLK). El control
puede darse por pulsos positivos o negativos, según la construcción
interna del flip-flop. Para el siguiente flip-flop, dadas las señales en las
entradas J, K y CLK

Es posible afirmar que la salida tomará la forma:

4
https://poli.instructure.com/courses/12562/quizzes/44638 4/23
11/2/2020 Evaluacion final - Escenario 8: PRIMER BLOQUE-TEORICO - PRACTICO/SISTEMAS DIGITALES Y ENSAMBLADORES-[GRUPO1]

Pregunta 4 5 / 5 pts

Los contadores hacen uso de la división de frecuencia, para realizar las


cuentas de forma binaria. Según sea el uso de las entradas asíncronas,
es posible dividir en dos clases los tipos de contadores: síncronos o
asíncronos.

Si se quisiera realizar una cuenta entre 0 y 7 en binario, utilizando un


contador tipo síncrono, el circuito adecuado sería:

Pregunta 5 5 / 5 pts

Junto con los contadores, los registros de desplazamiento son otra de las
aplicaciones más usuales para los circuitos secuenciales. En estos, una

https://poli.instructure.com/courses/12562/quizzes/44638 5/23
11/2/2020 Evaluacion final - Escenario 8: PRIMER BLOQUE-TEORICO - PRACTICO/SISTEMAS DIGITALES Y ENSAMBLADORES-[GRUPO1]

señal se desplaza por el circuito, según su construcción.

A un registro de desplazamiento con entrada en serie y salida en paralelo


de 4 bits se le aplica una señal en su entrada:

¿Cuál es la gráfica en la salida?

Se puede apreciar que la forma de onda en la salida es la misma


forma de onda en la entrada, desplazada en el tiempo. Además ñ

Pregunta 6 5 / 5 pts

Una expresión Suma de Productos -SOP-, (sum of products) está


conformada por varios términos productos (multiplicación booleana) de

https://poli.instructure.com/courses/12562/quizzes/44638 6/23
11/2/2020 Evaluacion final - Escenario 8: PRIMER BLOQUE-TEORICO - PRACTICO/SISTEMAS DIGITALES Y ENSAMBLADORES-[GRUPO1]

literales (variable afirmada o negada) que se agrupan en una suma


booleana. Dada la siguiente tabla de verdad:

Es posible afirmar que la Suma de Productos asociada es:

La que contiene los mintérminos

https://poli.instructure.com/courses/12562/quizzes/44638 7/23
11/2/2020 Evaluacion final - Escenario 8: PRIMER BLOQUE-TEORICO - PRACTICO/SISTEMAS DIGITALES Y ENSAMBLADORES-[GRUPO1]

Igual a los términos

Se trata de la expresión correcta, dadas las salidas de la tabla de


verdad.

La conformada por la expresión

La que contiene los maxtérminos

Pregunta 7 5 / 5 pts

Los mapas de Karnaugh permiten realizar agrupación de expresiones,


con el fin de simplificar la expresión total de un sistema dado. Dado el
siguiente mapa de Karnaugh:

https://poli.instructure.com/courses/12562/quizzes/44638 8/23
11/2/2020 Evaluacion final - Escenario 8: PRIMER BLOQUE-TEORICO - PRACTICO/SISTEMAS DIGITALES Y ENSAMBLADORES-[GRUPO1]

Es posible afirmar entonces que la expresión mínima resultante es:

La expresión mostrada es la correcta y se obtiene de lo 3 grupos que


se ven claramente en la imagen.

Pregunta 8 5 / 5 pts

https://poli.instructure.com/courses/12562/quizzes/44638 9/23
11/2/2020 Evaluacion final - Escenario 8: PRIMER BLOQUE-TEORICO - PRACTICO/SISTEMAS DIGITALES Y ENSAMBLADORES-[GRUPO1]

Las máquinas de estado se pueden representar mediante sus diagramas


de estado, o mediante las tablas de transiciones correspondientes. Dado
la siguiente máquina de Mealy:

Se podría decir que una de las siguientes filas NO corresponde con el


diagrama:

https://poli.instructure.com/courses/12562/quizzes/44638 10/23
11/2/2020 Evaluacion final - Escenario 8: PRIMER BLOQUE-TEORICO - PRACTICO/SISTEMAS DIGITALES Y ENSAMBLADORES-[GRUPO1]

Este estado no corresponde a un cambio adecuado, pues la salida A


no cambia de manera acorde con la entrada. La salida debería ser 1.

Incorrecto Pregunta 9 0 / 5 pts

Todos los circuitos combinacionales vistos hasta ahora pueden ser


representados mediante sus tablas de verdad.

De acuerdo con la siguiente tabla de verdad (A y B son entradas, Y1-Y0


salidas):

https://poli.instructure.com/courses/12562/quizzes/44638 11/23
11/2/2020 Evaluacion final - Escenario 8: PRIMER BLOQUE-TEORICO - PRACTICO/SISTEMAS DIGITALES Y ENSAMBLADORES-[GRUPO1]

El circuito funciona como un comparador, con sus dos salidas


características.

El circuito es un sumador con acarreo.

La salida Y0 se puede implementar con una XNOR.

La salida Y0 se podría implementar realmente con una compuerta


XOR y no con una XNOR.

El circuito es un conversor de código, de binario a BCD.

Incorrecto Pregunta 10 0 / 5 pts

Los latch pueden, o no, tener entrada de habilitación. Además, según


como sean sus entradas (negadas o no) su funcionamiento puede variar.
Para el siguiente latch \bar{S}-\bar{R}.

Se puede afirmar que la señal en la salida corresponde con la forma de


onda:

2
https://poli.instructure.com/courses/12562/quizzes/44638 12/23
11/2/2020 Evaluacion final - Escenario 8: PRIMER BLOQUE-TEORICO - PRACTICO/SISTEMAS DIGITALES Y ENSAMBLADORES-[GRUPO1]

La forma de onda no corresponde con los cambios de estado del


Latch, esto se evidencia en la primera transición, de estado SET a
RESET, cuando el latch debía mantenerse sin cambios.

Pregunta 11 5 / 5 pts

Las máquinas de estado se pueden representar mediante sus diagramas


de estado, o mediante las tablas de transiciones correspondientes. Dado
la siguiente máquina de Moore:

Se podría decir que una de las siguientes filas NO corresponde con el


diagrama:

https://poli.instructure.com/courses/12562/quizzes/44638 13/23
11/2/2020 Evaluacion final - Escenario 8: PRIMER BLOQUE-TEORICO - PRACTICO/SISTEMAS DIGITALES Y ENSAMBLADORES-[GRUPO1]

Este estado no corresponde a un cambio adecuado, pues la salida C


estaría cambiando de 0 a 1.

Pregunta 12 5 / 5 pts

Un programa de computador hace uso de apuntadores para almacenar


las direcciones en memoria de variables, estructura, funciones, entre
otros. Dichas direcciones son mostradas normalmente en formato
hexadecimal.

Al leer dos direcciones en memoria, el computador le entrega la siguiente


información AA2C0200 y AA2C0300. Se puede decir que las dos
direcciones:

https://poli.instructure.com/courses/12562/quizzes/44638 14/23
11/2/2020 Evaluacion final - Escenario 8: PRIMER BLOQUE-TEORICO - PRACTICO/SISTEMAS DIGITALES Y ENSAMBLADORES-[GRUPO1]

Son contiguas y tienen una extensión de 32 bits.

Tienen una longitud de 32 bytes, y se diferencian únicamente en un bit.

Se pueden representar en binario como: 10101010 00101100 00000010


00000000 y 10101010 00101100 00000011 00000000

Las conversiones de hexadecimal a binario son correctas.

Son direcciones de 32 bits, separadas 100 posiciones una de la otra

Incorrecto Pregunta 13 0 / 5 pts

Una de las aplicaciones en las que más se utilizan los flip-flops es en el


diseño de contadores, bien sea de tipo síncrono o asíncronos. Dado el
siguiente circuito:

Es posible afirmar que se trata de un:

Contador síncrono de 4 bits.

No es un contador síncrono, pues tiene una señal de reseteo en una


de sus entradas asíncronas (RESET).

Contador asíncrono de 4 bits (módulo 16).

https://poli.instructure.com/courses/12562/quizzes/44638 15/23
11/2/2020 Evaluacion final - Escenario 8: PRIMER BLOQUE-TEORICO - PRACTICO/SISTEMAS DIGITALES Y ENSAMBLADORES-[GRUPO1]

Contador asíncrono con módulo 7.

Contador asíncrono con módulo 10.

Incorrecto Pregunta 14 0 / 5 pts

Los circuitos combinacionales están conformados por la unión de


diferentes compuertas lógicas, que combinan sus características para
obtener una salida compuesta.

De acuerdo con la siguiente tabla de verdad (A y B son entradas, Y3-Y2-


Y1-Y0 salidas) para el circuito decodificador:

¿Cuál de las siguientes afirmaciones es falsa?:

La salida Y0 se puede implementar con una NOR.

La salida Y3 se puede implementar con una NAND y un inversor.

La salida Y2 se puede implementar con una AND y un inversor.

La salida Y2 sí se pude implementar con una AND que recibe la


entrada A y la B negada (con el inversor).

https://poli.instructure.com/courses/12562/quizzes/44638 16/23
11/2/2020 Evaluacion final - Escenario 8: PRIMER BLOQUE-TEORICO - PRACTICO/SISTEMAS DIGITALES Y ENSAMBLADORES-[GRUPO1]

La salida Y1 se puede implementar utilizando una XNOR.

Pregunta 15 5 / 5 pts

Un sumador completo es un tipo de circuito combinacional, que recibe,


además de los operandos de entrada, un bit de acarreo de entrada (Cin),
proveniente de otra suma previa. El siguiente circuito sumador se utiliza
en un sumador de 8 bits,

En su operación, el sumador recibe los siguientes datos: A=1, B=0 y


Cin=1, el resultado en la salida debería ser:

Incorrecto Pregunta 16 0 / 5 pts

https://poli.instructure.com/courses/12562/quizzes/44638 17/23
11/2/2020 Evaluacion final - Escenario 8: PRIMER BLOQUE-TEORICO - PRACTICO/SISTEMAS DIGITALES Y ENSAMBLADORES-[GRUPO1]

Existen diferentes tipos de Latches y Flip-Flops: S-R y D son algunos de


ellos. La diferencia en su funcionamiento radica en el tipo de señal de
control utilizada para el cambio de estado, así como en la diferencia que
las señales de entrada pueden generar en esas transiciones. Dados los
siguientes diagramas:

Un flip-flop S-R con entrada de habilitación.

Un latch S-R con entrada de habilitación.

Un latch con entrada de habilitación.

Un flip-flop con entrada de habilitación.

En este caso, no se trata de un flip-flop, pues la entrada de


habilitación funciona por nivel y no por flanco.

Pregunta 17 5 / 5 pts

Las compuertas NAND y NOR tienen la particularidad que pueden ser


usadas como compuertas universales. Esto quiere decir que, usando un
solo tipo de compuerta, es posible generar las funciones básicas AND,
NOT y OR. A partir de estas compuertas básicas es posible construir
circuitos más complejos.

El siguiente esquema se ha desarrollado usando únicamente compuertas


NOR:
https://poli.instructure.com/courses/12562/quizzes/44638 18/23
11/2/2020 Evaluacion final - Escenario 8: PRIMER BLOQUE-TEORICO - PRACTICO/SISTEMAS DIGITALES Y ENSAMBLADORES-[GRUPO1]

¿Cuál es la funcionalidad de este circuito?

Es un circuito multiplexor con una línea de datos y una de selección.

Es un circuito comparador.

Se trata de un circuito comparador, la salida Y1 indica si , la


salida Y0 si y la salida Y2 si $$A

Es un circuito semi-sumador con acarreo.

Es un circuito decodificador de binario a decimal.

Pregunta 18 5 / 5 pts

Las máquinas de estados finitos pueden ser utilizadas para controlar


diferentes actuadores, dadas unas señales de control y unos estados
internos del sistema.

https://poli.instructure.com/courses/12562/quizzes/44638 19/23
11/2/2020 Evaluacion final - Escenario 8: PRIMER BLOQUE-TEORICO - PRACTICO/SISTEMAS DIGITALES Y ENSAMBLADORES-[GRUPO1]

A usted le piden que analice un circuito digital, y lo único que le entregan


es el siguiente diagrama de estados:

Para usted, la aplicación del diagrama puede ser:

Un sistema de conteo entre los números 0 y 3 en binario. Este sistema


requiere una señal externa para realizar conteo bidireccional.

Un sistema de iluminación con dos bombillos. El sistema permite encender


de manera secuencial una o dos luces, o apagarlas completamente.

Si se toman los estados del sistema como dos señales de salida,


funciona perfectamente para la aplicación mencionada.

Un sistema intermitente, entre 0 y 1. Dadas dos señales externas, el


sistema se mantiene en 0 o cambia a 1.

https://poli.instructure.com/courses/12562/quizzes/44638 20/23
11/2/2020 Evaluacion final - Escenario 8: PRIMER BLOQUE-TEORICO - PRACTICO/SISTEMAS DIGITALES Y ENSAMBLADORES-[GRUPO1]

Una máquina de Mealy, cuyos estados internos son de dos bits y las
transiciones de un bit.

Incorrecto Pregunta 19 0 / 5 pts

Los circuitos lógicos pueden dividirse en dos categorías principales,


según diferentes aspectos, como la interacción que las salidas tengan
con sus entradas, de memoria entre otros. Según lo anterior, existen
circuitos combinacionales y circuitos secuenciales. Para el siguiente
circuito,

Circuito combinacional, pues está formado por la combinación de


compuertas básicas tipo NOT y NAND.

Aunque el circuito está formado por la combinación de compuertas


tipo NOT y NAND, se trata de un circuito secuencial debido a la
retroalimentación de las salidas, reflejada en el circuito. En este caso
se trata de un Flip-Flop tipo D, con entrada de Enable.

https://poli.instructure.com/courses/12562/quizzes/44638 21/23
11/2/2020 Evaluacion final - Escenario 8: PRIMER BLOQUE-TEORICO - PRACTICO/SISTEMAS DIGITALES Y ENSAMBLADORES-[GRUPO1]

Circuito secuencial, dado que todos los elementos están conectados en


secuencia, desde la entrada hasta la salida.

Circuito combinacional, pues evidentemente se trata de una compuerta


XNOR en la salida Y0 y de una compuerta XOR en la salida Y1.

Circuito secuencial, dado que las salidas Y0 y Y1 están retroalimentadas.

Pregunta 20 5 / 5 pts

Los circuitos selectores (multiplexores) permiten escoger una de sus


entradas y mostrarla en sus salidas, mientras que los circuitos
distribuidores (demultriplexores) hacen la tarea opuesta, distribuyendo
sus entradas a una de varias salidas.

Usted encuentra un circuito integrado, y en el datasheet puede ver que el


elemento tiene ocho (8) entradas de datos, cuatro (4) salidas de datos y
una (1) entrada de selección de un bit. Se podría decir que este circuito:

Es un decodificador de 8 a 4 líneas, cuya entrada de selección permite


escoger el tipo de decodificación a usar.

Es un multiplexor con 2 entradas de 4 bits, el selector permite escoger


cuál de las dos entradas se muestra en los 4 bits de salida.

De acuerdo a lo visto, existen multiplexores para datos de más de 1


bit. En este caso se trata de un multiplexor cuyos datos tiene 4 bits,
el selector permite escoger una de las 2 entradas de 4 bits y
representarla en la salida.

https://poli.instructure.com/courses/12562/quizzes/44638 22/23
11/2/2020 Evaluacion final - Escenario 8: PRIMER BLOQUE-TEORICO - PRACTICO/SISTEMAS DIGITALES Y ENSAMBLADORES-[GRUPO1]

Puede usarse como un demultiplexor, utilizando la entrada de 4 bits y su


salida de 8 bits.

Es un multiplexor con 8 entradas de un bit, el selector permite seleccionar


una de las 4 salidas para mostrar el dato de entrada.

Puntaje del examen: 60 de 100

https://poli.instructure.com/courses/12562/quizzes/44638 23/23

Вам также может понравиться