Вы находитесь на странице: 1из 8

FLIP FLOPS – Parte 2

CIRCUITOS DIGITAIS
CIÊNCIA DA COMPUTAÇÃO
UNIVERSIDADE DO SAGRADO CORAÇÃO
LATCH COM PORTAS NOR
• A configuração de um LATCH com portas NOR é SIMILAR à de
um LATCH com portas NAND.

• A diferença está nas saídas Q e Q que estão invertidas neste


LATCH.

• A análise do comportamento do LATCH NOR pode ser feita


exatamente da mesma forma que o LATCH NAND

• As entradas são ativas em nível ALTO ao invés de nível BAIXO


LATCH COM PORTAS NOR
• SET = RESET = 0
• É o estado de repouso
• Não tem efeito sobre o estado da saída
• As saídas Q e Q permanecem nos mesmos estados
que estavam ANTES dessa condição de entrada

• SET = 1 e RESET = 0
• Sempre faz Q = 1
• Permanece nesse estado mesmo que SET volte para
0
LATCH COM PORTAS NOR
• SET = 0 e RESET = 1
• Sempre faz Q = 0
• Perrmanece nesse estado mesmo que RESET volte a 0

• SET = RESET = 1
• Tenta setar e resetar o circuito ao mesmo tempo
• Gera Q = Q = 0
• Se RESET e SET retornarem para o estado 0, o estado
resultante em Q e Q será imprevisível
• Não usar esta condição
LATCH COM PORTAS NOR
LATCH COM PORTAS NOR
• Quando a energia é aplicada, não é possível prever o estado
inicial de uma saída flip-flop, se as entradas SET e RESET estão
em seu estado inativo.

• O estado inicial das saídas depende de fatores como atrasos


internos de propagação, capacitâncias parasitas e cargas
externas. (eletrônica analógica)

• Para iniciar um latch ou FF em um determinado estado, esse


deve ser alcançado pela ativação da entrada SET ou RESET, no
início da operação, muitas vezes conseguida por meio da
aplicação de um pulso na entrada apropriada.
EXERCÍCIOS
• Qual é o estado normal de repouso das entradas de um latch
NOR?

• Qual é o estado ativo das entradas de um latch NOR?

• Quando um FF é setado, qual é o estado das saídas Q e Q?

• Qual é a única maneira de levar a saída Q de um latch NOR a


comutar de 1 para 0?

• Se o LATCH NOR fosse substituído por um LATCH NAND, por


que o circuito não funcionaria adequadamente?
EXERCÍCIOS
• Qual é o estado normal de repouso das entradas SET e RESET de um
latch NAND?

• Qual é o estado ativo de cada uma dessas entradas?

• Quais serão os estados de Q e Q após um FF do tipo LATCH NAND ter


sido resetado?

• Verdadeiro ou Falso? A entrada SET nunca pode ser usada para gerar
Q=0

• Quando um circuito de qualquer FF é energizado, é impossível


determinar os estados iniciais de Q e Q. O que poderia ser feito para
garantir que um LATCH NAND sempre comece no estado em que Q =
1?

Вам также может понравиться