Вы находитесь на странице: 1из 11

Universidad Tecnológica de Panamá

Facultad de Ingeniería Eléctrica


Laboratorio de Comunicaciones II
Laboratorio N°20: QPSK

Integrantes: Profesor: Guillermo Lambraño


 Del Cid, Anayansi 4-786-901
 Rodríguez, Néstor 1-735-2077
 Teira, Diego 4-780-2383
 Valdés, Delbis 4-781-1404
 Vásquez, Katherine 4-787-15
Teoría

En la modulación por desplazamiento de fase en cuadrantes (QPSK-Quadrature PSK), la información transportada


por la señal transmitida está contenida en la fase de una portadora senoidal.
En QPSK el término cuadratura, indica que los saltos en la fase entre los estados del diagrama de estado son de
90° es decir de 45°, 135°, -45° y -135°.
QPSK es un esquema de modulación más eficiente en el uso del ancho de banda del canal.
Procedimiento y Resultados

Parte A – Generando una señal QPSK

Conecte la configuración que se muestra en la Figura 1 a continuación.

Figura 1

Esta configuración se puede representar mediante el diagrama de bloques de la Figura 2 a continuación. El módulo
Generador de secuencias se utiliza para modelar datos digitales. El módulo Serial-to-Parallel Converter de 2 bits se
utiliza para dividir los bits de datos en una secuencia de bits pares y bits impares.
Figura 2

Inicie y ejecute el osciloscopio del NI ELVIS II.

Compare las señales. Debería ver dos señales digitales que son diferentes entre sí.

Figura 3:Señales obtenidas en el osciloscopio.

Pregunta 1: ¿Cuál es la relación entre la velocidad binaria de estas dos señales digitales y la velocidad binaria de la
salida del módulo Generador de secuencias? Consejo: Si no estás seguro, consulta la discusión preliminar.

R/: Como QPSK envía dos bits de datos a la vez, es tentador pensar que QPSK es el doble de rápido que BPSK, pero
esto no es así. La conversión de los datos digitales de una serie de bits individuales a una serie de pares de bits
necesariamente reduce a la mitad la velocidad de bits de los datos. Esto cancela la ventaja de velocidad de enviar
dos bits a la vez.

Modifique la configuración como se muestra en la Figura 4 a continuación. Recuerde: Las líneas de puntos
muestran clientes potenciales ya en su lugar

Figura 4

Excluyendo el modelado de datos digitales, esta configuración se puede representar mediante el diagrama de
bloques de la Figura 5. Observe que las dos salidas del separador de bits están conectadas a módulos
multiplicadores independientes. La otra entrada a los módulos multiplicadores es una onda sinusoidal de 100 kHz.
Sin embargo, las señales están fuera de fase entre sí por 90°, lo que es un requisito de QPSK.
Figura 5

Compare los bits uniformes de datos con la salida del módulo multiplicador (PSK). Consejo: Es posible que esto sea
más fácil de hacer si establece el control de escala del canal 1 del osciloscopio en la posición de 2V/div.

Figura 6: Señales obtenidas en el osciloscopio.

Pregunta 2: ¿Qué característica de la salida del multiplicador sugiere que es una señal BPSK?

R/: La característica que sugiere que es una señal BPSK es que podemos observar dos cambios de fase en la señal.

Mueva las conexiones como se muestra en la figura 7 a continuación.


Figura 7

Este cambio se puede mostrar en el diagrama de bloques en la Figura 8.

Figura 8

Compare los bits uniformes de datos con la salida del módulo multiplicador (PSK).

Figura 9:Señales obtenidas en el osciloscopio.

Examine el portador y observe detenidamente la forma en que cambia en la transición de la secuencia.


Figura 10: Señales obtenidas en el osciloscopio

Pregunta 3: ¿Qué tipo de señal está presente en la salida del multiplicador?

R/: La salida del multiplicador tenemos una señal PSK en cuadratura.

Modifique la configuración como se muestra en la figura 11 a continuación.

Figura 11

Esta configuración se puede representar mediante el diagrama de bloques de la figura 12 de la página siguiente. El
módulo Adder se utiliza para agregar las señales PSK y PSKQ. Esto convierte la configuración en un modulador
QPSK completo.

Figura 12

Inicie el panel frontal suave (SFP) de DATEx y compruebe que tiene control suave sobre la placa DATEx.

Desconecte el cable de que va a la entrada A del módulo Adder. Nota: Esto quita la señal BPSKI de la señal en la
salida del módulo Adder.

Localice el módulo Adder en el DATEX SFP y ajuste su control soft g para obtener una salida 4Vp-p

Vuelva a conectar el cable a la entrada A del módulo Adder

Desconecte el cable que va a la entrada B del módulo Adder. Nota: Esto quita la señal BPSKQ de la señal en la
salida del módulo Del Adder.

Ajuste el control G suave del módulo Adder para obtener una salida 4Vp-p.
Vuelva a conectar el cable a la entrada B del módulo Adder.

Figura 13:Señal obtenida en el osciloscopio.

Pregunta 4: Según la teoría, ¿qué tipo de transmisión de señal digital está presente ahora en la salida del módulo
Adder?

R/: A la salida del módulo adder tenemos una señal QPSK.

Parte B - Observaciones del ancho de banda QPSK en el dominio de frecuencia

Desconecte el cable que va a la entrada A del módulo Adder. Nota: Esto quita el BPSK, la señal de la señal en la
salida del módulo Del Adder, convirtiendo efectivamente la señal en BPSK simple.

Inicie y ejecute NI ELVIS II Dynamic Signal Analyzer VI.

Vuelva a conectar el cable a la entrada A del módulo Adder mientras observa la señal expuesta con cuidado. Nota:
Esto convierte el sistema de nuevo en un modulador QPSK y por lo tanto duplica la velocidad de datos.

Figura 14: Espectro de frecuencia QPSK.

Pregunta 5: ¿Qué efecto tuvo duplicar la velocidad de datos en el


ancho de banda de la señal?

R/: Al duplicar la velocidad de datos se obtiene que el espectro de frecuencia se reduce a la mitad.

Pregunta 6: ¿La adición de la señal BPSKI tuvo algún efecto en la salida del módulo Adder? Si es así, ¿qué?
R/: Si, ya que esto convierte el sistema de nuevo en un modulador QPSK y por lo tanto duplica la velocidad de
datos.

Parte C - Uso de la discriminación de fase para elegir una de las señales BPSK de la señal QPSK.

No es posible implementar un modulador QPSK y un demodulador completo con un solo módulo DATEx Emona.
Sin embargo, es posible demostrar cómo la discriminación de fase es utilizada por un demodulador QPSK para
recoger una u otra de las dos señales BPSK que componen la señal QPSK.

Localice el módulo Phase Shifter en el SFP de DATEX y establezca su control de cambio de fase suave en la posición
de 0°.

Localice el módulo Filtro de paso bajo sintonizable en el SFP DATEX y establezca su control de ganancia suave en
aproximadamente el medio de su recorrido.

Gire el control de ajuste de frecuencia suave del módulo de filtro de paso bajo sintonizable completamente en el
sentido de las agujas del reloj

Modifique la configuración como se muestra en la figura 15 a continuación.

Figura 15

Las adiciones a la configuración en la Figura 15 se pueden representar mediante el diagrama de bloques en la


Figura 16 a continuación.

Reinicie el osciloscopio haciendo clic en ejecutar una vez.


Figura 16
Compare los bits de datos uniformes en la salida X1 del módulo Serial-to-Parallel Converter con los datos de la
salida del LPF de banda base.

Variar el control de ajuste de fase suave del módulo Phase Shifter izquierda y derecha y observar el efecto en la
señal demodulada.

Figura 18:Control de ajuste de fase suave del Figura 17: Control de ajuste de fase suave
módulo Phase Shifter a la izquierda. del módulo Phase Shifter a la derecha.

Ajuste el control de cambio de fase suave del módulo Phase Shifter a la posición de 180° y repita el paso anterior.

Figura 19: Control de cambio de fase suave Figura 20:Control de cambio de fase suave
del módulo Phase Shifter en posición de del módulo Phase Shifter en posición de
180° y a la izquierda. 180° y a la derecha.

Pregunta 7: ¿Por qué la señal recuperada tiene


3 o 4 niveles de voltaje en lugar de 2 niveles
como cabría esperar para una señal digital?

R/: Debido a que falta el comparador que


aproxima los valores a 1 y 0.

Modifique la configuración como se


muestra en la figura 21 a continuación.
La adición del Comparador en el módulo Utilidades se puede representar mediante el diagrama de bloques de la
Figura 22 de la página siguiente.

Figura 22

Devuelva el control de cambio de fase suave del módulo Phase Shifter a la posición de 0°.

Ajuste el control de ajuste de fase suave del módulo Phase Shifter hasta que haya recuperado los bits de datos par
(ignorando cualquier cambio de fase).

Figura 23:Señal obtenida en el osciloscopio.

Pregunta 8: ¿Cuál es la relación de fase actual entre el portador local y las señales portadoras utilizadas para
generar las señales PSKI y PSKQ?
R/: Las señales de la portadora y las portadoras utilizadas se encuentran desfasadas entre sí.

Desconecte la entrada del canal 0 del osciloscopio de la salida X1 del módulo Serial-to-Parallel Converter y
conéctela a su salida X2 para ver los bits de datos impares.

Compare los bits de datos impares con los datos recuperados. Deberían ser diferentes.

Figura 24: Señales obtenidas en el osciloscopio.

Establezca el control de cambio de fase suave del módulo Phase Shifter en la posición de 180°.

Ajuste el control de ajuste de fase suave del módulo Phase Shifter hasta que haya recuperado los bits de datos
impares (ignorando cualquier cambio de fase).

Figura 25: Señales obtenidas en el osciloscopio.

Pregunta 9: ¿Cuál es la nueva relación de fase entre el portador local y las señales portadoras utilizadas para
generar las señales PSK y PSKQ?

R/: La portadora y las señales portadoras están desfasadas 90°.

Pregunta 10: ¿Por qué se considera que su demodulador es sólo la mitad de un receptor QPSK completo?

R/: Porque para ser un demodulador completo debe tener las señales I y Q no solo una de ellas.

Conclusiones
Como su nombre indica, la clave de cambio de fase de cuadratura (QPSK) es una variación de la clave de
desplazamiento de fase binaria (BPSK). Recuerde que BPSK es básicamente un esquema de modulación DSBSC con
información digital para el mensaje. Sin embargo, es importante destacar que la información digital se envía un
poco a la vez.

Como QPSK envía dos bits de datos a la vez, es tentador pensar que QPSK es el doble de rápido que BPSK, pero
esto no es así. La conversión de los datos digitales de una serie de bits individuales a una serie de pares de bits
necesariamente reduce a la mitad la velocidad de bits de los datos. Esto cancela la ventaja de velocidad de enviar
dos bits a la vez.

Entonces, ¿por qué molestarse con QPSK? Bueno, reducir a la mitad la velocidad binaria de datos tiene una
ventaja significativa. La cantidad del espectro de radiofrecuencia requerido para transmitir QPSK confiablemente
es la mitad de la requerida para las señales BPSK. Esto a su vez hace espacio para más usuarios en el canal.

Bibliografía

Emona DATEx manual de laboratorio. Volumen 1. Experimentos en telecomunicaciones modernas analógicas y


digitales

Вам также может понравиться