Академический Документы
Профессиональный Документы
Культура Документы
Lucas Compassi Severo, Paulo André S. da Silva, Iuri Castro Figueró, Leonardo Peres
Lima, Daniel Sechi, Antônio Mascia, Raphael Neves, Jumar Russi
Universidade Federal do Pampa - UNIPAMPA
Departamento de Engenharia Elétrica, Campus Alegrete – Alegrete – RS
{lucascs.eletrica, paulosehn.s, iuricastrof }@gmail.com, {leonardopereslima, daniel_sechi }@hotmail.com,
armascia@msn.com, raphaimdcn2@yahoo.com.br, jrussi@gmail.com
Resumo. Este trabalho foi desenvolvido pelos Desta forma é proposto neste trabalho o projeto
alunos da disciplina de Eletrônica Industrial do e prototipação de um retificador de meia onda
curso de Engenharia Elétrica da Universidade controlado a tiristores, este retificador deve dispor
Federal do Pampa durante o semestre letivo. ao usuário a escolha da tensão DC média de saída.
O objetivo deste trabalho é o desenvolvimento de A interface e processamento do ângulo de disparo
um retificador controlado de meia onda com são feitas através de um FPGA (Field Programable
tiristor, noqual o controle do disparo do tiristor é Gate Array).
feito através de um FPGA (Field Programable Embora haja outras formas de implementação
Gate Array) programado na linguagem de um circuito para regular a tensão de saída de um
Systemverilog. retificador controlado, optou-se pela forma
O projeto é composto por três blocos funcionais, descrita, pois a mesma integra conhecimentos das
os quais são responsáveis pelo sincronismo com a áreas de instrumentação, de sistemas digitais e de
rede elétrica, processamento do ângulo de disparo eletrônica de potência, possibilitando aos alunos
e disparo do tiristor. uma visão da interconexão de diversas áreas no
desenvolvimento de um produto.
Palavras-chave: Retificador controlado, FPGA, A organização deste artigo dá-se da seguinte
drive de disparo, sincronismo. forma: A seção 2 trata do projeto dos blocos
funcionais, a seção 3 analisa os resultados obtidos
1. INTRODUÇÃO na prototipação, e finalmente a seção 4 faz uma
conclusão.
Circuitos retificadores são circuitos de grande
importância em projetos de engenharia, pois o 2. PROJETO
sistema elétrico de potência está baseado
basicamente em geração, transmissão e Para a construção do circuito retificador
distribuição de energia elétrica em corrente proposto neste trabalho foram definidas três etapas
alternada (AC) e os circuitos eletrônicos em geral e de construção. Desta forma o projeto é composto
alguns circuitos de potência funcionam em pelos blocos de Sincronismo, Processamento e
corrente contínua (DC), desta forma é necessário a Acionamento. Na Figura 1 é mostrado um
conversão da energia através de circuitos esquemático do projeto, demonstrando a
retificadores [1]. característica estrutural do retificador controlado.
Uma característica importante em uma fonte de
alimentação é a possibilidade da variação da
tensão média entregue a uma carga, sendo que esta
característica em retificadores controlados é de
fácil obtenção, pois basta efetuar a alteração do
ângulo de disparo dos tiristores do retificador [2].
2.2 Estagio 2 - Processamento
O bloco de processamento tem a função de
receber o pulso de comando do bloco de
sincronismo e, com base nos dados de entrada do
usuário (tensão média na carga), gerar um sinal de
controle para o disparo do tiristor. Para isso foi
Figura 1. Circuito retificador controlado a utilizado um FPGA da família Cyclone II [3]
tiristores. disponibilizando uma Interface Homem-Máquina
(IHM) para a configuração dos parâmetros da
2.1 Estagio 1 – Sincronização resposta do sinal de saída. Assim, será apresentado
o funcionamento deste bloco em duas partes: parte
O bloco de sincronismo tem por objetivo operativa e o controle.
informar ao bloco de processamento quando que a A. Parte Operativa
tensão da rede elétrica AC está em seu ponto de
início (zero graus elétricos), informando assim o
tempo do ângulo zero da senoide. Desta forma este A arquitetura para o disparo do tiristor é
bloco usará um circuito comparador, fornecendo composta por um registrador de entrada, uma
um pulso de comando quando a tensão da rede for tabela com valores dos ângulos de disparo, três
maior que zero. contadores e controle. O objetivo desta arquitetura
A Figura 2 representa o circuito projetado com é receber o valor de entrada de cinco bits, que
seus respectivos valores de resistência. O trimpot corresponde a um valor médio de tensão na carga,
R3 é utilizado para regular a tensão de saída determinar o ângulo de disparo que satisfaz a
(Vout) em 3,3V caso haja alguma queda de tensão condição de tensão média e enviar um sinal para o
quando a carga for conectada ao circuito. disparo do tiristor no tempo adequado.
A velocidade de operação da arquitetura é 50
MHz, enquanto que o sinal de entrada tem
freqüência de 60Hz. A resolução escolhida para
este projeto foi de um grau que corresponde a 2300
ciclos de clocks do FPGA. Na Figura 4 é mostrado
o fluxograma do comportamento da arquitetura.