Вы находитесь на странице: 1из 32

SIMPLIFICAÇÃO DE

CIRCUITOS

PORTA XOR E XNOR

AULA 4
Características Básicas de CI´s
TTL = lógica transistor transistor

400: Quatro portas NAND de duas entradas


402: Quatro portas NOR de duas entradas
404: Seis inversores (porta NOT)
408: Quatro portas AND de duas entradas
410: Três portas NAND de três entradas
432: Quatro portas OR de duas entradas
420: Duas portas NAND de quatro entradas
427: Três portas NOR de três entradas
428: Quatro portas NOR de duas entradas
430: Uma porta NAND de oito entradas
411: Três portas AND de três entradas
7400: Quatro portas NAND de duas entradas
7402: Quatro portas NOR de duas entradas
7404: Seis inversores (porta NOT)
7408: Quatro portas AND de duas entradas
7410: Três portas NAND de três entradas
7432: Quatro portas OR de duas entradas
7420: Duas portas NAND de quatro entradas
7427: Três portas NOR de três entradas
7428: Quatro portas NOR de duas entradas
7430: Uma porta NAND de oito entradas
7411: Três portas AND de três entradas
7421: Duas portas AND de quatro entradas
7432: Quatro portas OR de duas entradas
CMOS = complementar metal-
óxido semicondutor (MOSFET)
Faixas de Operações - tensões
Soma dos Produtos
Tem que estar nesse formato para poder
realizar as simplificações

z  ABC  ABC  ABC


Simplificação Algébrica
Projetando Circuitos Lógicos
Observar quem dá 1 em x da tabela verdade, fazer a
expressão por soma de produtos e gerar o circuito
AND – Gerando Nível 1
Saída Nível 1: implementar

Passos para a simplificação

• Interpretar o problema e construir a tabela verdade


• Escrever o termo AND (produto) para cada saída em 1
• Escrever a expressão em soma de produtos
• Simplificar a expressão de saída
• Construir o circuito.
MAPA DE KARNAUGH (Mapa K)
Método gráfico de simplificação
MAPA DE KARNAUGH (Mapa K)
Agrupamento de pares

Agrupando 1 par de 1´s adjacentes, elimina-se a variável que


aparece na forma normal e negada.
Agrupamento de Quartetos

Agrupando 1 quarteto de 1´s adjacentes, eliminam-se duas


variáveis que aparece na forma normal e negada.
Agrupamento de Octetos

Agrupando 1 octeto de 1´s adjacentes, eliminam-se três


variáveis que aparece na forma normal e negada.
Processo de Simplificação

• Variável Normal e Negada, tal variável é


eliminada da expressão. As que não se
alteram, permanecem na expressão final.
Processo de Simplificação
• Passo 1: Construção do mapa K e colocação de
1´s correspondentes a tabela verdade.
• Passo 2: Agrupe os 1´s que não são adjacentes a
nenhum 1.
• Passo 3: Agrupe os pares de 1´s.
• Passo 4: Agrupe os octetos.
• Passo 5: Agrupe os quartetos (use o < no. agrup)
• Passo 6: Agrupe quaisquer pares para incluir os
1´s restantes.
• Passo 7: Forme as somas OR de todos termos
Mapa K com duas soluções
Preenchendo o Mapa K a partir
da expressão de saída
• Passar a expressão para a soma de produtos
• Para cada termo da soma de produtos, coloque
1 em cada local do mapa k, que seja a mesma
da combinação das variáveis de entrada.
Preenchendo o Mapa K a partir
da expressão de saída
y  C ( ABD  D)  ABC  D
• Passar a expressão pra soma de
produtos
• Coloque 1 para os termos de 4
entradas
• Para o termo C’D colocar 1 em
todos os lugares que aparecer.
• Para o termo AB’C colocar 1 em
todos lugares que aparecer esta
expressão
• Para o termo D’ colocar 1 em todos
lugares que aparecer
Condições de Irrelevância (don’t care)
Porta Exclusive OR - XOR
Porta Exclusive NOR - XNOR
EXERCÍCIOS
1) Simplifique a Expressão:

z  ABC  ABC  ABC


2) Simplifique o Circuito
• 4) Projete um circuito lógico usando entradas
x1,x0,y1,y0 cuja saída será nível ALTO apenas
quando as entradas forem iguais (x1,x0 e
y1,y0).
5) Simplifique o circuito
6) Projete um circuito que
permita a passagem de um sinal
para a saída apenas quando as
entradas de controle B e C forem
ambas em ALTO; caso contrário
a saída fica em BAIXO

Вам также может понравиться