Вы находитесь на странице: 1из 9

МИНИСТЕРСТВО ОБРАЗОВАНИЯ И НАУКИ РОССИЙСКОЙ ФЕДЕРАЦИИ

ФЕДЕРАЛЬНОЕ ГОСУДАРСТВЕННОЕ

АВТОНОМНОЕ ОБРАЗОВАТЕЛЬНОЕ УЧРЕЖДЕНИЕ

ВЫСШЕГО ОБРАЗОВАНИЯ САНКТ-ПЕТЕРБУРГСКИЙ


ПОЛИТЕХНИЧЕСКИЙ УНИВЕРСИТЕТ

Институт металлургии, машиностроения и транспорта

Лабораторная работа № 10:


«Исследование сумматоров»

Выполнил: ААА-ААА Иванов И.И.


(учебная группа) (подпись) (Ф.И.О)

Проверил: доцент Иванов И.А.


(должность) (подпись) (Ф.И.О)

Оценка:

Дата проверки:

Санкт-Петербург
2021
Содержание

Цель работы...................................................................................................3

Перечень оборудования, учебно-методических пособий.........................3

Порядок выполнения работы.......................................................................3

Краткие теоретические сведения.................................................................3

Выполнение расчетов...................................................................................3

Схема полусумматора...................................................................................3

Схема одноразрядного сумматора...............................................................5

Схема одноразрядного двоичного сумматора............................................7

Вывод..............................................................................................................9

2
Цель работы. Изучить принцип работы сумматора.
Перечень оборудования, учебно-методических пособий. ПК,
программа EWB, AOС.
Порядок выполнения работы.
1. Собрать схему полусумматора, подключив к схеме ключи, питание,
индикаторы, микросхему 4008.
2. Собрать схему одноразрядного сумматора, подключив к схеме
ключи, питание, индикаторы, микросхему 4008.
3. Собрать схему одноразрядного двоичного сумматора, подключив к
схеме ключи, питание, индикаторы, микросхему 4008.
4. Проверить сложение чисел 3 и 5.
Краткие теоретические сведения.
Сумматор – это логическая электронная схема, выполняющая
сложение двоичных чисел. Сумматор является главной частью процессора.
Выполнение расчетов.
Схема полусумматора.
Собрана схема полусумматора, подключены к схеме ключи, питание,
индикаторы, микросхема 4008. В данном задании подключены лампочки для
проверки правильности подключенной микросхемы. На рисунках 1, 2, 3
показаны проверки работы схемы в трёх разных положениях ключей:

3
Рисунок 1. Схема полусумматора для слагаемых А=1, B=1.

Рисунок 2. Схема полусумматора для слагаемых А=0, B=1.

4
Рисунок 3. Схема полусумматора для слагаемых А=1, B=0.
Исходя из полученных опытов можно составить таблицу истинности
для полусумматора, показанную в таблице 1:
Таблица 1. Таблица истинности полусумматора
A 0 0 1 1
B 0 1 0 1
S 0 1 1 0
P 0 0 0 1

Схема одноразрядного сумматора.


Собрана схема одноразрядного сумматора, подключены к схеме ключи,
питание, индикаторы, микросхема 4008. В данном задании подключены
лампочки для проверки правильности подключенной микросхемы. На
рисунках 4, 5, 6 показаны проверки работы схемы в трёх разных положениях
ключей:

5
Рисунок 4. Схема одноразрядного сумматора для слагаемых А=1, B=1,
P=1.

Рисунок 5. Схема одноразрядного сумматора для слагаемых А=0, B=1,


P=1.

6
Рисунок 6. Схема одноразрядного сумматора для слагаемых А=1, B=0,
P=0.
Исходя из полученных опытов можно составить таблицу истинности
для одноразрядного сумматора, показанную в таблице 2:
Таблица 2. Таблица истинности одноразрядного сумматора
Входы Выходы
A B Pi S Pi+1
0 0 0 0 0
0 0 1 1 0
0 1 0 1 0
0 1 1 0 1
1 0 0 1 0
1 0 1 0 1
1 1 0 0 1
1 1 1 1 1

Схема одноразрядного двоичного сумматора.


Собрана схема одноразрядного двоичного сумматора, подключены к
схеме ключи, питание, индикаторы, микросхема 4008. В данном задании
подключены лампочки для проверки правильности подключенной
микросхемы. На рисунках 7, 8, 9 показаны проверки работы схемы в трёх
разных положениях ключей:

7
Рисунок 7. Схема одноразрядного двоичного сумматора для слагаемых
А=1, B=1, P=1.

Рисунок 8. Схема одноразрядного двоичного сумматора для слагаемых


А=0, B=1, P=1.

8
Рисунок 9. Схема одноразрядного двоичного сумматора для слагаемых
А=1, B=0, P=0.
Исходя из полученных опытов можно составить таблицу истинности
для одноразрядного двоичного сумматора, показанную в таблице 3:
Таблица 3. Таблица истинности одноразрядного двоичного сумматора
A B Pi Res Tran
0 0 0 0 0
0 0 1 0 0
0 0 1 1 0
0 1 0 1 0
0 1 1 0 1
1 0 0 1 0
1 0 1 0 1
1 1 0 0 1
1 1 1 1 1

Вывод.
Таким образом, при складывании числе А=3, B=5. Получается
следующее решение: 011+101=1000