Вы находитесь на странице: 1из 5

1

EXAMEN INTERCICLO DE CIRCUITOS ELECTRICOS INDUSTRIALES


Juan Pablo Astudillo Len, jastudillol@est.ups.edu.ec

ResumenEn el presente documento se revolver dos ejercicios sobre Convertidores DC-DC (Elevador) y un Inversor Monofsico Completo el cual usa PWM Uniforme.

I-A4.

El voltaje de rizo Vo del capacitor del ltro.: Vo = Io k f C (13)

I.

E JERCICIO 1 Vo =

Un regulador elevador tiene un voltaje de entrada de Vs = 6V . El voltaje promedio de la salida Vo = 15V , y la corriente promedio de la carga es Io = 0,5A. La frecuencia de conmutacin es 20 KHz. Si L=250uH y C=440uF. I-A. Clculos I-A5.

0,5 0,6 20 103 440 106

(14)

Vo = 0,034V Los valores crticos de L y C.: R= Vo Ia 15 0,5

(15)

Las formulas son tomadas del Libro de Electrnica de Potencia Rashid.[1] I-A1. El ciclo de trabajo k: Vo = 15V Vs = 6V 1 Vo = Vs 1k 15 = 6 1 1k (1) (2) (3)

(16)

R=

(17)

R = 30

(18)

k = 0,6 I-A2. La corriente de pico a pico I del inductor.: I = I = Vs k f L 6 0,6 250 106

Lc =

k(1 k)R 2f

(19)

(4) (5)

Lc =

0,6 (1 0,6) 30 2 20 103 Lc = 180uH

(20)

20

103

(21)

I = 0,72 I-A3. La corriente pico I en el inductor.: Ia Is = 1k 0,5 Is = 1 0,6 Is = 1,25A IpicoL = Is + IpicoL = 1,25 + IpicoL I 2

(6) Cc = (7) (8) (9) (10) (11) (12) I-B. Simulaciones. Cc = 0,6 2 20 103 30 (23) k 2f R (22)

Cc = 500nF

(24)

0,72 2 = 1,61A

I-B1. Para vericar los resultados usar un simulador y presentar las grafcas correspondientes al Vc del condensador, corriente de carga y corriente del inductor.: Se utilizo Proteus para la simulacion como se puede ver en la gura 1.

Figura 1. Esquema del Circuito armado en Proteus (Fuente de Voltaje, Componentes Electrnicos y Puntales para las gracas de Voltaje y Corriente)

En las siguientes guras se visualizan la seal de compuerta, el voltaje del condensador, corriente de la carga y corriente del inductor.

Figura 4.

Corriente de Carga

Figura 2.

Seal de Compuerta K=0.6

Figura 5.

Corriente del Inductor

En la siguiente tabla podemos ver los resultados de las simulaciones y los valores calculados
Vc 15V 12.8V 14.66 % Io 0.5A 0.427A 14.6 % IL 1.61A 1.61A 0% I 0.72A 0.6A 16.66 % AVC 0.034V 0.03V 11.76 %

Calculados Simulados Error

Cuadro I TABLA C OMPARATIVA DE LOS VALORES S IMULADOS Y C ALCULADOS

Figura 3.

Voltaje del Condensador

Como podemos observar en la tabla I los valores simulados y calculados tienen un margen de error de aproximadamente un 14 % pero este se debe al simulador, ya que cada uno de los componentes afecta de cierta manera al comportamiento real que debera tener el elevador, ya que para obtener los 15V de salida y I de 0.5A el ciclo de trabajo tendra que ser 0.7 en la simulacion como se puede ver en las siguientes guras.

Z=

R2 + (nL)2

(27)

Y = sen(n) m +

3 4
2p

sen(n) + m +

3 4

(28)

Bn =

4Vs sen n m=1

n 4

(Y )

(29)

Donde es el ancho de pulso y es igual a: p=


Figura 6. Voltaje del Condensador k=0.7

fc 2fo fc 2 60

(30)

7=

(31)

fc = 840Hz 1 Tc 1 840

(32)

(33)

(34)

= 1,19ms

(35)

m = 2

(36)

m = 2.38ms
Figura 7. Corriente de Carga k=0.7

(37)

Entonces la corriente instantnea de la carga quedara expresada de la siguiente manera: 4Vs sen (0.000298) (Y ) n m=1
2p

II.

E JERCICIO 2 Bn =

Un puente inversor monofsico completo usa PWM uniforme, con siete pulsos por medio ciclo, en el control de voltaje, tiene una carga de R=2, L=10mH. El voltaje del Buss DC es de 300V. II-A. Exprese la corriente instantneas de la carga en una serie de Fourier, para M=0.8, fo =60Hz.

(38)

Y = sen(n) (0,0023 + 0,000893) sen(n) (3,14487) (39)

Z=

22 + (2 60 10 103 )2

(40)

vo (t) =
n=1,3,5....

Bn sen(nt) sen(nt) Z

(25) Z = 2,035 (26) io (t) =


n=1,3,5....

(41)

io (t) =
n=1,3,5....

Bn

Bn

Donde

sen(nt) Z

(42)

II-B.

Presentar los resultados de la simulacion del sistema.

El esquema del inversor se presenta en la gura 8.

Figura 8.

Inversor Monofsico de Onda Completa

Figura 11.

Salida del Inversor Monofsico

Las seales de compuerta se visualizan en las gracas 9y 10 .

II-C. Haga una grca del componente fundamental y el THD en funcin del ndice de modulacin (M), usar un simulador para la evaluacin.

Figura 9.

Senales de Compuerta Q1-Q4 Figura 12. Salida del Inversor en el dominio de la frecuencia con M=0.5

Figura 10.

Senales de Compuerta Q2-Q3 Figura 13. Salida del Inversor en el dominio de la frecuencia con M=0.6

La seal de salida del inversor es:

Vf oV p Vf oV rms Vf 1V p Vf 1V rms THD

M=0.5 0.37V 0.261V 0.45V 0.318V ...

M=0.6 0.96V 0.678V 0.8V 0.565V 0.552

M=0.7 1.86V 1.315V 1.3V 0.919V 0.715

M=0.8 2.82V 2V 1.48V 1.04V 0.854

M=0.9 3.38V 2.39V 1.4V 0.989V 2.19

Cuadro II VALORES RMS DE LAS FRECUENCIAS FUNDAMENTALES Y DEL PRIMER ARMNICO .

Finalmente visualizamos la grca del ndice de Modulacin vs THD.

Figura 14.

Salida del Inversor en el dominio de la frecuencia con M=0.7

Figura 17.

ndice de Modulacin vs THD

III.

C ONCLUSIONES

Figura 15.

Salida del Inversor en el dominio de la frecuencia con M=0.8

Figura 16.

Salida del Inversor en el dominio de la frecuencia con M=0.9

Los valores calculados y simulados del circuito elevador varan en una margen alrededor del 14 %, ya que como se observo el valor de ciclo de trabajo que satisfaca los objetivos del problema fue un k=0.7, este se debe a que los parmetros caractersticos de cada elemento inuyen en el comportamiento del circuito, por ejemplo para obtener una simulacion aproximado a los valores de los clculos ocupe diodos de switcheo, resistencias de potencia, inductores de un ncleo especico y un FET IRF740. Para el segundo ejercicio la corriente instantnea quedo expresada en sumatorias e impedancia debido a la carga RL, el problema que obtuve fue al simular el circuito ya que las herramientas como el oscilocopio y todas las herrramientas GRAPH de Proteus no miden voltajes ni corrientes de forma diferencial, ya que todos los valores son medidos respecto a la tierra del circuito, por lo que adicionalmente he armado un restador con operacionales para poder obtener el valor de voltaje en la carga, igualmente como en el caso del ejercicio 1 la simulacion no presento la respuesta adecuada por las razones expuestas anteriormente por lo que he simulado con un voltaje DC de 3V para mantener una multiplicidad de valores. Finalmente se observo en la grca THD vs M que al variar el ndice de modulacin provoca que el factor de distorsin se incremente, para obtener los valores RMS de frecuencia fundamental y de la primera armnica ocupe los Vp de respuesta en frecuencia y los divid para 2 y se aplico la formula del THD. R EFERENCIAS
[1] Muhammad Rashid. Electronica de Potencia. Tercero(3):166/300, 2004.

En la siguiente tabla podemos ver los resultados de las simulaciones en valores pico y RMS.

Вам также может понравиться