Вы находитесь на странице: 1из 10

UNIVERSIDADE FEDERAL DE SANTA MARIA CENTRO DE TECNOLOGIA CURSO DE ENGENHARIA ELTRICA ELC1037 ELETRNICA DE POTNCIA AVANADA

PROJETO CONVERSOR HALF-BRIGDE RESSONANTE PARALELO ZVS

LUCCAS MATIUZZI KUNZLER

SANTA MARIA, 2 DE DEZEMBRO DE 2009

INTRODUO Este trabalho demonstra as etapas de projeto de um conversor half-brige ressonante paralelo com ZVS nas chaves. usada a anlise de aproximao senoidal no desenvolvimento das equaes, que dimensionam o conversor para o ponto de mxima transferncia de energia.

PARMETROS E TOPOLOGIA

Os parmetros de projeto so os segunites:

fs =100kHz Po =200W Vg=200V Vo=110VRMS Qe =10


Onde: fs = Freqncia de chaveamento Po = Potncia de sada Vg = Tenso de pico de entrada Vo = Tenso RMS de sada Qe = Fator de Qualidade A topologia utilizada no projeto ser a de um conversor half-bridge ressonante paralelo, como mostra a figura abaixo.

DESENVOLVIMENTO

O objetivo deste captulo do trabalho encontrar os valores do indutor srie (L) e do capacitor em paralelo (C) e observar o comportamento do circuito. Considera-se a aproximao senoidal e equaes encontradas em [1]. O primeiro parmetro que deve ser calculado o ganha esttico M, que pode ser encontrado pelas eq. 1 e eq. 2.

M=
2 2

1 (1- F ) + F Q e
2

(1)

M=

Vo PEAK Vg 4

(2)

Atravs da eq. 2 encontra-se o ganho esttico M.

M = 0.610896403

(3)

Igualando eq. 3 eq. 1 e isolando a varivel F (relao entre a freqncia de chaveamento (fs) e a freqncia de ressoncia(fo)), obtm-se a eq. 4

( -2Q +1) F +1 = F +
4 2 e 2

1 M2

(4)

Aplicando-se os valores de M e Qe na eq. 4, encontram-se as razes da equao.

F=

1.6213849234485439882 -1.6213849234485439882 .79930536716966992273j -.79930536716966992273j


fs fo
(6)

(5)

F=

Analisando o conjunto de solues e a eq. 6, observa-se que por F se tratar de uma relao entre duas freqncias os valores com coeficiente imaginrio e/ou negativos devem ser descartados. S valores reais e positivos podero ser usados. A nica raiz que satisfaz esta condio F1x1.

F = 1.6213849234485439882

(7) 4

De posse de F, encontra-se a freqncia de ressonncia e sua respectiva velocidade angular.

f o = 61.675669086kHz o = 387.51965781rad/s
(8)

Para se reduzir o nmero de variveis daqui pra frente, substitui-se o indutor pela relao mostrada na eq. 9.

1 6.65910-12 L= 2 = o C C

(9)

Para a transferncia de mxima potncia deste conversor a reatncia em paralelo do indutor e capacitor deve ser igual em mdulo a resistncia da carga, condio expressa pela eq. 10.

R nom =

js L 2 1-s LC

(10)

Esta resistncia pode ser encontrada atravs da potncia e tenso de sada.

R nom =

Vo2 =60.5 Po

(11)

Relacionando eq. 10 com eq. 11 obtm-se a eq. 12.

6.659 10-12 js C 60.5 = 6.659 10-12 1 s2 C C


E sua soluo mostrada abaixo:

(12)

C = 42.456638981 F L = 156.84367708 H R = 60,5

(13)

SIMULAO

Com todos parmetros definidos partiu-se para a etapa de simulao do circuito proposto. A figura abaixo mostra as tenses de entrada (sobre a etapa ressonante) e sada.

Figura 1 Tenso sobre o circuito ressonante (em azul) e tenso sobre a carga (em verde)

Figura 2 Tenso de Sada e seu valor RMS Observa-se que o nvel de tenso de sada atinge 78.2103Vrms, estando fora do projetado (110V). Isso deve-se aproximao senoidal no ser muito fiel quando a freqncia de chaveamento muito maior que a de ressonncia, caso que ocorre para F > 1. 6

Mesmo a tenso estando fora do projetado observa-se atravs da figura 2 que ocorre a etapa ZVS nas chaves Sw1 e Sw2. Para melhor visualizar a transio ZVS foi aplicado um fator multiplicativo na corrente de 10 vezes.

Figura 3 Tenses e Corrente nas chaves Sw1 e Sw2, respectivamente

No intuito de adequar o projeto aos parmetros de tenso de sada foi feito um ajuste na freqncia de chaveamento na forma de tentativa e erro. A nova freqncia de chaveamento foi definida experimentalmente como 84.670kHz. A figura 4 mostra a nova tenso de sada e seu respectivo valor RMS, 110.013V.

Figura 4 Tenso de sada aps regulagem de freqncia e seu valor RMS

Novamente so analisadas as tenses e correntes sob as chaves e percebe-se que no houve alterao da ocorrncia da comutao ZVS. Na figura 5, de maneira similar figura 3, foi aplicado fator multiplicativo na corrente para melhor visualizao.

Figura 5 - Tenses e Corrente nas chaves Sw1 e Sw2, respectivamente

Quando se altera a freqncia de projeto ocorre uma fuga do ponto timo de operao, ou seja, para este conversor o ponto timo significa mxima transferncia de potncia e ocorre unicamente sob este ponto. Na utilizao de qualquer outro ponto de operao o rendimento sempre menor, pois a potncia no entregue em sua totalidade a carga. O grfico abaixo mostra a relao entre o ganho esttico M e a relao F entre freqncia de chaveamento e ressonncia. O que se pode observar que o ponto de operao deste conversor (unio das linhas pontilhadas) encontra-se muito distante do ponto mximo de ganho, quando F igual a um e M = Qe.

Figura 6 Ganho esttico M versus F 8

CONCLUSES

O projeto deste conversor ressonante paralelo apresentou alguns problemas devido aproximao senoidal utilizada e ao ponto de operao longe do recomendado e usual. Isso demonstra que para os parmetros estabelecidos de tenso e potncia esta no a melhor topologia disponvel, pois esta tem melhores rendimentos quando usada como elevador de tenso. Apesar das adversidades encontradas este conversor realizou a funo de interesse deste trabalho, a comutao em zero de tenso. A anlise deste circuito, face os problemas encontrados, foi de grande serventia para o desenvolvimento do senso crtico sobre conversores ressonantes.

BIBLIOGRAFIA

[1] Slides do livro Fundamentals of Power Electronics, ERICKSON, R. W. @ http://ecee.colorado.edu/~pwrelect/book/slides/Ch19slide.pdf

10