Вы находитесь на странице: 1из 4

U

UNIVERSIDAD NACIONAL EXPERIMENTAL POLITCNICA ANTONIO JOSE DE SUCRE VICE-RECTORADO DE PUERTO ORDAZ DEPARTAMENTO DE ELECTRNICA ELECTRNICA II

Prof. Mabel Pardo LABORATORIO #2 Circuitos de Aplicacin para Transistores FET OBJETIVOS: 1. Disear e implementar un Amplificador discreto con transistores FET. 2. Implementar una compuerta digital con dispositivos FET integrados. 3. Realizar el montaje experimental de un circuito de aplicacin que integra dispositivos semiconductores bsicos y verificar funcionamiento a travs de la medicin de sus caractersticas elctricas fundamentales. ACTIVIDADES DE PRE-LABORATORIO: 1. Disee un amplificador de voltaje discreto con transistores FET, de tal manera de cumplir con las siguientes especificaciones: a. Tipo de transistor (segn tabla anexa) b. Circuito de polarizacin (segn tabla anexa). c. AVmed 10 d. VDD=20V, RL>Zout Realice los clculos necesarios y defina caractersticas elctricas mximas de los componentes a utilizar. Verifique correcto funcionamiento del amplificador (en DC y AC) por medio de la simulacin. 2. Analice la hoja de fabricante para el Circuito Integrado CD4007, diagrama de terminales, conexiones internas, valores de alimentacin, caractersticas elctricas mximas, ejemplos de aplicacin, etc. a. A partir de este componente disee la estructura para una compuerta del tipo que se seala en la tabla anexa por grupos. Establezca la conexin de las terminales adecuada para la funcin solicitada. b. Explique tericamente funcionamiento del circuito, segn estado de los transistores para cada valor de las entradas. c. Verifique la conexin y correcto funcionamiento a travs de la simulacin. 3. Para el circuito de la figura, se pide analizar tericamente y calcular los valores de las resistencias que permitirn que el led encienda cuando los valores de entrada A=B=5 V, y apagado para el resto de las combinaciones. Verificar correcto funcionamiento por medio de la simulacin. Seleccione adecuadamente los dispositivos para la implementacin prctica segn diseo.

R U 2 C V 1 2 V d c B R c R 1 R 2 R D D 1 2 R 3 Q 1 Q 2 N 2 2 2 4 1 D 3 D 4 2 2 U 4 N 2 5 1 4 X 1 5 2 A 5 V d c N O N C M O V 3

0
5 V V 1 d

0
A B

I R F 6 1 0

4. Traer al Laboratorio el formato anexo, donde se dejara constancia de los resultados experimentales. ACTIVIDADES DE LABORATORIO: 1. Para el Amplificador: Con el montaje experimental (ya hecho) del amplificador diseado por Usted y su grupo, comience a realizar las actividades que a continuacin se sealan: Compruebe zona de trabajo del transistor y punto de polarizacin (solo DC). Anote los resultados. Conecte seal a la entrada del amplificador. Cual cree que debe ser el valor adecuado en cuanto a amplitud de la seal de entrada, para observar la respuesta sin distorsin? Varia la amplitud de la seal de entrada y mida la amplitud de la seal de salida, cuanto es la ganancia? Realice varias medidas. 2. Para la compuerta: Verifique la conexin de las terminales del CI CD4007, en cuanto a alimentacin y a la configuracin como compuerta segn diagrama del diseo. Habilitar las entradas lgicas y realice la comprobacin de la lgica del sistema. Anote los resultados en trminos de tensin y su equivalente valor lgico. 3. Para el circuito de aplicacin: Verifique adecuada conexin de los dispositivos. Habilitar las entradas lgicas y realice la comprobacin de correcto funcionamiento, anote sus resultados.

HOJA DE RESULTADOS EXPERIMENTALES Seccin: Grupo: Integrantes:

1. Para el Amplificador: ANALISIS DC: Para el FET: VDSQ IDQ ANALISIS AC: Vin pico Vout pico AV t Vin, Vout

Grfica. 2. Para la compuerta ________________: A1 0 0 0 0 1 1 1 1 A2 0 0 1 1 0 0 1 1 A3 0 1 0 1 0 1 0 1 S


Valor Lgico Valor tensin Valor Lgico Valor tensin Valor Lgico Valor tensin Valor Lgico Valor tensin

3. Para el circuito de aplicacin: A B Salida BJT 0 0 0 1 1 0 1 1

Salida FET

Led

Tabla de especificaciones de diseo a utilizar por grupo de laboratorio.


G1/G2/G3/G4 Grupo 1 2 3 4 5 6 7 8 Montaje #1 Transistor: JFET canal N. Configuracin compuerta comn. Transistor: MOSFET incremental canal N. Configuracin compuerta comn. Transistor: JFET canal N. Configuracin fuente comn. Transistor: MOSFET incremental canal N. Configuracin fuente comn. Transistor: JFET canal N Configuracin compuerta comn. Transistor: MOSFET incremental canal N. Configuracin compuerta comn. Transistor: JFET canal N. Configuracin fuente comn. Transistor: MOSFET incremental canal N Configuracin fuente Comn. Montaje #2 OR de dos entradas. VDD=5V NOR de tres entradas. VDD=10V AND dos entradas. VDD=5V NAND de tres entradas. VDD=10V NOR dos entradas. VDD=10V AND dos entradas. VDD=10V NAND tres entradas. VDD=5V OR de dos entradas. VDD= 10V

Вам также может понравиться