Академический Документы
Профессиональный Документы
Культура Документы
1. 2. LA FUENTE DE ALIMENTACIN Y EL IC803 (STR58041A) EL MICROCOMPUTADOR DE CONTROL DEL SISTEMA (IC001: MN1874085) 3. EL SINTONIZADOR A VARACTOR (TNR001: ENV56D37G3) 4. EL FILTRO SAW (X101) 5. EL PROCESADOR DE Y/C/J (IC101: AN5165K) 6. LA DEFLECCIN DE SALIDA VERTICAL (IC451: LA7837-TV) 7. LA DEFLECCIN HORIZONTAL 8. RESUMEN DEL FLUJO DE LA FI & VIDEO 9. RESUMEN DEL FLUJO DE LA SEAL DEL AUDIO 10. RESUMEN DEL FLUJO DE LA LUMINANCIA 11. RESUMEN DEL FLUJO DE LA CROMINANCIA 12. RESUMEN DEL FLUJO DE LAS EXCITACIONES H/V.
??
1.
= 168VDC = 168VDC
??
El regulador, IC552, recibe a su entrada los +13V para sacar +5V regulados para ir a alimentar al IC101 en los pines 18 y 42. La idea de regular los +5V de sta manera es la de disipar el exceso de voltaje en el propio regulador y la de mejorar el corte o bloqueo de la imagen cuando el televisor es apagado. IC552 tambin alimenta con +5V al terminal BPL del sintonizador TNR001. La alimentacin de +200V para la salida de video del TRC es desarrollada a partir de la rectificacin a diodo del D554 y el filtraje del capacitor C555 del pulso del retorno horizontal del T551.
1. El voltaje que da la partida (315V) procedente del doblador de voltaje (vea la Figura 1-3) es aplicado al Pin 3 del IC803 (colector del Q1) y la base del Q1 a travs del resistor R822. 2. Q1 se enciende y la corriente de colector empieza a circular a travs del bobinado P del T801. 3. Al mismo tiempo, el bobinado P aplica energa a la carga y almacena la energa. Este voltaje es inducido en los bobinados D y d del T801. Ambos bobinados D y d estn arrollados en polaridad opuesta a la del bobinado P. 4. La corriente inducida por el voltaje en el bobinado d circula a travs del diodo D824, el resistor R829 y R2 (dentro del IC803) causando que el voltaje de base del Q2 suba. 5. Cuando el voltaje de base del Q2 es mayor que el voltaje del D1, Q2 se enciende reduciendo el voltaje en la base del Q3. Estas acciones reducen el voltaje en la base del Q1, apagndolo. 6. Cuando Q1 se apaga, la energa almacenada en el bobinado P se descarga en la carga a travs del C809 y el diodo flotante D823. El voltaje negativo es inducido en el bobinado D el cul invierte la polarizacin del emisor del Q1, mantenindolo apagado. Una vez que la energa almacenada en el bobinado D se ha descargado, Q1 se enciende nuevamente mediante R822.
??
??
1-3-2.
1. Cuando Q1 se apaga, la corriente circula a travs del bobinado D, R826, y D822 para cargar al C815 (vea la Fig. 1-4). D826 entonces conduce hacia el bobinado D para completar el lazo corriente. 2. Cuando el voltaje de partida enciende al Q1, la corriente circula desde el bobinado D a travs del R828, C814, la juntura base emisor del Q1, y regresa hacia el bobinado D. A la vez, el voltaje procedente del divisor de voltaje R827 y R823 enciende al Q802. 3. La corriente de la excitacin del Q1 circula a travs del C815, Q802, y la juntura de base emisor del Q1, R824 y retorna hacia el C815. 4. El valor del R824 decide la corriente constante del circuito ya que la carga en el C815 proviene del bobinado D.
??
1. La AC se induce en el primario del T001. El voltaje secundario es reducido en voltaje a una tensin menor, y entonces se convierte en 12VDC mediante D005 y C022. 2. Los 12V pasan hacia el regulador de 5V Q002 y Q003. La salida de +5V del Q002 pasa hacia el Pin 61 del microcomputador IC001 (MPU). Estos 5V inician el funcionamiento inicial del MPU. 3. Si el receptor de control de remoto (IC003) enva el comando de Encendido hacia el Pin 1 del MPU, el Pin 31 del IC001 se tornar ALTO lgico y encender al transistor Q001, el cul a su vez accionar al rel RL801. Los +130VDC provenientes de la fuente de alimentacin circulan a travs de los contactos del rel para hacer funcionar el circuito de la salida horizontal. 1-4-2. LA DOBLE FUNCIN DEL PIN 6 DEL MPU (ACTION/HSS).
El Pin 6 del MPU es el terminal de ACTION/HSS. La funcin del botn ACTION (S006) se activa cuando el voltaje en el Pin 6 es de 0.44V o menor. La funcin protectora de sobrecorriente se activa cuando el voltaje en el Pin 6 es de 3.9V o superior. Con el televisor encendido, +13V se dividen mediante el R820 y R821. Mientras tanto el voltaje del Pin 6 sea de entre 0.8V 3.6V, dependiendo del funcionamiento de la fuente de alimentacin, el televisor funcionar normalmente. 1-4-2-1. Funcionamiento de la Proteccin de Sobrecorriente. 1. Si la salida horizontal maneja una corriente excesiva, la cada de voltaje de cruce por el R808 y R809 aumentar. Q804 se encender, lo que cul activar al optoaislador IC801 (vea la Fig. 1-5). 2. El voltaje de salida del emisor del IC801 causa que el voltaje del Pin 6 del MPU sea mayor que 3.9V. El circuito interno del MPU causa que el Pin 31 adquiera un BAJO lgico, apagando al Q001. RL801 se abre apagando el televisor. 3. El televisor permanecer apagado hasta que se desconecte momentneamente la alimentacin de AC. 4. Si se presiona al botn POWER despus de haber restaurado la alimentacin de AC y el televisor enciende pero luego se apaga despus de unos pocos segundos, entonces el tcnico estar cierto de tener un problema en la etapa de salida horizontal o en el circuito de la fuente de alimentacin. Estos circuitos necesitarn ser revisados frente a ste sntoma. Este mtodo de proteccin es muy similar al sistema de proteccin de Rayos X efectuado sobre el oscilador H en el IC101. ADVERTENCIA: A causa que el Pin 6 del MPU tiene funciones dobles, no presione el botn ACTION del televisor. Si presiona ste botn cuando est ocurriendo el sntoma descrito en el Paso 4, usted inhibir la Proteccin de Sobrecorriente por software implementada en el IC001. Si luego de esto, usted llaga a energizar nuevamente el televisor enchufndolo a la red, el chasis entero puede llegar a resultar seriamente daado.
??
La proteccin de sobrecorriente aqu descrita es efectuada efectivamente mediante un software especial incluido en el MPU, y ste queda cancelado cuando se presiona el botn ACTION con el televisor con problemas de sobrecorrientes.
??
1-4-3.
EL LIMITADOR DE LA SOBRECORRIENTE.
1. R826 detecta la corriente del colector del Q1. 2. Si la cada de tensin de cruce por el R826 es casi igual a la tensin de encendido del Q801, Q801 se enciende. 3. La tensin del Pin 5 baja, encendiendo al Q3, lo cul reduce la tensin entre la base y el colector del Q1 para apagar la corriente Ic (Ic : Corriente Anormal). 1-4-3-1. El Circuito del Sobrevoltaje (OVP). D825 es el diodo protector de sobrevoltajes (diodo de avalancha) para la lnea de 130V. Este tiene un voltaje colapsado de 180V 240V. D825 conduce cuando la salida del oscilador horizontal es cero. Si el voltaje de salida del +B de 130V sube ms all del nivel del voltaje colapsado, el D825 se cortocircuitar a tierra y resultar destrudo. ADVERTENCIA: Si se cambia el IC803 para corregir una falla en la alimentacin, revise tambin o cambie el R829, D823, D824 y el D825 antes de re-aplicar la energa al chasis. Durante el acontecimiento de un fallo de mayor envergadura, stos componentes pueden fallar, causando que el IC aparente estar trabajando bien pero con mucha temperatura (sobrecalentado). Esto puede conducir rpidamente a otra falla en el mismo IC recientemente reemplazado. Si D825 falla, entonces se aconseja que revise adems la salida del Q551 (Salida Horizontal).
? ? ? ? ?? ? ?? ???? ??? ? ??? ???? ??????? ??????? ????? ???? ? ???????? ???????????????? ?? ???? ????? ?????????? ?
??
Estos modelos de televisores tienen varios circuitos de proteccin que estn diseados para proteger al televisor de un dao mayor. Si uno de los circuitos de proteccin se activa por algn fallo dentro del televisor, el problema a encarar por parte del tcnico es el de encontrar primero qu o cul circuito protector se est interrumpiendo (activando) y luego buscar el porqu se est activando. Todos los circuitos de alimentacin trabajan con un voltaje de entrada de AC de 82 a 86 voltios. Mediante el uso de un variac, el tcnico puede probar los varios circuitos con un riesgo reducido de daar el televisor. Tome en cuenta, no obstante lo anterior, que igualmente el televisor puede llegar a resultar daado an a niveles reducidos de voltaje de entrada, solo que el riesgo de ocurrir esto se aminora al usar el variac. 1-5-2. FUENTE DE ALIMENTACIN MUERTA.
El rel principal de la alimentacin, RL801, es controlado mediante el transistor Q001 en el Tablero A. Si ste rel no trabaja, el televisor no funcionar. La base del Q001 debe tener un ALTO lgico desde el Pin 31 del MPU para encender al transistor mencionado. La AC es inducida en el primario del T001. El voltaje del secundario es reducido en tensin a un voltaje menor, luego es convertido a +12 voltios DC mediante el D005. En ste punto, chequee la presencia del voltaje de STBY en el ctodo del D005. Este voltaje alimenta a los reguladores de +5V, Q002 y Q003. Chquee si la salida del Q002 (5 voltios) est en el Pin 61 del MPU IC001. Estos 5V dan la partida al funcionamiento inicial del MPU IC001. Chequee el botn ACTION, cuya funcin se activa cuando el voltaje del Pin 6 es de 0.44 voltios o menor. La funcin de proteccin de sobrecorriente se activa cuando el voltaje en el Pin 6 es de 3.9 voltios o mayor. El Pin 31 enciende al transistor Q001, el cul hace trabajar al rel RL801. Chequee si los 130 voltios DC fluyen a travs de los contactos del rel para hacer funcionar el circuito de la salida horizontal. La red de arranque inicial consistente del R822 y C815 pueden ser causal de no dar la partida operacional para la fuente de alimentacin. Adems, cualquier cortocircuito de cruce por cualquier bobinado antes del circuito rectificador respectivo evitar que se forme el campo magntico en el transformador T801, de sta manera evitando que la fuente de alimentacin pueda partir.
??
1-5-3.
El lazo de realimentacin para la regulacin es comnmente la causa de que los voltajes secundarios estn bajos. Otra causal puede ser el opto-aislador IC803 en s si es que el fototransistor interno llega a estar defectuoso. 1-5-4. LOS VOLTAJES SON MUY BAJOS O CERCANOS A CERO Y LA FUENTE DE ALIMENTACIN CHILLA.
Un cortocircuito completo cercano al lado de la salida del circuito rectificador de cualquiera de las fuentes secundarias causar que la oscilacin de la SMPS se amarre. La fuente de alimentacin intentar re-comenzar su funcionamiento miles de veces por segundo resultando en un chillido audible (stos es conocido como Modalidad de Rfagas de la SMPS). 1-5-5. 141V BAJOS, 13V ALTOS
Si el +B de 141V de colector del Q551 se carga reductivamente por parte del circuito de la salida horizontal o por cualquier otra razn, el circuito de realimentacin del regulador causar que la fuente de alimentacin se compense. El transformador T801 entrar en sobre-excitacin y causar que los dems voltajes secundarios se eleven. Un capacitor de filtro defectuoso puede causar sntomas similares. Use el osciloscopio para chequear el rizado. 1-5-6. EL +B DE 141V EST MUY ALTO.
Si el transistor en el interior del IC802 no conduce suficiente corriente, el LED en el IC806 no emitir suficiente luz. Por sta razn, el regulador desarrollar ms potencia, incrementando todos los voltajes. De similar forma, si el LED en el interior del IC806 falla, los voltajes se elevan.
???
MEMO
???
MEMO
???
2.
???
???
???
???
???
???
???
MEMO
???
MEMO
???
3.
???
???
MEMO
???
MEMO
???
4.
???
MEMO
???
MEMO
???
5.
???
???
APC (C)
YS & YM
4 5 6 7
R IN G IN B IN V/C/J 9V
R OUT
G OUT
Salida de Verde. Nivel del BLK de aproximadamente 1.5V; nivel del pedestal (negro) de aproximadamente 3.0V.
10
B OUT
Salida de Azul. Nivel del BLK de aproximadamente 1.5V; nivel del pedestal (negro) de aproximadamente 3.0V.
???
PIN
NOMBRE
11
LOCK DET
12
RGB GND
13
ACL / NECK
14
SDA
15
SCL
16
H SYNC
FUNCIN Deteccin del Enganche Horizontal. Este es el Pin de la deteccin de la sincronizacin horizontal. La fase de la seal sincronizadora horizontal y del pulso de salida horizontal se detectan y sacan. El Pin 11 llega a estar BAJO lgico en la condicin de un fuera de sincronizacin. El control del color llega a ser mnimo y la salida de la croma desaparece y VOUT entra a un estado de trabajo libre en la condicin asincrnica. Se presta especial atencin a la impedancia del Pin 11 cuando el voltaje de ste Pin se usa para un microcomputador (la impedancia requerida es de mayor o igual a 680 kohm en ste caso). Perodo de Sincronismo H, cuando el Pin 50 est: En ALTO: I1 ENCENDIDO En BAJO: I2 APAGADO GND para la salida de RGB, la interfaz del IC, y los DACs. Proteccin para ACL y ABL / Gollete del TRC. La proteccin del Gollete del TRC es el nombre dado a la proteccin de la ausencia del barrido vertical de salida por Panasonic. La salida de RGB es borrada (ennegrecida) cuando el voltaje de DC del Pin 13 es disminuido por parte de la red externa de deteccin del ABL / ACL. Sin embargo, stas salidas de RGB no son ennegrecidas cuando se ha encendido el SW de servicio. (Prioridad del switch de servicio) Cuando 01 D7 = 1, las Funciones de ABL, y el brillo disminuyen por reducir el voltaje de DC del Pin 13. Cuando el Pin 13 es puesto a tierra (GND), la ganancia del ACC pasa a ser mnima, y se hace posible medir la frecuencia de oscilacin libre de la croma. El punto de medicin es el Pin 51. Rango recomendado de uso: 0V a VCC. Entrada de Data Serial del Bus de IC. Entrada de nivel BAJO: 0.9V o menor. Entrada de nivel ALTO: 3.1V o mayor. Capacidad de disipar la ACK: 1.8mA. Rango recomendado de uso: 0V a VCC2. Entrada de Reloj Serial del IC. Entrada de nivel BAJO: 0.9V o menor. Entrada de nivel ALTO: 3.1V o mayor. Rango de uso recomendado: 0V a VCC2. Entrada del Pulso de BLK (Borrado) / Salida de Sincronismo 2 Horizontal. El borrado de las salidas de RGB es aplicado cuando se aplica aqu un voltaje de 0.8V o mayor. Pin de salida del pulso H (SCP). Se saca un pulso de 2 S sincronizado horizontalmente.
???
PIN
NOMBRE
17
APL DET
18 19 20 21 22 23
24
AUDIO OUT
25
EXT V-IN
26
DECOUPLING
FUNCIN Deteccin del Blanco. Este es el Pin de entrada del Filtro de la Deteccin de Crestas del Blanco. Se determina la caracterstica de respuesta de la correccin de la gradacin del blanco. Cuando hay pantalla decada, hace la seal de C mayor. Cuando la respuesta de la pantalla es lenta, hace la seal de C menor. VCC de 5V para las secciones de VIF y SIF. Entrada (1) & entrada (2) de VIF. Entradas del amplificador de VIF con entradas balanceadas. La mxima entrada es de 120dB . GND para las secciones de VIF y SIF. Salida de AGC de RF. Salida de colector abierto. Rango recomendado de uso: 0V a VCC1 (9V). Filtro del APC de la SIF. Pin de filtro para el circuito del APC de la SIF. La caracterstica de desacentuacin es cambiable mediante el capacitor entre el Pin y GND. Salida de Audio. La DC flucta mediante el intercambio interno / externo. Rango recomendado de uso: - 0.8mA a +0.8mA. Entrada de Video Externo. Pin de entrada para un seal de video externo y entrada de corte de la DC. Tpico : 1Vp-p; mximo: 1.5Vp-p. La impedancia es de 100ohmios o menor. Filtro de Desacoplamiento de la DC. La curva S en el IC es de banda ancha, pero la realimentacin de DC se aplica de manera que el voltaje de DC de la seal de salida llegue a ser constante. Nivel de DC (tpico de 4.5V), fs ALTA: V26 BAJA. Si el capacitor C (4.7uF) es muy pequeo, la distorsin del sonido tiende a hacerse ms grande a bajas frecuencias.
27
EXT A-IN
Entrada de Audio Externo. Pin de entrada para una seal de audio externo. Entrada del corte de la DC. Ajusta el nivel de entrada tpico al nivel de sonido interno. Entrada mxima de 7Vp-p.
???
PIN 28 SIF IN
NOMBRE
29
IF AGC
30
COMP SW OUT
31
AFC OUT
32
RF V-IN
33
DET OUT
34
VCO APC
35
VCO
FUNCIN Entrada de SIF / Nivel de Expansin del Blanco. Como entrada de SIF, la entrada mxima es de 110 dB . Tambin es un Pin de ajuste de la DC de las florescencias de Y. La curva y la polarizacin de la correccin de la gradacin del blanco determinan el punto de recorte absoluto (2.0V a 4.5V). Filtro del AGC de la FI. Pin para el filtro del AGC de la FI. La corriente obtenida a partir del circuito del AGC es filtrada mediante el capacitor externo. Ya que la respuesta pasa a ser ms rpida cuando la capacitancia C se hace menor, la caracterstica de zumbido de fondo es mejorada. Sin embargo, el debilitamiento tiende a aparecer fcilmente. Salida de Video. Se saca el Video INT o Video EXT seleccionado mediante el SW de A/V. Rango recomendado de uso: - 3.2mA a +0.4mA. Salida de AFT. El desvo del voltaje central es ajustado mediante el bus. Cuando el SW de AFT por defecto es encendido (0B = 00), V31 pasa a tener un valor determinado por el divisor resistivo externo. El del AFT es variable mediante la impedancia del resistor externamente ligado. Entrada de Video Interno. Pin de entrada para la seal detectada mediante el circuito de la VIF (Seal de video interna). Entrada del corte de la DC. Entrada tpica: 1Vp-p (mximo de 1.5Vp-p) con una impedancia de 280ohmios. Salida de la Deteccin de la VIF. Ajustado al valor central mediante el bus de IC (usando los 4 bits superiores de 0A). El voltaje de DC pasa a ser de aproximadamente 1V en la modalidad de video externo (04 D6 = 1) Rango de uso recomendado de 1.6mA a +0.8mA. Filtro para el APC de la VIF. Pin de filtro para el circuito del APC de la VIF. El circuito de la deteccin del enganche para el VCO est incorporado en el interior del IC en el interior para conmutar la constante de tiempo para el filtro del APC. VCO de VIF (1). La bobina de la oscilacin se cambia de acuerdo a la frecuencia de la VIF. El valor permisible de la dispersin del punto de resonancia de la bobina est dentro del 1%.
???
PIN 36 VCO
NOMBRE
37
IF 9V
38
B LVL DET
39
Y IN
40
Y CLAMP
41
SYNC IN
FUNCIN VCO de VIF (2). La bobina de la oscilacin se cambia de acuerdo a la frecuencia de la VIF. El valor permisible de la dispersin del punto de resonancia de la bobina est dentro del 1%. VCC de +9V. +B para el circuito de la FI. Deteccin del Negro. Pin de la deteccin del nivel del negro para el circuito de la extensin del negro. Aqu es mantenida la mayor parte del negro de la luminancia para el circuito del borrado. La sensibilidad de la deteccin del negro cae cuando la impedancia de salida se hace ms pequea, de manera que la deteccin del negro llegue a ser imposible a menos que se presente una gran rea de negro. Entrada de Y / Sincronismo Vertical. Este Pin se usa como entrada para la separacin del sincronismo vertical as como tambin para entrada de la seal de video. Pin de entrada de la seal de video (Adems de entrada de video compuesto) Entrada tpica: 2.0 Vp-p La porcin superior del sincronismo es fijada o enclavada a 3.5V La seal de video se debe ingresar a una baja impedancia (por debajo de los 100 ohmios) Fijacin del nivel del pedestal del sincronismo vertical. Pin de enclavamiento mximo para la seal del sincronismo vertical. El integrador de la cantidad de seal de sincronismo vertical por s mismo ha sido determinada mediante una constante de tiempo interna. Sin embargo, la temporizacin (regulacin del tiempo) de aplicacin del disparo est determinada mediante la seleccin de la constante de tiempo conectada al Pin 29 del chip externamente (C108). Entrada del Sincronismo Horizontal. Esta entrada se usa para la separacin del sincronismo horizontal dentro del chip. El circuito interno del Pin 39 y el del Pin 41 son los mismos. Cuando R es mayor, el nivel del fraccionamiento peridico pasa a ser ms profundo (compresin de Deficiencia a Sincronismo). Cuando R es pequea, el nivel del fraccionamiento peridico pasa a ser ms superficial (Deficiencia a fluctuacin tales como la cada vertical). La porcin superior es enclavada a 3.5V.
???
PIN 42
NOMBRE V/C/J 5V
FUNCIN VCC de +5V para las secciones de Croma, Jungla y DACs. Entrada de Croma / Inicio de la Expansin del Negro. Este Pin se usa para ajustar el punto de inicio de la extensin del negro. El Pin 43 es el Pin de entrada de la seal de croma, y el punto de inicio de la extensin del negro es ajustado mediante una tensin DC internamente aplicada. Nivel de DC: ALTO BAJO Punto de inicio: Superficial Profundo Rango recomendado de uso: 0V a VCC1 (9V) GND (Video / Croma / Jungla) Entrada de FBP. Pin de entrada del FBP para el circuito del borrado y el circuito del AFC. Nivel de umbral = HBLK: 0.7V ; AFC: 1.9V La entrada de tensin de 0V o menos se inhibe. El rango recomendado de uso es de 0V a VCC2 (5V) VCC de 6.2V. Pin de fuente de alimentacin estabilizada para la circuitera horizontal interna del chip. Filtro para el AFC 1 horizontal. El capacitor conectado al Pin 47 (C503: 2.2uF) es cargado y descargado despus de la comparacin de fases de la seal del sincronismo horizontal y el pulso horizontal producido desde el interior del IC. R506, C502 y C503 son un filtro terminal de retardo para el AFC1. VCO Horizontal (32fH). Pin de la oscilacin horizontal. La oscilacin toma lugar a 32 x fH 503kHz mediante el oscilador cermico X501. Los pulsos horizontal y vertical son generados por los circuitos contadores reductivos internos del IC. Entrada de la Proteccin de Rayos X. Este Pin se usa para propsitos de proteccin del sobrevoltaje o sobretensin. Si la tensin de entrada en ste Pin aumenta de 0V a VREF (Pin 46) = 6.2V; (1) La oscilacin horizontal pasa a quedar fuera de sincronizacin: aproximadamente 6.15V (2) Pantalla oscura: (1) + 70mV Rango recomendado de uso: 0V a VCC1 (9V) Salida del Pulso Horizontal. Ciclo de trabajo til es de aproximadamente un 37%. Rango recomendado de uso: - 6.4mA a +0.1mA.
43
C IN
44
Y/C/J GND
45
FBP IN
46
H VCC / H. D REF
47
H AFC
48
H OSC
49
HOLD DOWN
50
H OUT
???
PIN
51
52
FUNCIN Salida de CW / Entrada de Apagado para el SUPRESOR del punto luminoso / Salida de la Proteccin de Rayos X. (Amplitud de salida de 860mVp-p) El Pin tambin distribuye en la deteccin de la retencin de la frecuencia horizontal por proteccin de rayos X. CW OUT (HOLD DOWN) En condicin normal: 6.1V (DC) En condicin de retencin de la frecuencia horizontal: 1.2V (DC) Aplique 9V (VCC1) DC para apagar el supresor del punto luminoso del apagado de la pantalla. El rango recomendado de uso va desde 0.4mA a +0.1mA, entre 0V a VCC1. Salida del Pulso Vertical (onda cuadrada de 60Hz) V OUT Pulso de polaridad negativa, con un ancho de 6.25H Rango recomendado de uso: -0.8mA a +0.1mA.
NOMBRE
???
La seal de Fi tiene cuatro componentes: Luminancia (Y) Diferencia de color (C) Sincronismos horizontal y vertical Audio compuesto
???
5-4-2.
Funcionamiento.
La FI pasa desde el sintonizador a travs del filtro de ondas acsticas superficiales X101 hacia los pines 19 y 20 del IC101 como se menciona anteriormente. El filtro SAW limita las frecuencias de la FI de video al paso de banda del circuito de VIF. El amplificador de VIF del IC101 (VIF AMP) amplifica la seal de VIF. Los pines 35 y 36 (VCO) y el Pin 34 (APC) generan la seal de la frecuencia de FI usada en el detector de video (IF DET). (Vea el diagrama de bloques internos del IC101 de la pgina 31). El Pin 29 (IF AGC) controla el grado de amplificacin del Amplificador de VIF (VIF AMP) y el Pin 22 (RF AGC) controla el grado de amplificacin del amplificador de RF del sintonizador para obtener el correcto voltaje de salida desde el detector de FI (Detector de Video). La componente de la Frecuencia Intermedia de Video (VIF) es eliminada de la seal del video en el Pin 28 (mediante el paso a travs del BPF de 4.5MHz X201). La seal de la VIF es amplificada alrededor de 50dB antes de ser enviada hacia el detector de video. El bloque detector de video (IF DET) usa el sistema de deteccin sincrnica el cul asegura la obtencin de una seal de video de alta fidelidad.
5-4-3.
Cuando se enciende el televisor y el IC101 pasa a ser energizado, el VCO empieza oscilando a 45.75MHz va el circuito tanque conformado por el capacitor C103 y la bobina tanque L105 conectados ambos entre los pines 35 y 36 del chip. El circuito del APC compara la seal de VIF con la seal del VCO. Si las frecuencias no cuadran, la frecuencia del VCO se modula para sincronizarla con la frecuencia de la seal de Fi entrante (vea la Figura 25 y Figura 26). La red R/C en el Pin 34 (R101 y C106) conforman el filtro del APC del detector de video y predeterminan las caractersticas de respuesta del circuito del APC. Mientras ms pequea sea la constante de tiempo de la red de R/C, ms rpida ser la respuesta del circuito del APC en su funcin.
???
5-4-4.
Este circuito de AFC de la seccin de FI es el mismo circuito del AFT de otros chips con un nombre distinto dado por el fabricante en particular. El Pin de salida del voltaje del AFT es el Pin 31 del IC101. La FI se sita a 45.75MHz y el voltaje central del VCO en el Pin 23 es de 2.5V. El Pin 23 es el terminal de salida del estado del APC interno del PLL detector de video (FI). Si la seal de VIF flucta en 500kHz (alargando el ancho) el voltaje del AFC procedente del Pin 31 ser de alrededor de 3.7V. El voltaje del AFC desde el Pin 31 se enva hacia el Pin 2 de la MPU IC001. La MPU (IC001) monitorea el voltaje del AFC y altera los datos del canal para mantener la seal de la FI de video dentro de la banda del circuito de la VIF.
5-4-5.
La seal del video detectado se aplica al circuito del AGC de la FI (IF AGC). El AGC de la FI genera el voltaje del Control Automtico de la Ganancia (AGC o C.A.G.) de acuerdo a la amplitud de la seal de video sincronizadora. El circuito puede cambiar la ganancia en alrededor de 40dB para mantener la amplitud de la seal de video de salida constante. El AGC de la RF trabaja como un Control Automtico de Ganancia retardado. Para ajustar la ganancia, primero ajuste la ganancia de la FI, y luego ajuste la ganancia de la RF. El punto de ascensin est determinado en 64 pasos por la MPU IC001 va el bus de IC. Este ajuste se puede realizar va el control remoto en la Modalidad de Tcnico de Servicio.
5-4-6.
La seal de la FI abandona el IC101 desde el Pin 33 (DET OUT) y es re-ingresada al IC101 en el Pin 28 (SIF IN). La componente de la SIF pasa a travs del filtro de SIF X201 (BPF de 4.5MHz), es sincronizada va el SVCO, y sale como audio compuesto a travs del Pin 24 (AUDIO OUT) hacia el Pin 3 del IC2303 (Amplificador y controlador de audio), va R202, C2307, R2306 y C2310. La seal de FI que entra en los pines 19 y 20 del IC101 (DET IN) pasa a travs de una trampa de sonido (X102), que bloquea la seal del sonido a 4.5MHz, y se saca a travs del Pin 30 como video compuesto (VIDEO OUT).
???
Desde el Pin 30 del IC101, la seal del video detectado es re-plicada a los pines 39 (Y IN) y 43 (C IN) para ser procesada internamente por los canales de luminancia y de crominancia respectivamente en el chip. Adicionalmente, la seal del video detectado procedente del Pin 30 del IC101 es pasa a travs del seguidor de emisor Q302 (amplificador de video de 6dB), del cul la seal se saca acondicionada en impedancia y debidamente amplificada para servir como la seal de la bandabase del video compuesto para la deteccin y decodificacin de la informacin de los subttulos adicionales transmitida durante la Lnea 21 cuando est disponible desde el transmisor. La seal del video compuesto desde el Q302 conforma la lnea de seal de CC (Closed Caption o Subttulos Adicionales) que se canaliza hacia el Pin 26 de la MPU IC001 para ser procesada dentro de la MPU para la deteccin y la decodificacin de C.C. La seal del video compuesto externo es aplicada en el Pin 25 del IC101 a travs del D3006, D3007, R3005, C3003, R3006, y D3002. La seal del audio compuesto externo es aplicada en el Pin 27 del IC101 a travs del D3008, D3009, R3013, R3009, R3010, C3005, C3001, y D3004.
Luminancia (Seal de Y) Diferencia de color (C) Sincronismos horizontal y vertical Sonido El sonido es eliminado en el Pin 33, la Salida de la Deteccin de Sonido. Las tres seales restantes pasan a travs de la trampa de sonido X102 hacia el Pin 32 del IC101. 2. El switch de video interno selecciona la seal de TV del Pin 32 o la seal del video externo del Pin 25, y luego retorna la seal hacia el Pin 30, la Salida de Video del IC101. La seal del video compuesto se separa, donde la seal de C viaja a travs de un filtro pasoalto (HPF) externo conformado del C601, C602, y L602, que realiza la funcin de solo dejar pasar las componentes de seal en torno y centradas a 3.58MHz. L602 est sintonizada para resonar exactamente a la frecuencia de la seal de 3.58MHz para dar la ganancia mxima de la seal a sta banda de frecuencias. Posteriormente, despus del paso a travs del HPF externo de 3.58MHz, la seal de croma es acoplada al Pin 43 del IC101 (C-IN). La seal de Y viaja hacia el Pin 39 del IC101 va el capacitor C304. En el Pin 43 del chip se encuentra adems una tensin de DC de referencia producida gracias a la divisin de tensin del R309 y R310 que se usa en el control de la seccin de expansin del nivel del negro del IC101.
???
3. El switch interno selecciona ya sea el video procedente del Pin 39 va la Lnea de Retardo, o ya sea la opcin a travs de la va directa. La posicin de ste switch est determinada por el tipo de versin elegida en la MPU. La lnea de retardo se elige cuando no se usa un filtro peine externo. La lnea de retardo es usada para compensar las diferencias de propagacin entre el circuito de Y y el circuito del color. 4. La seal de salida de Y desde el switch interno viaja a travs de los circuitos del control de la nitidez (SHARPNESS), el contraste (CONTRAST), el brillo (Y CLAMP BRIGHT) y el expansor del nivel del negro, para entonces ser aplicada al circuito Matriz donde se matrizan las seales de R-Y y B-Y con la seal de Y. 5. El Pin 13 del IC101 es el terminal del ACL (Limitador Automtico del Contraste) y del ABL (Limitador Automtico del Brillo). Este terminal controla el contraste y el brillo mediante detectar el haz electrnico en el TRC a travs de la red detectora de corriente del haz externa. Si hay demasiado haz, la tensin disminuir para reducir tanto el contraste como el brillo proporcionalmente. 6. El Pin 38 es el terminal del filtro del Detector del Nivel del Negro. Este expande el nivel del negro cuando la imagen tiene una escena oscura o nocturna. Si se reduce la tensin, el filtro no detectar el nivel del negro. 7. El Pin 28 del IC101 tiene dos seales, la FI de sonido y la tensin de DC de referencia fija que se usa para el ajuste de las florescencias de brillo. R306 y R305 conforman el divisor de tensin para los +9voltios. 8. En el Pin 43 del IC101, la seal del color pasa a travs del filtro pasoalto de 3.58MHz. El switch interno selecciona ya sea el filtro pasoalto o el circuito de paso, dependiendo de qu versin se seleccione en la MPU. La salida del switch pasa hacia el circuito del ACC (Control Automtico de la amplitud de la portadora de la Crominancia). El circuito del ACC se usa para compensar los diferentes niveles del color procedentes desde las diferentes estaciones de televisin. 9. En el circuito del APC (Control Automtico de Fases), se detecta la diferencia de fases entre la seal de rfagas sincrnicas del color (BURST) y la seal de CW procedente del oscilador controlado por tensin (VCO de 3.58MHz). La deteccin de las diferencias en fases entre esas seales se manifiesta como una tensin de DC resultante que se saca desde el circuito del APC. La frecuencia de 3.58MHz del VCO es controlada mediante sta tensin de DC. La red de R/C en el Pin 2 (R614, C606 y C605) desarrolla una tensin de referencia que es usada por los circuitos del VCO y el APC. 10. En el circuito de la Matriz, las seales de salida de RGB se ajustan para el Corte o Bloqueo (CUT-OFF) del nivel de luz baja y la Excitacin del nivel de luz alta mediante la MPU va los comandos del bus de IC. 11. Hay adems terminales de entrada de RGB (Pines 4, 5 y 6) para los despliegues de caracteres en pantalla que son conmutados mediante el pulso de YS para agregar las seales del OSD / CC en las seales de RGB de video. 12. Las seales de los colores primarios se ingresan al circuito Excitador del TRC en el Tablero C.
???
Las seales sincrnicas vertical y horizontal son parte de la seal del video compuesto. La seal del video compuesto es separada en frecuencia en el circuito separador de H.V. en las dos seales sincrnicas (horizontal y vertical). Ellas se sacan como seales sincrnicas Horizontal y Vertical.
5-6-2.
1. Cuando se hace funcionar la fuente de alimentacin, se aplica una tensin de aproximadamente 6.2V al Pin 46 del IC101. Acto seguido, se oscilan aproximadamente 503.5kHz (32fH) mediante el resonador cermico a cristal X501 conectado al Pin 48 (HOSC) del IC101. 2. El pulso de 32fH oscilado es ingresado al siguiente divisor de frecuencia por 32 (contador reductivo horizontal o HOR. COUNT-DOWN) y entonces a partir de ste circuito, se genera la frecuencia horizontal (fH). El pulso de 32fH es ingresado paralelamente al divisor de frecuencia por 2025 y la seal resultante de salida de ste circuito contador reductivo vertical es la seal de la frecuencia vertical. 3. La frecuencia horizontal (fH) se ingresa al circuito pre-excitador horizontal en el interior del IC ya la salida, como una forma de onda, aparece en el Pin 50 (seal de la excitacin horizontal). 4. La frecuencia osciladora del circuito oscilador horizontal es alterada por la tensin de DC en el Pin 47 (AFC1). 5. La tensin de DC, referida como la tensin del AFC 1, tiene la siguiente relacin con respecto a la frecuencia oscilante: Si la tensin del Pin 47 desciende, la frecuencia de la oscilacin tambin baja. Si la tensin del Pin 47 aumenta, la frecuencia de la oscilacin tambin aumenta.
5-6-3.
Este circuito usa el mtodo del conto reductivo vertical (tambin conocido como conto descendente vertical), el cul reduce mediante divisin la seal sincrnica horizontal (seal de la oscilacin) para obtener la seal de la frecuencia vertical. Las ventajas de ste mtodo son: Sincronizacin total de los barridos horizontal y vertical. Mejora en la reduccin del ruido Mejorada estabilidad de la sincronicidad visual El ajuste del enganche vertical es innecesario.
???
Basado en la seal sincrnica vertical procedente del circuito separador V y H, el Circuito la Defleccin Vertical crea el pulso vertical con duracin de diez (10) pulsos horizontales. El circuito cuenta los pulsos horizontales en base a la seal sincrnica vertical y chequea por la existencia de la 262.5ava lnea, para crear el siguiente pulso vertical. El circuito generador del pulso vertical no solo cuenta reductivamente y crea los pulsos a partir del circuito oscilador horizontal. Tambin compara los pulsos generados con la seal sincrnica vertical y responde a seales no estndares (tales como las seales provenientes de VTRs y videojuegos) habilitando al circuito para seguir lentamente las desviaciones (mediante la modificacin del nmero de conto por ejemplo).
5-6-4.
El circuito del AFC 2 compara la salida del circuito contador reductivo con el pulso horizontal proveniente del transformador de retorno H, T55, aplicado en el Pin 45 del IC. Por realizar sta comparacin de las dos (2) seales, el AFC 2 est facultado para controlar la razn o frecuencia del conto reductivo. 5-6-5. El Circuito de la Deteccin del Enganche (LOCK DET)
El pulso horizontal proveniente del transformador de retorno H, T551, es enganchado al pulso de sincronismo horizontal procedente de la estacin de televisin. Si los pulsos estn en sincronizacin, la tensin en el Pin 11 (LOCK-DET) es de 4.5V. Si los pulsos no estn sincronizados, la tensin ser de 0.1V. La tensin es suministrada al Pin 4 de la MPU para la funcin de Autoprogramacin de canales.
5-6-6.
1. El circuito de retencin de la frecuencia horizontal (HOLD DOWN) limita la EHT (voltaje de extra alta tensin). 2. La tensin proveniente del Pin 6 del transformador T551es convertida a DC mediante el D531, y el C531. Bajo funcionamiento normal, el Pin 49 del IC101 es de menos de 6.15V y la salida desde el Pin 51 (CW OUT) del IC101 es de 6.1V. 3. Si la salida del secundario del T551 aumenta, la tensin en el Pin 49 aumenta. Esto causa que la frecuencia horizontal del Pin 51 aumente. Este aumento en la frecuencia reduce la tensin inducida en el primario del T551. 4. Si la tensin en el Pin 49 es mayor que 6.22V, el Pin 51 cambiar desde el nominal de 6.1V a la retencin de frecuencia H de 1.2V. 5. La tensin de 1.2V es conectada al Pin 40 de la MPU (IC001) va la red de R/C conformada por R536, R537, C534 y R070. Con esto, el Pin 6 de la MPU se tornar BAJO lgico, con lo cul se apaga el Q001. Con el Q001 apagado, el rel se abre y el televisor se apaga.
???
MEMO
???
MEMO
???
???
4 5 6 7 8 9 10
???
DESCRIPCIN DE FUNCIN Conexin a Tierra (GND) Salida de la tensin en rampa para la defleccin vertical del haz a travs del yugo deflector vertical. Terminal de entrada de la tensin de alimentacin del circuito de la salida vertical interno va el diodo D451 (+25V).
El pulso del sincronismo vertical en el Pin 2 crea la temporizacin (regulacin del tiempo de duracin) de la onda en diente de sierra en el C452. Este determina la amplitud de la tensin en el Pin 4, la que es controlada por el Pin 18 de la MPU. Este ajuste est disponible en la modalidad de servicio. La tensin en el Pin 4 sita la amplitud de 50 60Hz para la tensin del Pin 5. La excitacin vertical corrige la directividad de impacto del haz rectilineal, la amplitud vertical y la amplitud del pulso en el mismo IC. El circuito Generador de la Onda en Diente de Sierra en RAMPA es el encargado de generar la forma de onda en DIENTE DE SIERRA para realizar la defleccin vertical. 6-6-2. El Circuito del Multi-Disparo Vertical (ONE SHOT MULTI).
Este circuito es el encargado de mantener la tensin de DC de la forma de onda en diente de sierra de la rampa vertical a un valor de 3/12 del VCC1. El perodo del disparo vertical est fijado por la constante de tiempo conectada al Pin 3 del chip. Elevando o manteniendo el inicio de la onda Diente de Sierra a ste nivel de tensin, se consigue prevenir la ocurrencia de fluctuaciones graves en la forma de onda ocasionadas por el circuito de la defleccin horizontal. Esta medida limita la mayor parte de las fuentes de problemas de entrelazado (interlazado). El perodo del disparo vertical debe ser ms corto que el perodo del retraso vertical. 6-6-3. El Circuito de la Amplitud Constante y de la Realimentacin.
Este IC incorpora una circuitera para mantener el tamao o amplitud de la onda del Diente de Sierra constante para frecuencias verticales de 50Hz y de 60Hz. Esto asegura un tamao vertical de la imagen constante para el funcionamiento a 50 o 60Hz (PAL o NTSC). Esta funcin es controlada a travs del Pin 5. Modo Doble Para la frecuencia vertical = 50Hz, el Pin 5 se conecta a tierra (GND) Para la frecuencia vertical = 60Hz, el Pin 5 se conecta al Pin 1 o bien a VCC (+12V). 50Hz o 60Hz El Pin 5 es puesto a tierra. Advierta que no se deja abierto ste Pin para evitar posibles daos ocasionados por corrientes estticas.
???
6-6-4.
El circuito excitador interno del IC451 tiene una etapa de entrada diferencial excitada mediante la onda del diente de sierra vertical. 1. La onda del diente de sierra se enva hacia el circuito excitador vertical. La corriente de la onda en la bobina de la defleccin vertical (yugo vertical) es realimentada al Pin 7 para mejorar la fuerza directa de la seal. 2. La seccin excitadora vertical del IC451 amplifica la onda del diente de sierra para corregir la fuerza directa de la onda de manera que el circuito de la salida vertical funcione. La onda corregida se enva hacia el circuito de la salida vertical. 6-6-5. Funcionamiento del Circuito de la Salida Vertical (VERT OUT)
1. El voltaje de la onda del diente de sierra proveniente del circuito excitador vertical es invertida mediante el Q1 e ingresa al Q2 y Q3 (vea la siguiente figura). 2. El voltaje de umbral del Q2 y del Q3 se sita al centro de la onda del diente de sierra. La primera mitad de la onda enciende al Q2, resultando que la carga de la corriente (a) se enve hacia el C1. 3. La segunda mitad de la onda enciende al Q3, lo que resultando que la descarga de la corriente (b) se saque desde el C1. 4. La corriente de la onda del diente de sierra se enva hacia la bobina de la defleccin del yugo vertical. Sin embargo, para invertir la corriente dentro del perodo del retorno vertical, el pulso proveniente del circuito amplificador de pulsos es aadido al colector del Q2. Esto resulta en una gran tensin de entrada hacia la bobina deflectora vertical durante el instante posterior al encendido del Q2.
???
6-6-3. 1.
2.
3.
Cuando la corriente (a) y la corriente (b) se envan (durante el perodo del barrido vertical), Q4 se apaga a causa de que no se ingresa tensin a su base. El pulso negativo procedente desde la bobina de la defleccin vertical es realimentado a la base del Q5, lo que enciende al Q5. La tensin de +26V se enva a travs del diodo D1, el cul ingresa la carga de 26V al C2. El pulso diferenciado durante el perodo del retorno es aadido a la base del Q4 y del Q5, encendiendo al Q4 y apagando al Q5. Los 26V se ingresan al terminal (-) del C2 a travs del Q4 y son aadidos a la carga de 26V del C2, resultando en un pulso de 52V en el Pin 13. El pulso de 52V se ingresa a la bobina de la defleccin, elevando el haz electrnico por un (1) instante.
???
intenso brillo y fuerza que causa un desgaste de los fsforos de la pantalla del TRC justo en el rea donde sta aparece. Y as, gracias a ste circuito protector del TRC, la pantalla del TRC resulta protegida integralmente de la aparicin de la lnea horizontal brillante cuando falla el barrido vertical. Por tal razn, a fin de prolongar la vida til del TRC, es importante para el tcnico de servicio el comprobar el buen funcionamiento de ste circuito antes de devolver el televisor reparado a su dueo. Una prueba rpida consiste en poner en cortocircuito la base del Q452 conectndola a tierra (GND). El TRC deber con esto quedar blanqueado. Si no ocurriese as, entonces localice y corrija la causa de la falla de ste circuito.
???
MEMO
???
MEMO
???
???
+26V (va D561 y C561) para ir a alimentar al IC451 de la salida vertical va JS451 y D451. +200V (va D554 y C555) para ir a alimentar a los transistores del mdulo de amplificacin de RGB de video del TRC. Desde el Pin 6, el FBT saca el voltaje de pulsos para ir a alimentar al filamento del TRC. Estos pulsos del Pin 6 del FBT sirven tambin como muestra de la amplitud de los pulsos del barrido horizontal corriente para la supervisin del circuito protector de rayos X (HOLD-DOWN), el ACL, y para mantener la correcta fase horizontal (centrado horizontal) de la imagen en el circuito del AFC 2 en el interior del IC101. El FBT produce adems, las tensiones de foco (FOCUS), pantalla (SCREEN o G2) y el voltaje de la Extra Alta Tensin (EHT) para el segundo nodo acelerador del TRC. El voltaje normal de la EHT para el TRC en stos modelos depender del tamao de pantalla. Para modelos de 14, la EHT ser de 20.5kV. El ajuste del centrado horizontal se encuentra disponible a travs del ingreso a la modalidad de ajustes de servicio del televisor, especficamente en el sub-men de ajustes de servicio del TRC.
???
MEMO
???
???
X102 y L103 conforman un circuito trampa de 4.5MHz (filtro eliminabanda cermico) para derivar a tierra todos los compuestos de audio de 4.5MHz y dejar pasar libres los compuestos relativos con la seal del video compuesto solamente. El video compuesto del TV ingresado en el Pin 32 del chip, es sometido al circuito SW de video interno (VSW). El video compuesto proveniente de una fuente auxiliar externa se aplica al Pin 25 del chip. El video elegido en el switch de video interno, se saca desde el Pin 30 del chip. La seal del video que sale desde el Pin 30 y se ingresa directamente en el Pin 39 va acoplamiento capacitivo del C304, es para el proceso de la Luminancia dentro del chip IC101. La misma seal de salida del Pin 30 del chip es procesada a travs del filtro pasobanda externo de croma conformado de C601, C602, y L602 y es ingresada en el Pin 43 del chip para el procesamiento de la crominancia dentro del IC101. La seal de salida del Pin 30 es adems acoplada al Pin 41 del chip va R401, C402 y C401 para el procesamiento de separacin de los sincronismos dentro del IC. Las seales de R,G,B del OSD ingresan en los pines 4, 5 y 6 del chip. Las salidas de R, G, y B hacia el mdulo de salida de video (excitacin del TRC) estn en los pines 8, 9 y 10 del chip.
???
MEMO
???
???
MEMO
???
???
MEMO
???
11-2. Descripcin.
1. La seal de crominancia pre-filtrada externamente se aplica en el Pin 43 del IC101. 2. La seal es sometida al paso a travs del switch selector de modalidad de entrada de croma. Tres modalidades estn disponibles: modalidad de HPF 1, modalidad de HPF 2 y modalidad de paso directo. En ste caso se pasa la seal a travs del filtro pasoalto 1 (HPF1) de 3.58MHz. La salida de ste HPF se canaliza hacia el ACC. 3. El nivel de la seal de croma es mantenido constante gracias al 1 Amplificador de croma y al ACC (Control Automtico del Color). 4. El VCO (Oscilador Controlado por Voltaje) genera la seal subportadora de 3.58MHz. El circuito del APC (Control Automtico de Fases) compara la fase de la seal de rfagas sincrnicas del color (BURST) con la fase de la seal de subportadora oscilada. La diferencia de fase se convierte a voltaje de DC y se aplica al circuito del VCO para controlar la fase de la seal de subportadora. La red de R/C (R614 y C606) en el Pin 2 del IC101 desarrolla el voltaje de referencia que es usado por el VCO y el APC. 5. El circuito del color (COLOR) contiene el 2 Amplificador de croma y ejerce el control del color (profundidad del color) va los comandos desde la MPU sobre el IC101. El supresor de croma (COLOR KILLER) lleva a cero la ganancia de ste amplificador de croma cuando se recibe una seal deficiente o cuando la seal recibida corresponde a una transmisin en blanco y negro para evitar la aparicin de nieve coloreada en la imagen. 6. El contraste del color realiza el control de la amplitud de la seal de video de croma paralelamente con el contraste de Y mediante los comandos de control en el bus desde el la MPU sobre el IC101. Esto es llamado control Uni-Color. 7. El demodulador de croma (DEM) realiza la demodulacin de las seales de diferencia de color moduladas ortogonalmente de R-Y y B-Y. Mediante variar la fase de las seales de subportadora desplazada 90 y no desplazada de fase (0) aplicadas a los respectivos demoduladores, el circuito de control del tinte est apto para efectuar el control de los matices de los colores finales de la imagen. El control del tinte es realizado mediante los comandos en el bus desde la MPU sobre el IC101. 8. El filtro de croma (C-FILTER) es un doble filtro pasobajos para eliminar los ruidos residuales derivados del proceso de demodulacin de cada seal de diferencia de color. Las seales se ingresan ahora a la matriz de color. 9. En el circuito Matriz, se obtiene la seal de G-Y y adems se matrizan sta seales de diferencia de color con la seal de Y para producir las seales de RGB por anulacin de la componente de Y. Adicionalmente, las seales de salida de RGB son ajustadas para los Cortes del nivel bajo de luz y las Excitaciones del nivel alto de luz mediante la MPU va comandos en el bus hacia el IC101. 10. Las seales de RGB de TV se mezclan con las seales de RGB del OSD / CC en el circuito I/F del OSD y mezclan con los pulsos del borrado H/V. Luego, las seales de RGB de los colores primarios se sacan desde los pines 8, 9 y 10 del chip.
???
MEMO
???
???
12-3. El Barrido Vertical. 1. El circuito separador de sincronismo separa el pulso del sincronismo vertical de la seal del video compuesto. 2. El pulso del sincronismo vertical de TV es amplificado y enviado al circuito contador reductivo vertical de 1/16 384). 3. El contador reductor de 1/16384 cuenta reductivamente la seal de 504kHz en base a la seal del sincronismo vertical separado y chequea la existencia de la 262.5 lnea de barrido para crear el siguiente pulso vertical. La seal de 60Hz es obtenida mediante ste procedimiento. Esta seal est sincronizada ntegramente a la seal del sincronismo V de TV. 4. La seal es amplificada en el circuito V. OUT interno del IC101 para salir desde el Pin 52 del chip como el pulso de la excitacin vertical. Este pulso es una forma de onda cuadrada de 60Hz. 5. El circuito generador del pulso vertical no solo cuenta reductivamente y crea los pulsos a partir del circuito oscilador (VCO) horizontal. Este adems compara los pulsos generados con la seal del sincronismo vertical de TV y responde a seales no estndares (tales como las seales de los VCRs, los videojuegos y los reproductores de DVD) habilitando al circuito para seguir lentamente las desviaciones (modificando el nmero del conto reductivo por ejemplo). 6. El pulso de la excitacin vertical de salida desde el Pin 52 del IC101 es canalizado y acoplado al Pin 2 del IC451 (LA7837-TV) y al Pin 55 de la MPU. 7. En el circuito de la salida vertical (IC451), la seal de forma de onda cuadrada de 60Hz es aplicada al circuito Disparador Vertical, al circuito del Multi-Disparo Vertical y luego al circuito Generador de la Onda del Diente de Sierra. 8. El Pulso ingresado en el Pin 2 crea la onda en diente de sierra temporizadora mediante cargar y descargar el capacitor C452. Este determina la amplitud del voltaje en el Pin 4, el cul es controlado mediante el Pin 18 de la MPU va Q430. Este ajuste est disponible en la modalidad de servicio. El voltaje en el Pin 4 sita la amplitud para seales de 50 60Hz por el voltaje en el Pin 5. 9. El circuito excitador vertical corrige la fuerza de impacto rectilineal, la amplitud vertical y la amplitud del pulso en el mismo IC. La corriente del diente de sierra en la bobina de la defleccin vertical se realimenta al Pin 7 para mejorar la fuerza del impacto vertical (linealidad del barrido) de la seal. 10. La seccin excitadora vertical del IC451 amplifica la onda del diente de sierra para corregir la linealidad (fuerza de impacto directo) de la onda de manera que el circuito de la salida vertical funcione. 11. La onda corregida se enva hacia el circuito de la salida vertical y ste excita la bobina del yugo de la defleccin V a travs del Pin 12 del IC451. 12. El circuito de la Bomba de Subida Vertical (PUMP-UP) sirve para reducir el consumo de potencia de la salida vertical. Durante la primera mitad del barrido, la corriente de la defleccin circula a travs de la siguiente ruta: Pin 12 (IC451) V. DY R470 C454 R451. 13. Durante el retorno horizontal (borrado), el pulso vertical se aade al voltaje cargado en el capacitor C455, de manera que el VCC del IC451 aumente hasta 52V. Este voltaje de 52V es rpidamente descargado durante el perodo del retorno H de manera que se pueda reducir el consumo de potencia. 14. De ste modo, el circuito de salida vertical interno es operado con 52V de alimentacin durante el retorno H, mientras que es operado con 26V de alimentacin durante el barrido H. 15. Ya que el bloque de amplificacin de salida vertical dentro del IV451 no opera durante el perodo del barrido H, el potencial del Pin 9 del IC451 es cero, de manera que el capacitor C455 se carga hasta 26V.
???
16. Cuando se aplica el pulso de la oscilacin vertical (10H), el bloque amplificador de salida V interno empieza a funcionar. Al mismo tiempo, el pulso del borrado vertical (retorno vertical) es tomado desde el FBT y es ingresado en el Pin 9. 17. El voltaje en el Pin 9 del IC451 se suma al voltaje que fue cargado en el C455, de 26V, de manera que el voltaje total se eleva hasta 52V aproximadamente. 18. Los 52V se aplican, va el Pin 13 del IC451, al bloque de amplificacin de salida V interno como energa funcional durante el retorno vertical.
???
MEMO
???