Вы находитесь на странице: 1из 7

CRONMETRO DIGITAL OBJETIVO Los contadores son uno de los circuitos digitales de mayor aplicacin en la construccin de sistemas lgicos

electrnicos. stos pueden ser sincrnicos o asincrnicos. Los contadores sincrnicos constituyen un caso particular de circuito secuencial sincrnico en donde los pulsos de entrada que se van a contar se inyectan a la entrada de reloj o de pulsos de todos los flip-flops que componen el contador, obligando a los flip-flops a cambiar de estado de forma simultnea con la sola dife rencia en los tiempos

DEPARTAMENTO DE LABORATORIOS

de operacin de los flip-flops individuales. El cambio de estado de cada uno de los flipflops ser funcin de los valores lgicos presen tes en las entradas de excitacin (SR, JK o D) de cada uno de los flip-flops. A dife rencia de los contadores sincrnicos, en los contadores asincrnicos los pulsos de cuen ta no se inyectan a todas las entradas de reloj de los flip-flops de forma simultnea, causando una mayor simplicidad en el circuito del contador, pero una mayor len titud en su operacin. La presen te prctica tiene como objetivo familiarizar al estudi ante en la operacin de los circuitos de contadores con el diseo de un circuito prctico como es el caso del cronmetro digital. PLANTEAMIENTO DEL PROBLEMA Disear el circuito de un cronmetro digital, con las se ales que se muestran en el diagrama siguiente. El cronmetro debe r poder contar el tiempo en segund os desde 0 hasta 39 segund os en forma decimal.

Contar Borrar

CRONMETRO DIGITAL
reloj

SALIDA

Al display de 7 segmentos

Por tanto el cronmetro tend r dosEPARTAMEdecimales, el dgito de las unid ades y el D digitos NTO DE dgito de las decenas, los cuales debeORATserIOS LAB rn OR llevados al display de 7 segmentos para poder visualizar el nmero de segund os transcurridos desde que se arranca a contar al cronmetro hasta que se detiene. Los pulsos de reloj deben ser obtenidos del generador de frecuen cias (27) y divisor de frecuencias (28) con la frecuen cia apropiada.

Las seal de Contar ser obtenida de un teclado (31) Cuando Borrar = 1, el contador se repone a 0 segundos. Cuando Contar = 1 el cronmetro arranca, y cuando Contar se regresa a 0 se detiene el cronmetro. Para el dgito de las unidades, utilice el circuito integrado del contador binario sincrnico (39) convertido en contador decima l (0...9) utilizando su entrada de cargar datos en paralelo. Para el dgito de las decenas utilice flip-flops JK. Para este dgito implemente un contador binario asincrnico de 0 a 3, ya que la velocidad del contador es muy lenta, y el contador asincrnico necesi ta menos circuitos para su realizacin que el sincrnico. Utilice como mximo dos compuertas AND/NAND, espe cificando muy bien todas las conexi ones que se deb en efe ctuar en el mo ntaje del circuito en el laboratorio. SOLUCIN. El diagrama en bloques del cronmetro se muestra en el diagrama siguiente, el cual est compuesto de dos contadores: un contador decimal para el dgito de las unid ades y un contador binario de 0 a 3 para el dgito de las decenas. Los pulsos de reloj con una frecuencia de 1 Hz (1 pulso por segund o) incrementan al contador de las unidades. Cuando ocurra el dcimo pulso el dgito de las uni dades pasa a 0 y produce una transicin que provoca que el dgito de las decenas se incremente, etc.
Cronmetro digital

Decenas

DEPARTAMENTO DE LABORATORIOS

reloj

8 4 2

Por ejemplo, si el nmero en el cronmetro es el 09 (0000, 1001), al ocurrir el flanco positivo del dcimo pulso en la entrada del contador de las unid ades este pasa a 0 (0000), la transicin negativa de 1 a 0 del bit de mayor orden del contador de las unid ades se aplica al contador de las decenas hacind olo incrementar y pasando a 1 (0001).

DEPARTAMENTO DE LABORATORIOS

La funcin de la compuerta NAND consiste en bloque ar los pulsos de reloj cuando Contar =0. Si Contar = 0, la salida de la compuerta NAND =1 y no se aplican pulsos al cronmetro. Se muestra el circuito digital del cronmetro digital

Contar

BORRAR

CT=0

CTRDIV16

Display de 7 segmentos

1 Hz

reloj 1-

2+ G1 decenas unidades

G2 C3 1

2+/G1: entrada de pulsos para conteo creciente C3: entrada asincrnica de carga que se activa con 0 CT=0: entrada asincrnica de borrado que se activa con 1

2 4 8

entrada

DEPARTAMENTO DE LABORATORIOS

1 2 4

bit mayor orden

BORRAR

1J

Q0

1J

Q1

1K

1K R

pulsador

BORRAR

Observacin: Con un nivel alto en la entrada (CT=0), se borra el contador


En el circuito el contador binario de las decenas est compuesto por dos flip-flops, pus ste nada ms debe contar de 0 a 3 (00 a 11) segn las especificaciones. En el contador binario CTRDIV16, la entrada C3 es alimentada por una compuerta NAND para que cuando ocurra el dcimo pulso y este contador pase a 1010 momentneamente

DEPARTAMENTO DE LABORATORIOS

la entrada C3 se haga 0 y se cargue el nmero presente en su entrada (0000). De esta forma se obliga a este contador a pasar del nmero 9 (1001) al 0 (0000). Finalmente la seal Borrar lleva a 0 a todo el cronmetro segn la conexi n efectuada. BIBLIOGRAFA 1. Vctor P. Nelson, H. Troy Nagle, Bill D. Carroll y J. David Irwin, Anlisis y Diseo de Circuitos Lgicos Digitales , Prentice-Hall Hispanoamericana S.A., 1996 2. System Technick, DIGI BOARD2 Descripcin Tcnica

DEPARTAMENTO DE LABORATORIOS

Вам также может понравиться