Вы находитесь на странице: 1из 3

[LABORATORIO DE ELECTONICA DIGITAL]

Cd. 250243

Laboratorio electrnico N 6

FLIP FLOP

Objetivo Aplicar los conocimientos de los flip flop Familiarizarse con el uso de los flip flop Objetivo especifico Conectar circuitos integrados con flip flop 1. Equipamiento ? ? ? ? ? ? 2. Fuente de alimentacin regulada DC Multitester analgico y digital Protoboard (placa de prototipos) Alicate de corte Alicate de punta Navaja

Materiales ? ? ? ? ? ? ? ? Circuitos Integrados (CI) Tecnologa TTL - 7473 o 7476 Flip Flop JK Timer 555 Diodos LED (Amarillo, Verde, Rojo) Resistencias 220 ohm Cable rgido telefnico N 22 ( cable de red UTP-5) Puntas de prueba Bananas Cocodrilos

3.

Conceptos previos Un biestable, tambin llamado bscula (flip-flop en ingls), es un Multivibrador capaz de permanecer en un estado determinado o en el contrario durante un tiempo indefinido. Esta caracterstica es ampliamente utilizada en electrnica digital para memorizar informacin. El paso de un estado a otro se realiza variando sus entradas. Dependiendo del tipo de dichas entradas los biestables se dividen en: ? ? Asncronos: slo tienen entradas de control. El ms empleado es el Biestables RS. Sncronos: adems de las entradas de control posee una entrada de sincronismo o de reloj. Si las entradas de control dependen de la de sincronismo se denominan sncronas y en caso contrario asncronas. Por lo general, las entradas de control asncronas prevalecen sobre las sncronas.

La entrada de sincronismo puede ser activada por nivel (alto o bajo) o por flanco (de subida o de bajada). Dentro de los biestables sncronos activados por nivel estn los tipos RS y D, y dentro de los activos por flancos los tipos JK, T y D. Los biestables se crearon para eliminar las deficiencias de los latches.

Pgina 29 de 35

[LABORATORIO DE ELECTONICA DIGITAL]

Cd. 250243

Descripcin del FLIP FLOP biestable JK (Jump Kill) Diagrama de tiempo de la bscula JK

Dispositivo de almacenamiento temporal de dos estados (alto y bajo), cuyas entradas principales, J y K, a las que debe el nombre, permiten al ser activadas: ? ? J: El grabado (set en ingls), puesta a 1 nivel alto de la salida. K: El borrado (reset en ingls), puesta a 0 nivel bajo de la salida.

Si no se activa ninguna de las entradas, el biestable permanece en el estado que posea tras la ltima operacin de borrado o grabado. A diferencia del Biestables RS, en el caso de activarse ambas entradas a la vez, la salida adquirir el estado contrario al que tena. La ecuacin caracterstica del biestable JK que describe su comportamiento es:

Y su tabla de verdad es:

J K Q Q siguiente 0 0 0 0 0 1 1 0 1 1 1 1 0 1 X X 0 1 0 1 0 1 1 0

X=no importa
Una forma ms compacta de la tabla de verdad es (Q representa el estado siguiente de la salida en el prximo flanco de reloj y q el estado actual):

J K Q 0 0 0 1 1 0 1 1 q 0 1

Pgina 30 de 35

[LABORATORIO DE ELECTONICA DIGITAL]

Cd. 250243

El biestable se denomina as por Jack Kilby, el inventor de los circuitos integrados en 1958, por lo cual se le concedi el Premio Nobel en fsica de 2000. 4. Procedimiento a) Armar el circuito de flip flop JK:

b)

Verificar la siguiente tabla de la verdad, en la salida Q: K 0 0 1 1 J 0 1 0 1 Q Q anterior 1 0 Q Negado

5.

Anlisis

6.

Sntesis

7.

Bibliografa

Pgina 31 de 35

Вам также может понравиться