Вы находитесь на странице: 1из 7

2.6 FAMILIAS LOGICAS (DL, RTL, TTL) inherente a la familia lgica.

VD 0V +V VD +V 0V VD +V +V V/2

Una familia lgica se refiere a una clase especfica de circuitos lgicos que son fabricados utilizando las mismas tcnicas de manufactura. Introduccin A continuacin se har un anlisis de la familia DL como un antecedente histrico de las dems familias lgicas. 1.- Familia Lgica con Diodos [DL] Esta compuerta se clasifica como pasiva, pues utiliza como elemento conmutador al diodo, en la Figura 2.6.1 se presenta un ejemplo de esta familia lgica.
Circuito 'O' D1 A A D1 Circuito 'Y' +V
470

S B D2
1 K

S B D2
470

a) Compuerta O

b) Compuerta Y Figura 2.6.1 Lgica con diodos [DL]

El comportamiento de estos circuitos puede observarse en las tablas de verdad (voltaje) que se muestran en la tabla 1. Compuerta O Compuerta Y A B S 0V 0V 0V 0V +V V - VD +V 0V V - VD +V +V V - VD Tabla 1 de verdad de voltajes de una compuerta o y una compuerta y

Electrnica III Unidad II

Ing. Porfirio Mora Villavicencio

2.- Familia Lgica Resistencia-Transistor [RTL] Este tipo de lgica resistor-transistor ver Figura 2.6.2, ya no se usa en un diseo moderno, sin embargo, por varias razones el anlisis de sta familia es muy til ya que, la compuerta RTL es histricamente la primera que ha sido usada extensamente, y todava hay en servicio muchas instalaciones que emplean este tipo de circuito. Adems, topolgicamente, por lo menos, la RTL es un precursor de la lgica de inyeccin integrada (IIL), actualmente una de las familias lgicas LSI ms modernas comercialmente asequibles. A continuacin se muestra una compuerta RTL de n entradas la cual consiste de n transistores cuyos emisores estn todos conectados a una masa comn y cuyos colectores estn todos unidos a travs de un resistor Rc a una fuente +Vcc.
+Vcc

RC

RB T1 T2 V1 V2

RB

RB

n n

vO

Vn

Figura 2.6.2 Lgica resistencia transistor Las tensiones de entrada Vi [i = 1,2,,n] que representan niveles lgicos son aplicadas a las bases a travs de resistores RB. Consideremos una compuerta RTL de dos entradas V1 y V2 como se muestra en la Figura 2.6.3.
+ 3V

680

470 T1 V1 V2

470 T2
O

Figura 2.6.3 Compuerta de dos entradas lgica resistencia transistor

Electrnica III Unidad II

Ing. Porfirio Mora Villavicencio

V1 V2 V0 0

La tabla de verdad para sta compuerta es:

1 0 1 0 1 0 0 1 1 0

Como se puede observar de la tabla esta corresponde a una compuerta NOR

Tabla 2 Compuerta de dos entradas lgica resistencia transistor Para una compuerta de potencia media como la mostrada, la caracterstica de voltaje entradasalida se muestra en la Figura 2.6.4 Vo

VOH Max VOH


3 VCES = 0.2 V VBES = 0.75 V bMIN = 45

V OH Min

V OL Max VOL 0.2V VIL


Max

VIH Min
0.65 V 0.74 V

Vi

Figura 2.6.4 Grfica de transferencia de una compuerta de potencia media de dos Entradas (lgica RTL) En la Figura 2.6.4 se muestra que para V1 0.65V (GND) el transistor T2 Figura 2.6.5 no conduce y V0 = Vcc = 3V, ahora procederemos a calcular el valor de I CS , de I Bmin y de Vimin .

Electrnica III Unidad II

Ing. Porfirio Mora Villavicencio

+3V

ICS
470 T1 V1= Vi VBE V2= 0V

680

470 T2 (Corte)

vO

Figura 2.6.5 Compuerta de dos entradas familia RTL I


CS

= ,

3 0.2 680

= 4.11 mA

I
BMIN

I CS 4.11 mA = = 91.33 A recuerde que VCES = 0.2V 45


MIN

El VI min que se requiere para llevar el transistor T1 a saturacin ( VBESat = 0.75 V ) es: VI min = 470 (91.33 A) + 0.75 = 0.79 V que es mayor que VI H min Figura 2.6.4 As para VI 0.65 (en este caso 0.79V) la salida V0 = VCES = 0.2V T1 Saturado

En esta familia el elemento conmutador es un transistor por lo cual esta compuerta se clasifica como activa. En la tabla 5 se muestran algunas de las caractersticas de la familia DCTL como complemento de la familia RTL. Familia Lgica de Transistores Directamente Acoplados [DCTL] En este circuito se tiene una variante de la lgica RTL, pues las conexiones de entrada estn hechas directamente a la base del transistor por lo cual no requiere la resistencia de base. En la Figura 2.6.6 se muestra una compuerta NO-O (NOR) familia DCTL.
+ Vcc
Rc

T1
1

V2

T2

vO

Figura 2.6.6 Compuerta NO-O dos entradas familia DCTL

Electrnica III Unidad II

Ing. Porfirio Mora Villavicencio

3.- Lgica transistor-transistor [TTL] La utilidad de una compuerta DTL est limitada por su velocidad de funcionamiento. Dicha limitacin de velocidad es superada en la compuerta TTL. En la Figura 2.6.7 se muestra el circuito de un inversor TTL.
+ Vcc

Rc

A T1

T2

vO

Figura 2.6.7 Inversor TTL. La siguiente Figura 2.6.8 nos muestra una compuerta NAND de 3 entradas que utiliza un transistor multi-emisor (transistor de entrada T1).
+ Vcc

Rc

A B C

T1

T2

Figura 2.6.8 Compuerta NAND (TTL) de 3 entradas con transistor de entrada multi-emisor.

Вам также может понравиться