Вы находитесь на странице: 1из 20

1. PRACTICA # 1 IDENTIFICACION Y VERIFICACION DE COMPUERTAS 1.1. OBJETIVOS: 1. Identificar las compuertas ms usadas en circuitos lgicos. 2.

Verificar la tabla de verdad de cada una de las compuertas lgicas. 1.2. MARCO TEORICO Todos los circuitos lgicos digitales, desde el ms simple contador hasta el ms sofisticado microprocesador, son hechos interconectando combinaciones de simples bloques de construccin, llamados compuertas lgicas logic gates en ingls-. Hay cuatro compuertas bsicas, y ellas son diseadas de acuerdo a su funcin como SI, NO, Y, O, es decir, las cuatro operaciones lgicas fundamentales. Cada una de estas compuertas tiene una, dos o ms entradas, una salida, y una pareja de terminales para conexin a la fuente de poder (pilas, bateras, adaptador de corriente, etc.) En las compuertas bipolares, hechas con la misma tecnologa de los transistores corrientes PNP o NPN, conocidas como compuertas TTL, el voltaje de la fuente de alimentacin debe estar entre 4.75 y 5.25 voltios, por lo que popularmente se trabaja con el punto medio de este rango, o sea 5 voltios Vcc. Las compuertas hechas con tecnologa CMOS son ms susceptibles a daarse por la electricidad esttica debida al manipulacin mientras se instalan en el circuito a ensamblar, pero luego permiten un rango bastante amplio en el voltaje de alimentacin: funcionan desde 3 Vcc hasta 15 Vcc. Varias combinaciones de los BITS binarios 0 y 1 pueden ser aplicadas a las entradas de una compuerta, asumiendo que un cierto voltaje alto equivale al bit uno, esto es llamado lgica positiva; en la lgica negativa se invierten las definiciones. Para mayor comprensin debe estudiarse el Algebra de Boole, a continuacin se relacionan los postulados de cualquier sistema matemtico y en seguida las definiciones axiomticas del

Algebra de Boole, fundamentales para el anlisis de circuitos lgicos, desde los ms simples hasta los ms complejos, ya sean secuenciales o combinacionales.
POSTULADOS DE UN SISTEMA MATEMATICO PARA TODO x, y S 1. CONJUNTO CERRADO

1. a. CONJUNTO CERRADO RESPECTO AL OPERADOR + b. CONJUNTO CERRADO RESPECTO AL OPERADOR . 2. a. IDENTIDAD RESPECTO A +

2. LEY ASOCIATIVA (x*y)*z = x*(y*z) 3. LEY CONMUTATIVA x*y = y*x 4. ELEMENTO DE IDENTIDAD e*x = x*e = x INVERSO para cada x S existe un elemento y S / x*y = e 6. LEY DISTRIBUTIVA x*(y.z) = (x*y) . (x*z) donde S es el conjunto que contiene los elementos x, y y z; y e es el elemento identidad. Algunas definiciones axiomticas del lgebra de Boole DEFINICIONES AXIOMATICAS DEL ALGEBRA DE BOOLE

b. UN ELEMENTO DE IDENTIDAD RESPECTO A. 3. a. CONMUTATIVO RESPECTO A+ b. CONMUTATIVO RESPECTO A . 4. a. EL . DISTRIBUTIVO RESPECTO A + : x.(y+z) = (x.y)+(x.z) b. EL + DISTRIBUTIVO CON RESPECTO A EL . x + (y.z) = (x+y) . (x + z) 5. PARA x B, EXISTE UN x' B DE MODO QUE x + x' = 1 6. EXISTEN POR LO MENOS 2 ELEMENTOS EN B / x y

Algunas propiedades y teoremas bsicos del Algebra de Boole son:

TEOREMAS BASICOS Y PROPIEDADES DEL ALGEBRA BOOLEANA 1. DUALIDAD 2. TEOREMAS BASICOS TEOREMA 1 TEOREMA 2 TEOREMA 3 involucin A. x + x = x B. x . x = x A. x + 1 = 1 B. x . 0 = 0 A. (x')' = x

POSTULADO 3 A. x+y = y+x B. x.y = y.x conmutativo POSTULADO 4 A. x(y+z) = (x.y)+(x.z) B. x+y.z = (x+y).(x+z) distributivo POSTULADO 5 A. x+x' = 1 B. x.x' = 0 Las compuertas lgicas con sus tablas correspondientes se representan a continuacin: YES o SEPARADOR

TEOREMA 4 A. x+(y+z) = (x+y)+z B. x.(y.z) = (x.y)+(x.z) asociativo TEROREMA 5 A. (x+y)'= x'.y' B. (x.y)'= x'+y' de Morgan TEOREMA 6 A. x+xy = x B. x.(x+y) =x POSTULADO 2 A. x+0 = x B. x.1 = x

x
F =x
INT x 0 1

OUT F 0 1

NOT o INVERSOR

x
F = x

F
INT x 0 1 OUT F 1 0

INT x 0 0 1 1

F = x +y INT y 0 1 0 1

OUT F 0 1 1 1

AND

1.3. PREINFORME Complete el marco terico y verifique el procedimiento para establecer en que puede avanzar antes del laboratorio 1.4. EQUIPO Y MATERIALES

x y
INT x 0 0 1 1 F= x .y INT y 0 1 0 1 OUT F 0 0 0 1

OR

x y

Pila o fuente de 0-10 Vcc, 2 resistencias de 220 ohmios a 1/2 o 1 wattio. 1 resistencia de 330 ohmios a 1/2 o 1 wattio. Circuitos integrados TTL: un 7432 un 7409 o 7408 un 7404 o 7416 un 7402 o 74SL02 o 7428 o 74LS28 o 7427 o 7433o 74LS33, Un protoboard, Conectores.

F
1.5. PROCEDIMIENTO 1. COMPUERTA OR

Disear el divisor de voltaje para obtener 5 voltios de cc. Tomar integrado 7432 . Ayudarse con el manual para determinar cada compuerta y los pines Vcc y GND para polarizar el circuito integrado. Monte un circuito apropiado en protoboard para verificar cada compuerta, no olvide polarizar el circuito integrado. Verificar por lo menos dos compuertas determinando su tabla de verdad (No olvide uno lgico es 5 Vcc y cero lgico, 0 Vcc -GND-). Llene la tabla correspondiente con los datos obtenidos en la prctica. F = x +y INT y OUT F 0 OR

0 1 1

1 0 1

2. COMPUERTA AND Igual procedimiento con el integrado correspondiente ( 7409 o 7408). 3. COMPURTA NOT Igual procedimiento con el integrado correspondiente ( 7404 o 7416). 4. COMPUERTA YES. Igual procedimiento con el integrado correspondiente (buscar en el manual).

INT x 0

1.6.

INFORME CONCLUSIONES

Su representacin y Tablas aparecen a continuacin:

x y

NAND

F = (x.y)

INT x 0 0 1 1

INT y 0 1 0 1

OUT F 1 1 1 0

x y
INT x 0 0 1 1 F=xy INT y 0 1 0 1 OUT F 0 1 1 0

NOR

x y

NOR EXCLUSIVA INT x 0 0 1 1 F = (x +y) INT y 0 1 0 1 OUT F 1 0 0 0 F = (x y) = x O y INT x INT y OUT F 0 0 1 0 1 0 1 0 0 1 1 1

Una compuerta que no se ha mencionado es la OR EXCLUSIVA llamada XOR y su negado la compuerta NOR EXCLUSIVA, su representacin y Tablas de Verdad son: XOR

2.3. PREINFORME Complemente el marco terico

Otras formas algebraicas de representar las funciones lgicas de las compuertas XOR y NOR exclusiva cules pueden ser? Qu circuitos digitales contienen las compuertas de esta prctica? 2.4. EQUIPO Y MATERIALES Pila o fuente de 0-10 Vcc, 2 resistencias de 220 ohmios a 1/2 o 1 wattio. 1 resistencia de 330 ohmios a 1/2 o 1 wattio. Circuitos integrados TTL: un 7400 o 7401 o 74H01 o 7403 o 7410 un 7486 o 74H86 o 74LS86 o 74S86 Un protoboard Conectores.

3. COMPUERTA EXCLUSIVO

OR

Igual procedimiento con el integrado correspondiente( 7486 o 74H86 o 74LS86 o 74S86). 4. COMPUERTA EXCLUSIVA NOR

Igual procedimiento con el integrado correspondiente

2.6. CONCLUSIONES Haga listado de conclusiones y observaciones.

s 5 Vcc y cero lgico, 0 Vcc GND-. 2. COMPUERTA NAND Igual procedimiento con el integrado correspondiente( 7400 o 7401 o 74H01 o 7403 o 7410).

PRACTICA # 3 COMPROBACION DEL TEOREMA DE MORGAN 3.1. OBJETIVO Demostrar con compuertas lgicas la validez del teorema de Morgan. 3.2. MARCO TEORICO
Segn el teorema de Morgan, llamado Teorema cinco en la primera gua se establece: TEROREMA 5 A. (x+y)'= x'.y' B. (x.y)'= x'+y' de Morgan Lo que es posible comprobar con ayuda de las tablas de verdad, as: para A. (x+y) = x .y se tiene x 0 0 1 1 y 0 1 0 1 x 1 1 0 0 y x+y (x+y) x.y 1 0 1 1 0 1 0 0 1 1 0 0 0 1 0 0 que representa a (x + y) y es la compuerta NOR, siendo la parte izquierda de la igualdad, y la primera y segunda columna dan las posibles entradas y las dems cada una de las posibles salidas en cada caso, siendo x la negacin de x, y la negacin de y, x +y la y lgica, (x+y) su correspondiente negacin y x.y es la y lgica con las entradas x y y invertidas. Como se observa las dos ultimas columnas reflejan la igualdad ya que sus datos de salida son idnticos. El circuito que representara esta situacin es

x y

y por tanto, el teorema de Morgan .


F = x.y

Llene la tabla con los datos obtenidos en la prctica

que representa la parte derecha de la igualdad. Para la parte B del Teorema el anlisis es el mismo.

x 0 0 1 1

y 0 1 0 1

y x+y (x+y) x.y

3.3. PREINFORME Elabore el anlisis correspondiente a la parte B del Teorema de Morgan. Identificadas las compuertas a trabajar determine el equipo y materiales que necesita para la prctica. 3.4. EQUIPO Y MATERIALES El determinado en su preinforme 3.5. PROCEDIMIENTO Monte En protoboard cada una de las cuatro salidas del teorema de Morgan y compruebe con un led que las tablas de verdad se cumplen,

3.6. INFORME Y CONCLUSIONES Haga un anlisis del anlisis matemtico del teorema de Morgan contra lo realizado en la prctica. Haga el correspondiente listado de observaciones y conclusiones.

10

PRACTICA # 4 COMPUERTA OR Y NOR CON BASE EN COMPUERTAS NAND

4.1. OBJETIVO Disear diferentes compuertas a partir de la compuerta NAND

COMPUERTA AND CON BASE EN COMPUERTA NAND.

4.2. MARCO TEORICO Uno de los circuitos lgicos ms utilizado es el llamado 7400, conformado por compuertas NAND, con el es posible obtener otras compuertas como NOT, AND, OR, NOR, XOR, etc.

Es la compuerta NAND seguida por el inversor que se acaba de disear

NAND x y

NOT F=x.y

COMPUERTA NOT CON BASE EN COMPUERTA NAND. Basta Con unir sus dos entradas para conformar una sola, as:

FIGURA 4.2

COMPUERTA OR CON BASE EN COMPUERTA NAND.


x

x
FIGURA 4.1

F=x

F= x+y y

FIGURA 4.3

10

11

COMPUERTA NOR CON BASE EN COMPUERTA NAND. Basta al OR acabado de disear agregar la NOT

OR x

NOT

F=(x+y) y

FIGURA 4.4

4.3. PREINFORME Identifique cada una de las funciones de Boole resultantes de las representaciones grficas del Marco Terico. Elabore cada una de las tablas correspondientes, segn la funcin resultante. Identifique y liste los materiales y equipo a utilizar para comprobar el Marco Terico.

4.5. EQUIPO Y MATERIALES Los listados por usted en el preinforme. 4.4. PROCEDIMIENTO INFORME E

Verifique montando en el protoboard el circuito que sea necesario para establecer la figura 4.1, es decir, que con compuertas NAND es posible Hacer una NOT. Llene la tabla correspondiente.

11

12

Verifique montando en el protoboard el circuito que sea necesario para establecer la figura 2, es decir, que con compuertas NAND es posible Hacer una AND. Llene la tabla correspondiente. Repita lo mismo para la compuerta OR. Repita para la NOR. Disee los circuitos de la practica anterior (Teorema de Morgan) con solo compuertas NAND. Identifique las Funciones correspondientes y elabore, tanto, terica como prcticamente las tablas correspondientes. 4.6. CONCLUSIONES Haga el correspondiente listado de conclusiones y observaciones.

12

13

PRACTICA # 5 COMPUERTAS XOR Y NOR EXCLUSIVA CON COMPUERTAS NAND

5.1. OBJETIVO Disear las compuertas XOR y NOR exclusiva a partir de la compuerta NAND 5.2. MARCO TEORICO Como ya se indico en la gua # 5 uno de los circuitos lgicos ms

utilizado es el llamado 7400, conformado por compuertas NAND, con el es posible obtener otras compuertas como NOT, AND, OR, NOR, XOR, etc. En esta gua veremos otras dos compuertas, son ellas la OR EXCLUSIVA y su correspondiente negacin la NOR EXCLUSIVA,veamos: XOR

x y

FIGURA 5.1

13

14

COMPUERTA NOR EXCLUSIVA CON BASE EN COMPUERTA NAND. Basta Con unir la compuerta XOR recin diseada con un NOT, as:

OR EXCLUSIVO

NOT

x y

FIGURA 5.2

5.3. PREINFORME Identifique cada una de las funciones de Boole resultantes de las representaciones grficas del Marco Terico. Elabore cada una de las tablas correspondientes, segn la funcin resultante.

Identifique y liste los materiales y equipo a utilizar para comprobar el Marco Terico. 5.4.EQUIPO Y MATERIALES Los listados por usted en el preinforme. 5.5. PROCEDIMIENTO INFORME E

14

15

Verifique montando en el protoboard el circuito que sea necesario para establecer la figura 5.1, es decir, que con compuertas NAND es posible Hacer una XOR. Llene la tabla correspondiente. Verifique montando en el protoboard el circuito que sea necesario para establecer la figura 5.2, es decir, que con compuertas NAND es posible Hacer una NOR EXCLUSIVA. Llene la tabla correspondiente. 5.6. CONCLUSIONES Haga el correspondiente listado de conclusiones y observaciones.

15

16

PRACTICA # 6

LOGICA COMBINACIONAL
6.1. OBJETIVO Disear circuitos combinacionales sencillos para utilizar las compuertas lgicas bsicas. 6.2. MARCO TEORICO Un circuito combinacional consiste en: - variables de salida, - compurtas lgicas y - variables de salida 4. TABLA DE VERDAD 5. FUNCION DE BOOLE 6. DIAGRAMA LOGICO

SUMADOR MEDIO 1. PROBLEMA: circuito que elabore suma entre dos bits. 2. VARIABLES DE ENTRADA 2 VARIABLES DE SALIDA 2 3. VARIABLES DE ENTRADA: x, y VARIABLES DE SALIDA : C, S

entrada

circuito lgico combinacio

salida

4. TABLA DE VERDAD PROCEDIMIENTO DE DISEO 1. ENUNCIADO DEL PROBLEMA x 0 0 1 1 5. a. b. c. d. y 0 1 0 1 C 0 0 0 1 S 0 1 1 0

2. DETERMINAR NUMERO DE VARIABLES DE E/S 3. ASIGNAR LETRAS A LAS VARIABLES

S = xy' + x'y C = xy S = (x+y)(x'+y') C = xy S = (C + x'y')' C = (x'+y')' S = xy C = xy

6. DIAGRAMAS LOGICOS

16

17

Debe elaborarlo preinforme.

para

el 3.

VARIABLES DE SALIDA 2 VARIABLES DE ENTRADA: x, y, z VARIABLES DE SALIDA : C, S 4. TABLA DE VERDAD

SUMADOR COMPLETO 1. PROBLEMA: SUMAR TRES BITS (ACARREO) 2. VARABLES DE ENTRADA 3

x 0 0 0 0 1 1 1 1

y 0 0 1 1 0 0 1 1

z 0 1 0 1 0 1 0 1

C 0 0 0 1 0 1 1 1

S 0 1 1 1 1 0 0 1

(elabore los ejercicios necesarios) 3. SUMADOR MEDIO 1. PROBLEMA: circuito que elabore una resta entre dos bits. 2. VARIABLES DE ENTRADA 2 VARIABLES DE SALIDA 2 x 0 0 1 1 5. a. S = xy' + x'y y 0 1 0 1 C = x'y VARIABLES DE ENTRADA: x, y VARIABLES DE SALIDA : C, D

4. TABLA DE VERDAD

C 0 1 0 0

D 0 1 1 0

6. DIAGRAMAS LOGICOS

17

18

1. PROBLEMA: RESTAR TRES BITS (ACARREO) 2. VARABLES DE ENTRADA 3 VARIABLES DE SALIDA 2 3. VARIABLES DE ENTRADA: x, y, z VARIABLES DE SALIDA : C,

SUSTRACTOR COMPLETO

S 4. TABLA DE VERDAD

x 0 0 0 0 1 1 1 1

y 0 0 1 1 0 0 1 1

z 0 1 0 1 0 1 0 1

C 0 1 1 1 0 0 0 1

S 0 1 1 0 1 0 0 1

5. FUNCIONES DE BOOLE D = x'y'z + x'yz' + xy'z' + xyz yz 00 1 01 y ______________ 11 10 1 1

C = x'y + x'z + yz yz 00 01 y ______________ 11 10 1 1

18

19

6.4. PROCEDIMIENTO E 6.3. PREINFORME - Desarrolle el procedimiento de los ejercicios propuestos. INFORME Monte cada uno de los circuitos propuestos. 6.5. CONCLUSIONES

-- Haga el listado de conclusiones

19

20

TEOREMA 6 A. x+xy = x B. x.(x+y) = x POSTULADO 2 A. x+0 = x B. x.1 = x POSTULADO 3 A. x+y = y+x B. x.y = y.x conmutativo POSTULADO 4 A. x(y+z) = (x.y)+(x.z) B. x+y.z = (x+y).(x+z) distributivo POSTULADO 5 A. x+x' = 1 B. x.x' = 0

20

Вам также может понравиться