Вы находитесь на странице: 1из 10

INSTITUTO POLITCNICO NACIONAL

UNIDAD PROFESIONAL INTERDISCIPLINARIA DE INGENIERIA CIENCIAS SOCIALES Y ADMINISTRATIVAS

ARQ. Y ORG. DE LAS COMPUTADORAS


Prof. Caram Espinosa Roberto
Barrn Corts Luis Gerardo Colunga Aguilar Juan Omar Ramos Marn Itzel Rodrguez Alvarado Sonia

2NM71

Algunas lneas de control tpicas son:


1

Escritura de memoria (memory write): hace que el dato del bus se escriba en la posicin direccionada. Lectura de memoria (memory read):hace que el dato de la posicin direccionada se site en el bus. Escritura de E/S(I/O write):hace que el dato del bus se transfiera a travs del puerto de E/S direccionado se site en el bus. Lectura de E/S (E/S read): hace que el dato del bus se transfiera a travs del puerto de E/S direccionado. Transferencia reconocida (Transfer ACK): Indica que el dato se ha aceptado o se a situado en el bus. Peticin de bus (Bus request): Indica que un modulo necesita disponer del control del bus. Cesin de bus (Bus Grant):indica que se cede el control del bus a un modulo que lo haba solicitado. Peticin de interrupcin (Interrupt request): Indica si hay una interrupcin pendiente. Interrupcin reconocida (interrupt ACK): Seala que la interrupcin pendiente se ha aceptado. Reloj (clock): se utiliza para sincronizar las operaciones. Inicio (reset): Pone los mdulos conectados en su estado inicial.

10

11

Un bus debe cumplir las siguientes especificaciones:


Nivel mecnico En el nivel mecnico deben definirse aspectos tales como el tipo de soporte, el nmero de hilos del bus, el tipo de conector, etc.
Nivel elctrico El nivel elctrico (u ptico, en el caso de emplear como soporte la fibra ptica), debe especificar el circuito equivalente de los dispositivos que se conectan a las lneas del bus, tanto de los emisores como de los receptores.

Nivel lgico Este nivel define estticamente todas las lneas del bus, estableciendo las equivalencias entre los valores elctricos de las seales y sus valores lgicos.

Nivel de temporizacin bsica En este nivel se establecen los cronogramas para la realizacin de la operacin ms elemental del bus, esto es, de un ciclo.

Nivel de transferencia elemental En este nivel se establece el procedimiento empleado para realizar una transferencia de un dato por el bus. En el caso de un bus de ciclo completo, este nivel coincide con el anterior puesto que la temporizacin bsica establece todas las condiciones necesarias para transferir un dato.

Nivel de transferencia de bloque En algunos buses, la operacin bsica esta formada por una serie de transferencias elementales, que tiene por objetivo el transferir un bloque de informacin con entidad propia. En este nivel, deber definirse el protocolo de comunicacin empleado para realizar esta transferencia de bloque.

Por qu es necesaria la jerarqua de buses?


Cuando queremos conectar un gran nmero de dispositivos nos encontramos con una serie de problemas fundamentales:

La diferencia de velocidad de los dispositivos afecta negativamente al rendimiento global, ya que mientras los dispositivos lentos realizan una nica transferencia, otro dispositivo ms rpido podra haber realizado muchas ms. Los buses pueden actuar de cuello de botella si la demanda de la transferencia es mayor que la capacidad del bus, los dispositivos debern esperar mucho tiempo para poder transmitir. Existe un mayor retardo de propagacin, dado que el bus ha de tener mayor longitud para poder soporta implementar un mayor nmero de dispositivos

JERARQUA DE LOS BUSES

Paralelismo del bus

Transferencias sncronas y asncronas

CARACTERASTICAS DE LOS BUSES.

Funcin

Ciclo de Funcionamiento

Вам также может понравиться