Вы находитесь на странице: 1из 14

ELECTRONICA DIGITAL CETPRO GAMOR

ELECTRONI
CA
DIGITAL
PROFESOR :
CASTRO QUISPE
JOHNNY

ELECTRONICA DIGITAL CETPRO GAMOR


1 abierto
0 cerrado

Interface

o
d
un
M

no
r
te
x
e

Interface

1 arrancado
0 parado

MOTOR

PROCESADO
DIGITAL

1 alarma
Interface 0 correcto

SENSOR

Digitalizar

MIC
Interface

solo dos estados


binario
1y0

Conversor A/D

Reproducir
Interface

Conversor D/A

Prof. . CASTRO QUISPE J.

ELECTRONICA DIGITAL CETPRO GAMOR

ANALOGICA
Una magnitud analgica
es aquella que toma
valores continuos.

DIGITAL

Una magnitud digital es


aquella que toma un
conjunto de valores
discretos

Prof. . CASTRO QUISPE J.

ELECTRONICA DIGITAL CETPRO GAMOR

SISTEMA DIGITAL-ANALOGICO

SISTEMA ANALOGICO

Prof CASTRO QUISPE J.

Prof. . CASTRO QUISPE J.

ELECTRONICA DIGITAL CETPRO GAMOR

DIGITOS BINARIOS Y NIVELES


LOGICOS

* La E.D. Utiliza sistemas y circuitos en los que solo existen dos estados posibles
.Estos
representan mediante dos niveles de tensin. ALTO (HIGH) / BAJO (LOW)

* Bit es el acrnimo de Binary digit. (dgito binario 1 / 0)


* Byte son ocho bits contiguos

1 byte =
1 kilobyte =
1 Megabyte =
1 Gigabyte =
Prof. . CASTRO QUISPE J.

ELECTRONICA DIGITAL CETPRO GAMOR

*En los circuitos digitales se emplean 2 niveles de tensin para representar los 2
bits por lo general se usa LA LOGICA POSITIVA donde: ALTO (HIGH) = 1
BAJO (LOW) = 0.En algunos sistemas se aplica LA LOGICA NEGATIVA donde:
ALTO (HIGH) = 0 BAJO (LOW) = 1
*Las tensiones empleadas para representar un 1 y un 0 se denominan NIVELES
LOGICOS
*Las ONDAS DIGITALES consisten en niveles de tensin que varan entre niveles ALTOS
y BAJOS.
Una seal digital esta formada por una serie de impulsos

Prof. . CASTRO QUISPE J.

ELECTRONICA DIGITAL CETPRO GAMOR

CIRCUITOS
ELECTRONICOS
INTEGRADOS
Prof CASTRO QUISPE J.

Prof. . CASTRO QUISPE J.

ELECTRONICA DIGITAL CETPRO GAMOR

C. I.
monolticos
Estn construidos
enteramente
sobre un pequeo
chip de silicio

C. I. hbridos
Estn, construido
sobre un pequeo
chip de silicio con
aleaciones de otros
semiconductores

Prof. . CASTRO QUISPE J.

ELECTRONICA DIGITAL CETPRO GAMOR

FAMILIAS LOGICAS

SSI (Small Scale Integration) pequeo nivel: de 10 a


100 transistores
MSI (Medium Scale Integration) medio: 101 a 1.000
transistores
LSI (Large Scale Integration) grande: 1.001 a 10.000
transistores
VLSI (Very Large Scale Integration) muy grande:
10.001 a 100.000 transistores
ULSI (Ultra Large Scale Integration) ultra grande:
100.001 a 1.000.000 transistores
GLSI (Giga Large Scale Integration) giga grande: ms
de un milln de transistores
Prof. . CASTRO QUISPE J.

ELECTRONICA DIGITAL CETPRO GAMOR


Transistor 2 Transistores

2.300
Transistores

1948
1958
1945
1971
Transistor Primer IC
ENIAC
Primer P
Lab. Bell
Kilby 1960
1er Computador
4004
Schokley,
MOSFET INTEL
vlvulas
Brattain,
Bardeen

42 millones 400 millones Cerca mil millones


de transistores de transistores de transistores

2001
Pentium IV
INTEL

2007
Pentium IV
INTEL

2010
Core i3
Core i5
Core i7
Core i9

La evolucin del tamao de


los circuitos integrados ha
sido espectacular.
Teniendo sus mximos de
capacidad de integracin, en
el mundo de la Electrnica
Digital (Microprocesadores)

Prof. . CASTRO QUISPE J.

ELECTRONICA DIGITAL CETPRO GAMOR

Encapsulados de C.I.
Todos los componentes que
forman el circuito, transistores,
diodos, resistencias, y
condensadores son parte
integrante de un solo chip
Los encapsulados de los C.I. se clasifican segn la forma en la
que se montan sobre la tarjetas de los circuitos impreso (PCB,
Printed Circuit Board)

Encapsulado
de
INSERCION

Encapsulado de
MONTAJE SUPERFICIAL

Prof. . CASTRO QUISPE J.

ELECTRONICA DIGITAL CETPRO GAMOR

C.I. DE INSERCION
DIP,

los pines se extienden a lo largo


del encapsulado.

SIP,

los pines se extienden a lo largo


de un solo lado del C.I. y se inserta en
forma vertical.

PGA,

los pines se sitan en la parte


inferior.
Prof. . CASTRO QUISPE J.

ELECTRONICA DIGITAL CETPRO GAMOR

C.I. DE MONTAJE
SUPERFICIAL

SOP ,

ala de gaviota, este es el

principal tipo de montaje superficial


TSOP, Simplemente una versin
delgada del encapsulado SOP

ms

QFP, pines de conexin se extienden a lo

largo de los cuatro bordes.


SOJ, deja en la mitad una separacin como

si se tratase de 2 encapsulados en uno.


Recibe ste nombre porque los pines se
parecen a la letra J
QFJ, los pines se extienden desde los
4 bordes.
QFN, los pines situados en los cuatro bordes

de la parte inferior del encapsulado

Prof. . CASTRO QUISPE J.

ELECTRONICA DIGITAL CETPRO GAMOR

BGA, Los terminales externos, en realidad


esferas de soldadura, se sitan en formato
de tabla en la parte inferior del
encapsulado.
LGA, Es un encapsulado con electrodos
alineados en forma de array en su parte
inferior

GOTA, son chips construidos sobre la


misma capa, cubiertos por una resina.

Prof. . CASTRO QUISPE J.

Вам также может понравиться