Вы находитесь на странице: 1из 27

FLIP FLOP

INTEGRANTES:
Baquero Dorian
Cocha Juan
Carvajal Jeferson
Churo Cristian
Quillupangui William

BIOESTABLES (Flip Flop)

Slo disponen de dos estados internos distintos


Se los considera memorias de 1 bit (Almacenan un bit de

informacin)
Un estado interno corresponder al 0 lgico y el otro al 1 lgico

CARACTERSTICAS DE OPERACIN DE LOS FLIP-FLOPS


El funcionamiento, requisitos de operacin y limitaciones de los flip-flops se especifican mediante varias caractersticas de funcionamiento o parmetros que se
encuentran en las hojas de caractersticas del dispositivo

Retardos de propagacin
El intervalo de tiempo requerido para que se produzca un cambio en la salida una vez que se ha
aplicado una seal en la entrada.

Tiempo de establecimiento
Setup time (tS) es el intervalo mnimo que los niveles lgicos deben mantener constantes
en las entradas (J y K, S y R o D) antes de que llegue el flanco de disparo del impulso de
reloj, de modo que dichos niveles sincronicen correctamente en el flip-flop
Tiempo de mantenimiento
Hold time (th) es el intervalo mnimo que los niveles lgicos deben mantenerse
constantes en las entradas despus de que haya pasado el flanco de disparo del impulso
de reloj, de modo que dichos niveles se sincronicen correctamente en el flip-flop

Los Flip-Flops son los dispositivos con memoria ms comnmente


utilizados. Sus caractersticas principales son:
1. Asumen solamente uno de dos posibles estados de salida.
2. Tienen un par de salidas que son complemento una de la otra.
3. Tienen una o ms entradas que pueden causar que el estado del Flip-Flop cambie.
4.

Es un multivibrador capaz de permanecer en un estado determinado o en el

contrario durante un tiempo indefinido.


5. Un circuito Flip Flop puede mantener un estado binario indefinidamente, hasta que
la seal le indique que debe cambiar de estado.

Funcionamiento
Un biestable (flip-flop en ingls), es un multivibrador capaz de
permanecer en uno de dos estados posibles durante un
tiempo indefinido en ausencia de perturbaciones.

FLIP FLOP se dividen en:


Asncronos: slo tienen entradas de control. El ms empleado es

el FLIP FLOP RS
Sncronos: adems de las entradas de control posee una entrada

de sincronismo o de reloj.
Si las entradas de control dependen de la de sincronismo se
denominan sncronas y en caso contrario asncronas. Por lo general,
las entradas de control asncronas prevalecen sobre las sncronas.

Multivibrador
Enelectrnica,unmultivibradoresuncircuitoosciladorcapazdegenerarunaonda

cuadrada.Segnsufuncionamiento,losmultivibradoressepuedendividirendosclases:
Defuncionamientocontinuo,estableodeoscilacinlibre:generaondasapartirdela

propiafuentedealimentacin.
Defuncionamientoimpulsado:apartirdeunasealdedisparooimpulsosaledesu

estadodereposo.
Siposeedosdedichosestados,sedenominabiestable.
Siposeenuno,selellamamonoestable.

FLIP FLOP
Los flip flop son dispositivos sncronos de dos estados (estado alto

estado

bajo),

tambin

conocidos

como

multivibradores

biestables. La salida de estado cambia de manera sincronizada


con el pulso de reloj.
Un flip flop de disparo por flanco cambia de estado cambia de

estado don el flanco positivo (flanco de subida) o con el flanco


negativo (flanco de bajada) del impulso de reloj y solo es sensible
a sus entrada solo en esa transicin del reloj.

Los Flip-Flop son unidades bsicas de todos los sistemas

secuenciales, existen cuatro tipos: el SR, el JK, el T y el D. Y los


ltimos tres son implementados a partir del primero.

FLIP FLOP TIPO J-K


Puede

Considerarse

como

una

extensin de un flip flop S-R


Sus Entradas se asignan J=S y

K=R
Una

Caracterstica

es

que

su

estado se alterna
Cambia del 0 al 1 1 al 0 cuando

J=K=1

Ecuacin del Flip Flop J-K

Tipo T

El flip-flop T se obtiene del tipo JK cuando las entradas J y K se conectan para

proporcionar una entrada nica designada por T. El flip-flop T, por lo tanto, tiene slo
dos condiciones. Cuando T = 0 ( J = K = 0) una transicin de reloj no cambia el
estado del flip-flop. Cuando T = 1 (J = K = 1) una transicin de reloj complementa el
estado del flip-flop.
Su unidad bsica se dibuja a continuacin que, como acta por "niveles" de

amplitud (0-1) recibe el nombre de Flip-Flop T activado por nivel (FF-T-AN). Cuando
no se especifica este detalle es del tipo Flip-Flop T maestro-esclavo (FF-T-ME). Su
ecuacin y tabla de funcionamiento son

Q = T q

Flip-Flop S-R (Set-Reset)

Este flip-flop tiene activas las entradas en el nivel BAJO, lo cual se indica por los circulitos de
las entradas R y S. Los flip-flop tienen dos salidas complementarias, que se denominan Q y 1,
la salida Q es la salida normal y 1 = 0. El flip-flop RS se puede construir a partir de puertas
lgicas.

flip-flop construido a partir de dos puertas NAND, y al lado veremos su


tabla de verdad correspondiente.

Primero encontramos el estado "prohibido" en donde ambas salidas estn a 1, o nivel ALTO. Luego
encontramos la condicin "set" del flip-flop. Aqu un nivel BAJO, o cero lgico, activa la entrada de
set(S). Esta pone la salida normal Q al nivel alto, o 1. Seguidamente encontramos la condicin
"reset". El nivel BAJO, o 0, activa la entrada de reset, borrando (o poniendo en reset) la salida
normal Q. La cuarta lnea muestra la condicin de "inhabilitacin" o "mantenimiento", del flip-flop RS.
Las salidas permanecen como estaban antes de que existiese esta condicin, es decir, no hay
cambio en las salidas de sus estados anteriores. Indicar la salida de set, significa poner la salida Q a
1, de igual forma, la condicin reset pone la salida Q a 0. La salida complementaria nos muestra lo
opuesto. Estos flip-flop se pueden conseguir a travs de circuitos integrados.

Tipo D

El funcionamiento de un dispositivo activado por el flanco negativo

es, por supuesto, idntico, excepto que el disparo tiene lugar en el


flanco de bajada del impulso del reloj. Recuerde que Q sigue a D en
cada flanco del impulso de reloj.

Para ello, el dispositivo de almacenamiento temporal es de dos estados (alto y bajo), cuya salida adquiere el valor de la entrada D cuando se activa la entrada de
sincronismo, C. En funcin del modo de activacin de dicha entrada de sincronismo, existen dos tipos:

Activopornivel(altoobajo),tambindenominadoregistroocerrojo(latcheningls).
Activoporflanco(desubidaodebajada).

APLICACIONES DE LOS FLIP-FLOPS


Almacenamiento de datos paralelo
Almacenar de forma simultnea una serie de bits
de datos, procedentes de varias lneas paralelas,
en un grupo de flip-flops.

Divisin de frecuencia
Es la divisin (reduccin) de
frecuencia de una seal peridica

Contadores

Biestable RS (Set Reset) Sncrono:


Circuito R S
sncrono

Smbol
o

Biestable RS (Set Reset) asncrono


NOR

NAND

Flip flop J K Sncrono:


PROBLEMA:Dados los siguientes diagramas de tiempo para el flip-flop J-K, obtnganse los diagramas
de tiempo a la salida del mismo en las terminales Q y Q a partir de los diagramas de tiempo
proporcionados. Supngase que el flip-flop J-K est inicialmente en el estado Q=0. Supngase tambin
que los cambios son motivados por las transiciones de "1" a "0" en la terminal C.

Flip flop D, Sncrono:

Flip flop T, Sncrono:


CLK

Ejercicio: Dados el siguiente diagrama de tiempo para el flip-flop J-K, obtnganse los diagramas de
tiempo a la salida del mismo en las terminales Q y Q a partir de los diagramas de tiempo
proporcionados. Supngase que el flip-flop J-K est inicialmente en el estado Q=0.

SOLUCION: